74LS299
掌握移位控制的功能及工作原理--实验报告

实验二移位运算实验一、实验目的:掌握移位控制的功能及工作原理二、预习要求:1.了解8位双向移位寄存器74LS299的功能、引出端功能符号和管脚分配;2.预习移位运算电路的工作原理。
三、实验设备:EL-JY-II型计算机组成原理实验系统一套,排线若干。
四、电路组成:图2-1(a)GAL进位控制电路图2-1(b)移位电路本模块由逻辑控制单元(由一片GAL构成)U34和带三态输出的移位寄存器74LS299等组成。
74LS299具有并行接数、左移、右移、保持等功能,且具有三态输出。
其功能和管脚分配见表2-1和图2-2。
表2-1 74LS299的功能表图2-2(a)74LS299的管脚分配图2-2(b)74LS299引出端功能符号五、工作原理:移位运算实验电路的功能由S1、S0、M控制,具体功能见表2-2:表2-2六、实验内容:输入数据,利用移位寄存器74LS299控制进行移位。
七、实验步骤Ⅰ、单片机键盘操作方式实验。
注:在进行单片机键盘控制实验时,必须把K4开关置于“OFF”状态,否则系统处于自锁状态,无法进行实验。
实验连线:实验连线图如图2-3所示。
连线时应按如下方法:为了连线统一,对于横排座,应使排线插头上的箭头面向自己插在横排座上;对于竖排座,应使排线插头上的箭头面向左边插在竖排座上。
2.实验过程:在监控指示灯滚动显示【CLASS SELECt】时按【实验选择】键,显示【ES--_ _ 】输入02或2,按【确认】键,监控指示灯显示为【ES02】,表示准备进入实验二程序,也可按【取消】键来取消上一步操作,重新输入。
再按【确认】键,进入实验二程序,显示为【E1E0--】,提示输入299操作指令(参考表2-2,E1E0相当于299-G,二进制,“11”为关闭输出,“00”为允许输出),输入二进制数“11”,关闭输出,在输入过程中,可按【取消】键进行输入修改。
按【确认】键,监控指示灯显示【Lo=0】,可输入二进制数“0”或“1”,此处Lo相当于表2-2的M,即控制是否带进位进行移位,默认为“0”,不带进位移位。
74LS系列芯片注释及引脚

74LS系列芯片注释及引脚74ls00 2输入四与非门74ls01 2输入四与非门(oc)74ls02 2输入四或非门74ls03 2输入四与非门(oc)74ls04 六倒相器74ls05 六倒相器(oc)74ls06 六高压输出反相缓冲器/驱动器(oc,30v)74ls07 六高压输出缓冲器/驱动器(oc,30v)74ls08 2输入四与门74ls09 2输入四与门(oc)74ls10 3输入三与非门74ls11 3输入三与门74ls12 3输入三与非门(oc)74ls13 4输入双与非门(斯密特触发)74ls14 六倒相器(斯密特触发)74ls15 3输入三与门(oc)74ls16 六高压输出反相缓冲器/驱动器(oc,15v)74ls17 六高压输出缓冲器/驱动器(oc,15v)74ls18 4输入双与非门(斯密特触发)74ls19 六倒相器(斯密特触发)74ls20 4输入双与非门74ls21 4输入双与门74ls22 4输入双与非门(oc)74ls23 双可扩展的输入或非门74ls24 2输入四与非门(斯密特触发)74ls25 4输入双或非门(有选通)74ls26 2输入四高电平接口与非缓冲器(oc,15v)74ls27 3输入三或非门74ls28 2输入四或非缓冲器74ls30 8输入与非门74ls31 延迟电路74ls32 2输入四或门74ls33 2输入四或非缓冲器(集电极开路输出)74ls34 六缓冲器74ls35 六缓冲器(oc)74ls36 2输入四或非门(有选通)74ls37 2输入四与非缓冲器74ls38 2输入四或非缓冲器(集电极开路输出)74ls39 2输入四或非缓冲器(集电极开路输出)74ls40 4输入双与非缓冲器74ls41 bcd-十进制计数器74ls42 4线-10线译码器(bcd输入)74ls43 4线-10线译码器(余3码输入)74ls44 4线-10线译码器(余3葛莱码输入)74ls45 bcd-十进制译码器/驱动器74ls46 bcd-七段译码器/驱动器74ls47 bcd-七段译码器/驱动器74ls48 bcd-七段译码器/驱动器74ls49 bcd-七段译码器/驱动器(oc)74ls50 双二路2-2输入与或非门(一门可扩展)74ls51 双二路2-2输入与或非门74ls51 二路3-3输入,二路2-2输入与或非门74ls52 四路2-3-2-2输入与或门(可扩展)74ls53 四路2-2-2-2输入与或非门(可扩展)74ls53 四路2-2-3-2输入与或非门(可扩展)74ls54 四路2-2-2-2输入与或非门74ls54 四路2-3-3-2输入与或非门74ls54 四路2-2-3-2输入与或非门74ls55 二路4-4输入与或非门(可扩展)74ls60 双四输入与扩展74ls61 三3输入与扩展74ls62 四路2-3-3-2输入与或扩展器74ls63 六电流读出接口门74ls64 四路4-2-3-2输入与或非门74ls65 四路4-2-3-2输入与或非门(oc)74ls70 与门输入上升沿jk触发器74ls71 与输入r-s主从触发器74ls72 与门输入主从jk触发器74ls73 双j-k触发器(带清除端)74ls74 正沿触发双d型触发器(带预置端和清除端)74ls75 4位双稳锁存器74ls76 双j-k触发器(带预置端和清除端)74ls77 4位双稳态锁存器74ls78 双j-k触发器(带预置端,公共清除端和公共时钟端) 74ls80 门控全加器74ls81 16位随机存取存储器74ls82 2位二进制全加器(快速进位)74ls83 4位二进制全加器(快速进位)74ls84 16位随机存取存储器74ls85 4位数字比较器74ls86 2输入四异或门74ls87 四位二进制原码/反码/oi单元74ls89 64位读/写存储器74ls90 十进制计数器74ls91 八位移位寄存器74ls92 12分频计数器(2分频和6分频)74ls93 4位二进制计数器74ls94 4位移位寄存器(异步)74ls95 4位移位寄存器(并行io)74ls96 5位移位寄存器74ls97 六位同步二进制比率乘法器74ls100 八位双稳锁存器74ls103 负沿触发双j-k主从触发器(带清除端)74ls106 负沿触发双j-k主从触发器(带预置,清除,时钟) 74ls107 双j-k主从触发器(带清除端)74ls108 双j-k主从触发器(带预置,清除,时钟)74ls109 双j-k触发器(带置位,清除,正触发)74ls110 与门输入j-k主从触发器(带锁定)74ls111 双j-k主从触发器(带数据锁定)74ls112 负沿触发双j-k触发器(带预置端和清除端)74ls113 负沿触发双j-k触发器(带预置端)74ls114 双j-k触发器(带预置端,共清除端和时钟端)74ls116 双四位锁存器74ls120 双脉冲同步器/驱动器74ls121 单稳态触发器(施密特触发)74ls122 可再触发单稳态多谐振荡器(带清除端)74ls123 可再触发双单稳多谐振荡器74ls125 四总线缓冲门(三态输出)74ls126 四总线缓冲门(三态输出)74ls128 2输入四或非线驱动器74ls131 3-8译码器74ls132 2输入四与非门(斯密特触发)74ls133 13输入端与非门74ls134 12输入端与门(三态输出)74ls135 四异或/异或非门74ls136 2输入四异或门(oc)74ls137 八选1锁存译码器/多路转换器74ls138 3-8线译码器/多路转换器74ls139 双2-4线译码器/多路转换器74ls140 双4输入与非线驱动器74ls141 bcd-十进制译码器/驱动器74ls142 计数器/锁存器/译码器/驱动器74ls145 4-10译码器/驱动器74ls147 10线-4线优先编码器74ls148 8线-3线八进制优先编码器74ls150 16选1数据选择器(反补输出)74ls151 8选1数据选择器(互补输出)74ls152 8选1数据选择器多路开关74ls153 双4选1数据选择器/多路选择器74ls154 4线-16线译码器74ls155 双2-4译码器/分配器(图腾柱输出)74ls156 双2-4译码器/分配器(集电极开路输出) 74ls157 四2选1数据选择器/多路选择器74ls158 四2选1数据选择器(反相输出)74ls160 可预置bcd计数器(异步清除)74ls161 可预置四位二进制计数器(并清除异步) 74ls162 可预置bcd计数器(异步清除)74ls163 可预置四位二进制计数器(并清除异步) 74ls164 8位并行输出串行移位寄存器74ls165 并行输入8位移位寄存器(补码输出)74ls166 8位移位寄存器74ls167 同步十进制比率乘法器74ls168 4位加/减同步计数器(十进制)74ls169 同步二进制可逆计数器74ls170 4*4寄存器堆74ls171 四d触发器(带清除端)74ls172 16位寄存器堆74ls173 4位d型寄存器(带清除端)74ls174 六d触发器74ls175 四d触发器74ls176 十进制可预置计数器74ls177 2-8-16进制可预置计数器74ls178 四位通用移位寄存器74ls179 四位通用移位寄存器74ls180 九位奇偶产生/校验器74ls181 算术逻辑单元/功能发生器74ls182 先行进位发生器74ls183 双保留进位全加器74ls184 bcd-二进制转换器74ls185 二进制-bcd转换器74ls190 同步可逆计数器(bcd,二进制)74ls191 同步可逆计数器(bcd,二进制)74ls192 同步可逆计数器(bcd,二进制)74ls193 同步可逆计数器(bcd,二进制)74ls194 四位双向通用移位寄存器74ls195 四位通用移位寄存器74ls196 可预置计数器/锁存器74ls197 可预置计数器/锁存器(二进制)74ls198 八位双向移位寄存器74ls199 八位移位寄存器74ls210 2-5-10进制计数器74ls213 2-n-10可变进制计数器74ls221 双单稳触发器74ls230 八3态总线驱动器74ls231 八3态总线反向驱动器74ls240 八缓冲器/线驱动器/线接收器(反码三态输出)74ls241 八缓冲器/线驱动器/线接收器(原码三态输出)74ls242 八缓冲器/线驱动器/线接收器74ls243 4同相三态总线收发器74ls244 八缓冲器/线驱动器/线接收器74ls245 八双向总线收发器74ls246 4线-七段译码/驱动器(30v)74ls247 4线-七段译码/驱动器(15v)74ls248 4线-七段译码/驱动器74ls249 4线-七段译码/驱动器74ls251 8选1数据选择器(三态输出)74ls253 双四选1数据选择器(三态输出)74ls256 双四位可寻址锁存器74ls257 四2选1数据选择器(三态输出)74ls258 四2选1数据选择器(反码三态输出)74ls259 8为可寻址锁存器74ls260 双5输入或非门74ls261 4*2并行二进制乘法器74ls265 四互补输出元件74ls266 2输入四异或非门(oc)74ls270 2048位rom (512位四字节,oc)74ls271 2048位rom (256位八字节,oc)74ls273 八d触发器74ls274 4*4并行二进制乘法器74ls275 七位片式华莱士树乘法器74ls276 四jk触发器74ls278 四位可级联优先寄存器74ls279 四s-r锁存器74ls280 9位奇数/偶数奇偶发生器/较验器74ls28174ls283 4位二进制全加器74ls290 十进制计数器74ls291 32位可编程模74ls293 4位二进制计数器74ls294 16位可编程模74ls295 四位双向通用移位寄存器74ls298 四-2输入多路转换器(带选通)74ls299 八位通用移位寄存器(三态输出)74ls348 8-3线优先编码器(三态输出)74ls352 双四选1数据选择器/多路转换器74ls353 双4-1线数据选择器(三态输出)74ls354 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls355 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls356 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls357 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls365 6总线驱动器74ls366 六反向三态缓冲器/线驱动器74ls367 六同向三态缓冲器/线驱动器74ls368 六反向三态缓冲器/线驱动器74ls373 八d锁存器74ls374 八d触发器(三态同相)74ls375 4位双稳态锁存器74ls377 带使能的八d触发器74ls378 六d触发器74ls379 四d触发器74ls381 算术逻辑单元/函数发生器74ls382 算术逻辑单元/函数发生器74ls384 8位*1位补码乘法器74ls385 四串行加法器/乘法器74ls386 2输入四异或门74ls390 双十进制计数器74ls391 双四位二进制计数器74ls395 4位通用移位寄存器74ls396 八位存储寄存器74ls398 四2输入端多路开关(双路输出)74ls399 四-2输入多路转换器(带选通)74ls422 单稳态触发器74ls423 双单稳态触发器74ls440 四3方向总线收发器,集电极开路74ls441 四3方向总线收发器,集电极开路74ls442 四3方向总线收发器,三态输出74ls443 四3方向总线收发器,三态输出74ls444 四3方向总线收发器,三态输出74ls445 bcd-十进制译码器/驱动器,三态输出74ls446 有方向控制的双总线收发器74ls448 四3方向总线收发器,三态输出74ls449 有方向控制的双总线收发器74ls465 八三态线缓冲器74ls466 八三态线反向缓冲器74ls467 八三态线缓冲器74ls468 八三态线反向缓冲器74ls490 双十进制计数器74ls540 八位三态总线缓冲器(反向)74ls541 八位三态总线缓冲器74ls589 有输入锁存的并入串出移位寄存器74ls590 带输出寄存器的8位二进制计数器74ls591 带输出寄存器的8位二进制计数器74ls592 带输出寄存器的8位二进制计数器74ls593 带输出寄存器的8位二进制计数器74ls594 带输出锁存的8位串入并出移位寄存器74ls595 8位输出锁存移位寄存器74ls596 带输出锁存的8位串入并出移位寄存器74ls597 8位输出锁存移位寄存器74ls598 带输入锁存的并入串出移位寄存器74ls599 带输出锁存的8位串入并出移位寄存器74ls604 双8位锁存器74ls605 双8位锁存器74ls606 双8位锁存器74ls607 双8位锁存器74ls620 8位三态总线发送接收器(反相)74ls621 8位总线收发器74ls622 8位总线收发器74ls623 8位总线收发器74ls640 反相总线收发器(三态输出)74ls641 同相8总线收发器,集电极开路74ls642 同相8总线收发器,集电极开路74ls643 8位三态总线发送接收器74ls644 真值反相8总线收发器,集电极开路74ls645 三态同相8总线收发器74ls646 八位总线收发器,寄存器74ls647 八位总线收发器,寄存器74ls648 八位总线收发器,寄存器74ls649 八位总线收发器,寄存器74ls651 三态反相8总线收发器74ls652 三态反相8总线收发器74ls653 反相8总线收发器,集电极开路74ls654 同相8总线收发器,集电极开路74ls668 4位同步加/减十进制计数器74ls669 带先行进位的4位同步二进制可逆计数器74ls670 4*4寄存器堆(三态)74ls671 带输出寄存的四位并入并出移位寄存器74ls672 带输出寄存的四位并入并出移位寄存器74ls673 16位并行输出存储器,16位串入串出移位寄存器74ls674 16位并行输入串行输出移位寄存器74ls681 4位并行二进制累加器74ls682 8位数值比较器(图腾柱输出)74ls683 8位数值比较器(集电极开路)74ls684 8位数值比较器(图腾柱输出)74ls685 8位数值比较器(集电极开路)74ls686 8位数值比较器(图腾柱输出)74ls687 8位数值比较器(集电极开路)74ls688 8位数字比较器(oc输出)74ls689 8位数字比较器74ls690 同步十进制计数器/寄存器(带数选,三态输出,直接清除)74ls691 计数器/寄存器(带多转换,三态输出)74ls692 同步十进制计数器(带预置输入,同步清除)74ls693 计数器/寄存器(带多转换,三态输出)74ls696 同步加/减十进制计数器/寄存器(带数选,三态输出,直接清除) 74ls697 计数器/寄存器(带多转换,三态输出)74ls698 计数器/寄存器(带多转换,三态输出)74ls699 计数器/寄存器(带多转换,三态输出)74ls716 可编程模n十进制计数器74ls718 可编程模n十进制计数器74 系列芯片的引脚图反相器:Vcc 6A 6Y 5A 5Y 4A 4Y 六非门74LS04┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A )││1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘1A 1Y 2A 2Y 3A 3Y GND驱动器:Vcc 6A 6Y 5A 5Y 4A 4Y┌┴—┴—┴—┴—┴—┴—┴┐│14 13 12 11 10 9 8│Y = A )│六驱动器(OC高压输出) 74LS07 │1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘1A 1Y 2A 2Y 3A 3Y GNDVcc -4C 4A 4Y -3C 3A 3Y┌┴—┴—┴—┴—┴—┴—┴┐_ │14 13 12 11 10 9 8│Y =A+C )│四总线三态门74LS125 │1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘-1C 1A 1Y -2C 2A 2Y GNDVcc -G B1 B2 B3 B4 B8 B6 B7 B8┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐8位总线驱动器74LS245 │20 19 18 17 16 15 14 13 12 11│)│DIR=1 A=>B│1 2 3 4 5 6 7 8 9 10│DIR=0 B=>A└┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘DIR A1 A2 A3 A4 A5 A6 A7 A8 GND页首非门,驱动器与门,与非门或门,或非门异或门,比较器译码器寄存器正逻辑与门,与非门:Vcc 4B 4A 4Y 3B 3A 3Y┌┴—┴—┴—┴—┴—┴—┴┐│14 13 12 11 10 9 8│Y = AB )│2输入四正与门74LS08 │1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘1A 1B 1Y 2A 2B 2Y GNDVcc 4B 4A 4Y 3B 3A 3Y┌┴—┴—┴—┴—┴—┴—┴┐__ │14 13 12 11 10 9 8│Y = AB )│2输入四正与非门74LS00 │1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘1A 1B 1Y 2A 2B 2Y GNDVcc 1C 1Y 3C 3B 3A 3Y┌┴—┴—┴—┴—┴—┴—┴┐___ │14 13 12 11 10 9 8│Y = ABC )│3输入三正与非门74LS10 │1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘1A 1B 2A 2B 2C 2Y GND________Y = ABCDEFGHVcc H G Y┌┴—┴—┴—┴—┴—┴—┴┐│14 13 12 11 10 9 8│)│8输入与非门74LS30│1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘A B C D E F GND页首非门,驱动器与门,与非门或门,或非门异或门,比较器译码器寄存器正逻辑或门,或非门:Vcc 4B 4A 4Y 3B 3A 3Y┌┴—┴—┴—┴—┴—┴—┴┐2输入四或门74LS32│14 13 12 11 10 9 8│)│Y = A+B│1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘1A 1B 1Y 2A 2B 2Y GNDVcc 4Y 4B 4A 3Y 3B 3A┌┴—┴—┴—┴—┴—┴—┴┐2输入四或非门74LS02│14 13 12 11 10 9 8│___)│Y = A+B│1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘1Y 1A 1B 2Y 2A 2B GNDVcc 2Y 2B 2A 2D 2E 1F┌┴—┴—┴—┴—┴—┴—┴┐双与或非门74S51│14 13 12 11 10 9 8│_____)│2Y = AB+DE│1 2 3 4 5 6 7│_______└┬—┬—┬—┬—┬—┬—┬┘1Y = ABC+DEF1Y 1A 1B 1C 1D 1E GNDVcc D C B K J Y┌┴—┴—┴—┴—┴—┴—┴┐4-2-3-2与或非门74S64 74S65(OC门) │14 13 12 11 10 9 8│______________)│Y = ABCD+EF+GHI+JK│1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘A E F G H I GNDVcc 4B 4A 4Y 3Y 3B 3A┌┴—┴—┴—┴—┴—┴—┴┐│14 13 12 11 10 9 8│)│_ _│1 2 3 4 5 6 7│Y=AB+AB└┬—┬—┬—┬—┬—┬—┬┘1A 1B 1Y 2Y 2A 2B GND8*2输入比较器74LS688_Vcc Y B8 A8 B7 A7 B6 A6 B5 A5┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐8*2输入比较器74LS688│20 19 18 17 16 15 14 13 12 11│)││1 2 3 4 5 6 7 8 9 10│└┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘CE A1 B1 A2 B2 A3 B3 A4 B4 GND_Y=A1⊙B1+A2⊙B2+A3⊙B3+A4⊙B4+A5⊙B5+A6⊙B6+A7⊙B7+A8⊙B83-8译码器74LS138Vcc -Y0 -Y1 -Y2 -Y3 -Y4 -Y5 -Y6 __ _ _ _ __ _ _ __ _ _ __ _┌┴—┴—┴—┴—┴—┴—┴—┴┐Y0=A B C Y1=A B B Y2=A B C Y3=A B C│16 15 14 13 12 11 10 9 │)│__ _ _ __ _ __ _ __│1 2 3 4 5 6 7 8│Y4=A B C Y5=A B C Y6=A B C Y7=A B C└┬—┬—┬—┬—┬—┬—┬—┬┘A B C -CS0 -CS1 CS2 -Y7 GND双2-4译码器74LS139Vcc -2G 2A 2B -Y0 -Y1 -Y2 -Y3 __ __ __ __ __ __ __ __┌┴—┴—┴—┴—┴—┴—┴—┴┐Y0=2A 2B Y1=2A 2B Y2=2A 2B Y3=2A 2B│16 15 14 13 12 11 10 9 │)│__ __ __ __ __ __ __ __│ 1 2 3 4 5 6 7 8│Y0=1A 1B Y1=1A 1B Y2=1A 1B Y3=1A 1B└┬—┬—┬—┬—┬—┬—┬—┬┘-1G 1A 1B -Y0 -Y1 -Y2 -Y3 GND_Vcc Y B8 A8 B7 A7 B6 A6 B5 A5┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐8*2输入比较器74LS688 │20 19 18 17 16 15 14 13 12 11│)││1 2 3 4 5 6 7 8 9 10│└┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘CE A1 B1 A2 B2 A3 B3 A4 B4 GND_Y=A1⊙B1+A2⊙B2+A3⊙B3+A4⊙B4+A5⊙B5+A6⊙B6+A7⊙B7+A8⊙B8寄存器:Vcc 2CR 2D 2Ck 2St 2Q -2Q┌┴—┴—┴—┴—┴—┴—┴┐双D触发器74LS74│14 13 12 11 10 9 8 │)││1 2 3 4 5 6 7│└┬—┬—┬—┬—┬—┬—┬┘1Cr 1D 1Ck 1St 1Q -1Q GNDVcc 8Q 8D 7D 7Q 6Q 6D 5D 5Q ALE┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐8位锁存器74LS373│20 19 18 17 16 15 14 13 12 11│)││1 2 3 4 5 6 7 8 9 10│└┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘-OE 1Q 1D 2D 2Q 3Q 3D 4D 4Q GND等.。
74LS系列芯片简介

红色标记为实验室有的芯片74系列芯片的型号区别与功能略表2010-05-31 16:3974HC/LS/HCT/F系列芯片的区别:1、 LS是低功耗肖特基,HC 是高速COMS。
LS的速度比HC略快。
HCT输入输出与LS兼容,但是功耗低;F是高速肖特基电路;2、 LS是TTL电平,HC是COMS 电平。
3、 LS输入开路为高电平,HC输入不允许开路, hc 一般都要求有上下拉电阻来确定输入端无效时的电平。
LS 却没有这个要求4、 LS输出下拉强上拉弱,HC上拉下拉相同。
5、工作电压不同,LS只能用5V,而HC一般为2V到6V;而HCT的工作电压一般为4.5V~5.5V。
6、电平不同。
LS是TTL电平,其低电平和高电平分别为0.8和V2.4,而CMOS在工作电压为5V时分别为0.3V和3.6V,所以CMOS可以驱动TTL,但反过来是不行的7、驱动能力不同,LS一般高电平的驱动能力为5mA,低电平为20mA;而CMOS的高低电平均为5mA;8、 CMOS器件抗静电能力差,易发生栓锁问题,所以CMOS的输入脚不能直接接电源。
74系列集成电路大致可分为6大类:.74××(标准型);.74LS××(低功耗肖特基);.74S××(肖特基);.74ALS××(先进低功耗肖特基);.74AS××(先进肖特基);.74F××(高速)。
近年来还出现了高速CMOS电路的74系列,该系列可分为3大类:.HC为COMS工作电平;.HCT为TTL工作电平,可与74LS系列互换使用;.HCU适用于无缓冲级的CMOS电路。
这9种74系列产品,只要后边的标号相同,其逻辑功能和管脚排列就相同。
根据不同的条件和要求可选择不同类型的74系列产品,比如电路的供电电压为3V就应选择74HC 系列的产品系列电平典型传输延迟ns 最大驱动电流(-Ioh/Lol)mAAHC CMOS 8.5 -8/8AHCT COMS/TTL 8.5 -8/8HC COMS 25 -8/8HCT COMS/TTL 25 -8/8ACT COMS/TTL 10 -24/24F TTL 6.5 -15/64ALS TTL 10 -15/64LS TTL 18 -15/24注:同型号的74系列、74HC系列、74LS系列芯片,逻辑功能上是一样的。
SN74LS299中文资料

LOW POWER SCHOTTKYDevice Package Shipping SN74LS299N 16 Pin DIP 1440 Units/Box SN74LS299DW16 PinSOIC DW SUFFIX CASE 751D2500/T ape & ReelPLASTIC N SUFFIX CASE 738201201ON Semiconductor and are trademarks of Semiconductor Components Industries, LLC (SCILLC). SCILLC reserves the right to make changes without further notice to any products herein. SCILLC makes no warranty, representation or guarantee regarding the suitability of its products for any particular purpose, nor does SCILLC assume any liability arising out of the application or use of any product or circuit, and specifically disclaims any and all liability, including without limitation special, consequential or incidental damages. “Typical” parameters which may be provided in SCILLC data sheets and/or specifications can and do vary in different applications and actual performance may vary over time. All operating parameters, including “Typicals” must be validated for each customer application by customer’s technical experts. SCILLC does not convey any license under its patent rights nor the rights of others.SCILLC products are not designed, intended, or authorized for use as components in systems intended for surgical implant into the body, or other applications intended to support or sustain life, or for any other application in which the failure of the SCILLC product could create a situation where personal injury or death may occur. Should Buyer purchase or use SCILLC products for any such unintended or unauthorized application, Buyer shall indemnify and hold SCILLC and its officers, employees, subsidiaries, affiliates, and distributors harmless against all claims, costs, damages, and expenses, and reasonable attorney fees arising out of, directly or indirectly, any claim of personal injury or death associated with such unintended or unauthorized use, even if such claim alleges that SCILLC was negligent regarding the design or manufacture of the part. SCILLC is an Equal Opportunity/Affirmative Action Employer. PUBLICATION ORDERING INFORMATIONASIA/PACIFIC: LDC for ON Semiconductor – Asia SupportPhone:303–675–2121 (Tue–Fri 9:00am to 1:00pm, Hong Kong Time)Toll Free from Hong Kong 800–4422–3781Email: ONlit–asia@JAPAN: ON Semiconductor, Japan Customer Focus Center4–32–1 Nishi–Gotanda, Shinagawa–ku, Tokyo, Japan 141–8549Phone: 81–3–5487–8345Email: r14153@Fax Response Line:303–675–2167。
实验四 移位运算器实验

实验原理
如上图所示为移位控制电路.其中使用了一片 74LS299作为移位发生器,其8位输入/输出端 可连接至内部总线。74LS299移位器的片选 控制信号为299-B,在低电平时有效。T4为 其控制脉冲信号,由“W/R UNIT”单元中的 T4接至“STATE UNIT”单元中的单脉冲发生 器KK2上而产生,S0、S1、M作为移位控制 信号,此移位控制逻辑功能如下表
实验内容
分别将理论值(每种位移进行三次)填入表 一(初始值为5A)
验证表一的理论值,填入表二
向299置数(置成5A) 设置S1、 S0、 M、299-B的状态,观察并记录
移位结果(F、CY)。
表一
299-B 0
S1 S0 00
M 任意
功能 保持
0
10
0
循环右移
0
10
1
带进位循环右移
0
01
0
循环左移
0 任意
01 11
1 任意
带进位循环左移 装数
F(三次移位结果)CY
299-B 0
S1 S0 00
M 任意
表二
功能 保持
0
10 0
循环右移Βιβλιοθήκη 010 1带进位循环右移
0
01 0
循环左移
0 任意
01 11
1 任意
带进位循环左移 装数
F(三次移位结
果)
CY
实验报告思考题
循环移位和带进位循环移位有什么分别? 循环右移是否会影响进位标志位(CY)?那么循环左
移位运算实验(预习)
一、实验目的:
验证移位控制的组合功能
二、实验设备:
1、TDN-CM+组成原理实验仪一台 2、导线若干
计算机组成原理实验-移位运算一1-2

①装数; ②按运算功能,参照表 3-1 设置 S1、S0、M、299-B 的状态; ③置AR=0及CLR 101(清零)操作; ④移位,按动微动开关 KK2,记录每EH
循环右移
CY 移位次数 01H
循环左移
CY
1 2 3 4
1 2 3 4
5
6 7 8
实 验 二
移位运算实验
一、实验目的:
验证移位控制的组合功能。
二、实验设备
TDN-CM+ 计算机组成原理教学实验系统一台,排
线若干。
三、实验内容
1.实验原理 移位运算实验原理如图 3-1 所示,使用了一片 74LS299 作为 移位发生器,其八位的输入/输出端以排针方式和总线单元 连接。299- B信号控制其使能端,T4 时序为其时钟脉冲, 实验时将“ W/R UNIT” 中的 T4 连至“ STATE UNIT” 中的 KK2 单脉冲发生器,由 S1、S0、M控制信号控制其功能状
带进位循环右移
FEH CY
带进位循环左移
移位次数 01H CY
1 2 3 4
1 2 3 4
5
6 7 8
5
6 7 8
9
9
注意事项
1、所有导线使用前须测通断; 2、不允许带电接线; 3、“0”——亮 “1”——灭; 4、注意连接线的颜色、数据的高低位。
态,其列表如表3-1所示:
表3-1 74LS299的功能表
299-B S1 S0 M 功 能
0 0
0 1
0 0
任意 0
保持 循环右移
0
0 0
1
0 0
0
1 1
1
0 1
带进位循环右移
3.2锁存器、寄存器和移位寄存器

1Q
2Q
3Q
4Q
74LS374 寄存器
输出控制
DQ DQ DQ DQ
时钟
CP
1D
2D
3D
4D
功能表
输出控制 CP D
0
↑1
0
↑0
0
0×
1
××
输出 1 0 Qn
高阻
3.2.3 移位寄存器
Q1
Q2
Q3
Q4
右移 寄存器
X
D
D
D
D
S
1
2
3
4
CP
其连接关系满足: Di=Qin-1
Q1
Q2
Q3
输入∕输出
输出
功能
输出
模 式清
除
选择
S1 S0
控制 G1 G2
时 串入 钟
cp SL SR
A/ QA
B/ C/ D/ E/ QB QC QD QE
F/ QF
G/ QG
H/ QH
QA
QH
清 0 × 0 0 0 ××× 0 0 0 0 0 0 0 0 0 0 除 0 0 × 0 0 ××× 0 0 0 0 0 0 0 0 0 0
A/QA B/QB C/QC
D7 D6 D5
D/QD
D4
E/QE
D3
F/QF
D2
G/QG
D1
H/QH
D0
2
QA QB QC QD QE QF QG QH
QH
EN1 C2
G C
内容小结
锁存器、寄存器 移位寄存器 8位通用移位寄存器(74LS299)
1
1
74LS系列IC管脚图大全

74LS390 双十进制计数器
74LS624 压控振荡器
74LS625 压控振荡器
74LS626 压控振荡器
74LS627 压控振荡器
74LS628 压控振荡器
74LS629 压控振荡器
两片74LS283构成的8位加法器
74LS289 64位随机存取存储器
74LS289 64位随机存取存储器
74LS290异步2—5—10进制计数器
74LS290异步2—5—10进制计数器
74LS292 可编程分频器/数字定时器
74LS293 4位二进制计数器
74LS294 16位可编程模块
74LS374 八D触发器(三态同相)
74381
符号
A0 A1 A2 A3
B0 B1 B2 B3
C -1
S0 S1 S2
引脚排列
A 1 1 20 VCC
F0
B1
A2
F1
A0
B2
F2
B0
F3
S0
A3 B3
7 43 81
S1
C -1
S2
P
P
F0
G
G
F1
F3
GND 1 0 1 1 F 2
74LS381算术逻辑单元
74LS181 算术逻辑单元/功能发生器
74LS181 四位算术逻辑运算器
7 4 18 2
G 1 1 16 V cc
P1
P2
G0
G2
P0
C -1
G3
C0
P3
C1
P
G
G ND 8 9 C 2
74LS182先行进位发生器/超前进位产生器
VCC 2Ai 2Bi 2Ci-1 2Ci 2Si VCC2A 2B 2CIn 2COn+1 2F 74LS183 1COn+1 1A 1B 1CIn 1F GND 1Ai 1Bi 1Ci-1 1Ci 1Si 地
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
※ :数据包括两个串行输入 SL、SR 和八个输入/输出数据端。 ※
天水天光半导体有限责任公司(八七一厂)
2005.1 版
54LS299/74LS299 LSTTL 型八位双向通用移位/存储寄存器 电 性 能: (除特别说明外,均为全温度范围)
74Ⅱ 符号 VIK VOH 参数值 最小 典型 最大 输入钳位电压 Vcc=最小 II=-18mA -1.5 Vcc=最小 Q ~Q 2.4 A H VIL=最大 输出高电平电压 VIH=2V QA'、QH' 2.7 IOH=最大 Vcc=最小 Q ~Q 0.5 A H VIL=最大 输出低电平电压 VIH=2V QA'、QH' 0.5 IOL=最大 Vcc= 最 大 VIH=2.0V QA~QH 高关态输出电流 VIL= 最 大 Vo=2.7V Vcc= 最 大 VIH=2.0V QA~QH 低关态输出电流 VIL= 最 大 Vo=0.4V VI=7V 输入电流 S0、S1 (最大输入 A 到 H Vcc=最大 VI=5.5V 电压时) 其它 VI=7V S0、S1 Vcc= 最 大 A到H 输入高电平电流 VI=2.7V 其它 S0、S1 Vcc= 最 大 A到H 输入低电平电流 VI=0.4V 其它 Vcc=最大 VO=0V Vcc=最大 QA~QH
符号 参数名称 从(输入) 到(输出) 测试条件 (注) 时钟 CLK 清除 时钟 CLK 清除 QA 至 QH 输出控制
、 QA'或 QH'
最小 20
参数值 典型 35 22 26 27 17 26 26 13 19 10 10
最大 33 39 40 25 39 40 21 30 20 15
单位 MHz ns ns ns ns ns ns ns ns ns ns
天水天光半导体有限责任公司(八七一厂)
2005.1 版
54LS299/74LS299 LSTTL 型八位双向通用移位/存储寄存器 功能表
输 方式 清零 功能选择 输出控制 S1 S0 + + L × L L L 清零 L L × L L H L L L L 保持 H × × L L H L H L L 右移 H L H L L H H L L L 左移 H H L L L 置数 H H H × ×
推荐工作条件
符号 Vcc VIH VIL IOH IOL fCK tW 参数名称 电源电压 输入高电平电压 输入低电平电压 QA~QH 输出高电平电流
QA'、QH' QA'、QH'
输出低钟高电平 脉冲宽度 时钟低电平 清除低电平 选择 高电平数据※ 建立时间 低电平数据※ 清除无效态 选择 保持时间 数据 工作环境温度
CL=15pF RL=2KΩ
注:测 fMAX 时,全部输出同时置数,按测传输时间的要求。每个输出都加有 CL 和 RL。
天水天光半导体有限责任公司(八七一厂)
2005.1 版
:当一个或两个输出控制输入为高时,则 8 个输入/输出端都被解除赋能达高阻态,但不影响寄 存器的时序工作和清零。 a…h=分别为输入 A 至 H 的稳态输入电平,这些数据在触发器输出与输入/输出端隔绝时送入各 触发器。 H=高电平 L=低电平 ×=不定 ↑=从低电平转换到高电平 QAO、QBO…QGO、QHO=在规定的稳定态输入条件建立之前,QA、 QB、…QG、QH 的相应电平 QAn、QBn、…QGn、QHn=在最近的时钟↓转换之前,QA、 QB、…QG、QH 的相应电平
外引线排列图
典型参数: f 工作频率=35MHz Pd=165mW 逻辑图
说明:
本电路是肖特基 TTL8 位通用寄存器,是以多路的输入端/输出端,达到在单个 20 个管脚的封装内处理全部 8 位的数据为特点的。 两个功能选择输入端和两个输出控制输 入端,可用来选择功能表中所列举的工作方式。 同步并行置数是通过取两个功能选择线 S0 和 S1 为高电平而完成的。这就是说, 把三态输出端置于高阻态,它允许把加在输入/输出线上被控制的数据送到寄存器上。 寄存器的读出可在输出端被赋能的任何方式时完成。 直接清除输入无论输出端被赋能或 关闭,都可作为对寄存器的清零。
fMAX 最大工作频率 tPLH tPHL tPHL tPLH tPHL tPHL tPZH tPZL tPHZ tPLZ 传输延迟时间 传输延迟时间 传输延迟时间 传输延迟时间 传输延迟时间 传输延迟时间 输出使能时间 输出使能时间 输出禁止时间 输出禁止时间
CL=15pF RL=2KΩ
CL=15pF RL=2KΩ
+
入 时钟 串行 CLK SL SR × × × × × × × × × L × × ↑ × H ↑ × L ↑ H × ↑ L × ↑ × ×
输入/输出
输
出
A/QA B/QB C/QC D/QD E/QE F/QF G/QG H/QH QA' QH' L L QAO QAO H L QBn QBn a L L L L L L QBO QCO QDO QBO QCO QDO QAn QBn QCn QAn QBn QCn QCn QDn QEn QCn QDn QEn b c d L L QEO QEO QDn QDn QFn QFn e L L L L QFO QGO QFO QGO QEn QFn QEn QFn QGn QHn QGn QHn f g L L QHO QHO QGn QGn H L h L L L L QAO QHO QAO QHO H QGn L QGn QBn H QBn L a h
0.2 0.1 0.1 40 20 -0.8 -0.4 -130 -100 53 mA mA mA μA mA
II
IIH
IIL
IOS 输出短路电流 ICC 电源电流
所有典型值均在 Vcc=5.0V, TA=25℃下测量得出。
天水天光半导体有限责任公司(八七一厂)
2005.1 版
54LS299/74LS299 LSTTL 型八位双向通用移位/存储寄存器 交流(开关)参数:Vcc=5.0V, TA=25℃
74Ⅱ 参数值 最小 典型 最大 4.75 5 5.25 2.0 0.8 -2.6 -0.4 24 8 0 20 30 10 20 35↑ 20↑ 20↑ 20↑ 10↑ 0↑ -40 85
54 单位 参数值 最小 典型 最大 4.5 5 5.5 V 2.0 V 0.7 V -1.0 mA -0.4 12 mA 4 0 20 MHz 30 ns 18 25 35↑ 20↑ ns 20↑ 24↑ 10↑ ns 3↑ -55 125 ℃
QA'、QH'
54 单位 参数值 最小 典型 最大 -1.5 V 2.4 2.5 3.1 V 3.4 0.25 0.25 0.4 V 0.4
参数名称
测试条件
VOL
IOZH
40
40
μA
IOZL
-400
-400
μA
0.2 0.1 0.1 40 20 -0.8 -0.4 -30 -20 -130 -100 53 -30 -20 33
54LS299/74LS299 LSTTL 型八位双向通用移位/存储寄存器 特点
·多路输入/输出,提高位密度 ·四种工作模式:保持(存储) 、左移、右移、送数 ·可以在输出被使能或高阻态下工作 ·三态输出直接驱动总线 ·可以级联成 N 位字长 ·直接无条件清除 ·应用:栈式或下推式寄存器;缓冲存储器和累加寄存器