数字电路实验报告计数器的逻辑功能及应用word精品
数电 计数器 实验报告

数电计数器实验报告
《数电计数器实验报告》
实验目的:通过实验,掌握计数器的工作原理及其应用。
实验仪器:数电实验箱、示波器、计数器芯片、电源等。
实验原理:计数器是一种能够记录输入脉冲信号次数的电子设备,它能够实现数字信号的计数功能。
在实验中,我们将使用计数器芯片来实现二进制计数器的功能,通过观察输出信号的变化来了解计数器的工作原理。
实验步骤:
1. 将计数器芯片连接到数电实验箱上,并接入示波器以观察输出信号。
2. 将电源接通,调节示波器参数,观察计数器的输出波形。
3. 输入不同的脉冲信号,观察计数器的计数变化。
4. 通过改变输入信号的频率和幅度,观察计数器的响应情况。
实验结果:通过实验观察,我们发现计数器能够准确地记录输入脉冲信号的次数,并且能够按照二进制的方式进行计数。
当输入信号的频率增加时,计数器的计数速度也相应增加,而当输入信号停止时,计数器的计数也停止。
实验结论:计数器是一种非常重要的数字电路元件,它在数字系统中具有广泛的应用。
通过本次实验,我们深入了解了计数器的工作原理及其特性,为今后的数字电路设计和应用打下了坚实的基础。
总结:本次实验通过实际操作,让我们对计数器有了更深入的了解,同时也增强了我们对数字电路的理解和应用能力。
希望通过今后的实验和学习,我们能够更加熟练地掌握数字电路的相关知识,为今后的工程实践打下坚实的基础。
数电计数器实验报告

数电计数器实验报告数电计数器实验报告引言:数电计数器是数字电路中常见的一种组合逻辑电路,用于实现对输入信号进行计数的功能。
在本次实验中,我们将通过搭建一个四位二进制计数器的电路,来深入了解计数器的工作原理和应用。
实验目的:1. 熟悉计数器的基本原理和工作方式;2. 掌握计数器的设计与搭建方法;3. 理解计数器在数字系统中的应用。
实验器材:1. 74LS161四位二进制同步计数器芯片;2. 74LS47七段数码管芯片;3. 电路连接线、电源等。
实验步骤:1. 按照电路原理图,连接74LS161计数器芯片和74LS47七段数码管芯片;2. 将74LS161的CLK输入引脚连接到一个可调的方波发生器,用于提供时钟信号;3. 将74LS161的RST引脚连接到一个开关,用于手动复位计数器;4. 将74LS161的QA~QD引脚连接到74LS47的A~D引脚,用于输出计数结果;5. 将74LS47的LT引脚连接到一个LED灯,用于指示计数溢出。
实验原理:计数器是由触发器和逻辑门组成的组合逻辑电路。
在本次实验中,我们使用74LS161芯片作为计数器,它具有四位二进制计数功能。
74LS161芯片内部包含四个D触发器,每个触发器的输出与下一个触发器的时钟输入相连,形成级联的工作方式。
当时钟信号上升沿到来时,触发器会根据输入信号的状态进行状态转移,从而实现计数功能。
实验结果:通过调节方波发生器的频率,我们可以观察到七段数码管上显示的数字不断变化。
当计数器达到最大值时,LED灯会亮起,指示计数溢出。
通过手动复位开关,我们可以将计数器重新复位为0,重新开始计数。
实验分析:1. 在实验过程中,我们发现计数器的工作稳定性较好,能够准确地进行计数;2. 通过改变方波发生器的频率,我们可以调整计数器的计数速度,从而实现不同的计数效果;3. 计数器的应用非常广泛,比如在时钟、计时器、频率分频器等数字系统中都有广泛的应用。
实验总结:通过本次实验,我们深入了解了数电计数器的工作原理和应用。
数电实验报告:实验4-计数器及应用161

广东海洋大学学生实验报告书(学生用表)实验名称课程名称 课程号 学院(系)专业 班级 学生姓名 学号 实验地点 实验日期实验4 计数器及其应用一、实验目的1、熟悉中规模集成计数器的逻辑功能及使用方法2、掌握用74LS161构成计数器的方法3、熟悉中规模集成计数器应用二、实验原理计数器是典型的时序逻辑电路,它是用来累计和记忆输入脉冲的个数.计数是数字系统中很重要的基本操作,集成计数器是最广泛应用的逻辑部件之一。
计数器种类较多,按构成计数器中的多触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器;根据计数制的不同,可分为二进制计数器、十进制计数器和任意进制计数器;根据计数的增减趋势,又分为加法、减法和可逆计数器。
还有可预置数和可编程序功能计数器等。
本实验主要研究中规模十进制计数器74LS161的功能及应用。
1、中规模集成计数器74LS161 是四位二进制可预置同步计数器,由于它采用4 个主从JK 触发器作为记忆单元,故又称为四位二进制同步计数器,其集成芯片管脚如图1所示:管脚符号说明:电源正端Vcc ,接+5V ;异步置零(复位)端Rd ;时钟脉冲CP ;预置数控制端 A 、B 、C 、D ;数据输出端 QA 、QB 、QC 、QD ;进位输出端 RCO :使能端EP ,ET ;预置端 LD ;图1 74LS161 管脚图GDOU-B-11-112该计数器由于内部采用了快速进位电路,所以具有较高的计数速度。
各触发器翻转是靠时钟脉冲信号的正跳变上升沿来完成的。
时钟脉冲每正跳变一次,计数器内各触发器就同时翻转一次,74LS161的功能表如表1所示:表1 74LS161 逻辑功能表2、实现任意进制计数器由于74LS161的计数容量为16,即计16个脉冲,发生一次进位,所以可以用它构成16进制以内的各进制计数器,实现的方法有两种:置零法(复位法)和置数法(置位法)。
(1) 用复位法获得任意进制计数器假定已有N进制计数器,而需要得到一个M进制计数器时,只要M<N,用复位法使计数器计数到M时置“0”,即获得M进制计数器。
数电计数器实验报告

数电计数器实验报告数电计数器实验报告引言:数电计数器是数字电路中常见的一种组合逻辑电路,用于计数和记录输入脉冲的次数。
本实验旨在通过搭建一个基本的二进制计数器电路,探究计数器的工作原理,并验证其计数功能的正确性。
实验装置和步骤:实验中所用的装置包括集成电路、数字示波器、电源等。
首先,我们按照电路原理图搭建计数器电路,并连接相应的输入和输出信号线。
然后,我们通过给计数器电路提供时钟信号,观察输出信号的变化情况。
最后,我们通过改变输入信号的频率和幅度,测试计数器的稳定性和可靠性。
实验结果:在实验中,我们观察到计数器电路的输出信号随着时钟信号的输入而变化。
当时钟信号的边沿触发计数器时,计数器按照设定的计数规则进行计数,并输出相应的二进制码。
例如,当计数器为4位二进制计数器时,输入一个时钟脉冲,计数器的输出变化为0001、0010、0011、0100,依次类推。
当计数器达到最大计数值时,会自动归零重新计数。
实验分析:通过实验我们发现,计数器的计数规则是按照二进制码进行计数的。
每一位计数器都有两种状态,0和1,通过时钟信号的输入,计数器的状态会发生变化。
当计数器达到最大计数值时,会自动归零,这是因为计数器的位数是有限的,无法继续计数。
计数器的位数越多,能够计数的范围就越大。
此外,我们还发现计数器的计数速度与输入时钟信号的频率有关。
当时钟信号的频率较高时,计数器的计数速度也会相应增加。
然而,当时钟信号的频率过高时,计数器可能无法跟上时钟信号的输入,导致计数器的计数出错。
因此,在实际应用中,我们需要根据具体的需求来选择合适的计数器和时钟频率。
实验总结:通过本次实验,我们深入了解了数电计数器的工作原理和计数功能。
计数器作为一种常见的组合逻辑电路,广泛应用于各种计数和测量系统中。
在实际应用中,我们需要根据具体的需求选择合适的计数器和时钟频率,以确保计数器的稳定性和可靠性。
未来展望:随着科技的不断发展,计数器的功能和性能也在不断提升。
数电实验报告:计数器及其应用

数电实验报告:计数器及其应用数字电子技术实验报告实验四:计数器及其应用一、实验目的:1、熟悉常用中规模计数器的逻辑功能。
2、掌握二进制计数器和十进制计数器的工作原理和使用方法。
二、实验设备:1、数字电路实验箱;2、74LS90。
三、实验原理:1、计数是一种最简单基本运算,计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能,同时具有分频功能。
计数器按计数进制分有:二进制计数器,十进制计数器和任意进制计数器;按计数单元中触发器所接收计数脉冲和翻转顺序分有:异步计数器,同步计数器;按计数功能分有:加法计数器,减法计数器,可逆(双向)计数器等。
2、74LS90是一块二-五-十进制异步计数器,外形为双列直插,NC表示空脚,不接线,它由四个主从JK触发器和一些附加门电路组成,其中一个触发器构成一位二进制计数器;另三个触发器构成异步五进制计数器。
在74LS90计数器电路中,设有专用置“0”端R0(1),R0(2)和置“9”端S9(1)S9(2)。
其中前两个为异步清0端,后两个为异步置9端。
CP1, CP2为两个时钟输入端;Q0 ~Q3为计数输出端。
当R1=R2=S1=S2=0时,时钟从CP1引入,Q0输出为二进制;从CP2引入,Q3输出为五进制。
时钟从CP1引入,二Q0接CP1,则Q3Q2Q1Q0输出为十进制(8421码);时钟从CP2引入,而Q3接CP1,则Q0Q3Q2Q1输出为十进制(5421码)。
四、实验原理图及实验结果:1、实现0~9十进制计数。
1)实验原理图如下:(函数信号发生器:5V 3Hz 偏移2.5V方波)2)实验结果:解码器上依次显示0~9十个数字。
2、实现六进制计数。
1)实验原理图如下:(函数信号发生器:5V 3Hz 偏移2.5V方波)2)实验结果:解码器上依次显示0~5六个数字。
3、实现0、2、4、6、8、1、3、5、7、9计数。
1)实验原理图如下:(函数信号发生器:5V 3Hz 偏移2.5V方波)2)实验结果:解码器上依次显示0、2、4、6、8、1、3、5、7、9十个数字。
数电实验 计数器及其应用

实验四计数器及其应用一、实验目的1、掌握中规模集成计数器的使用及功能测试方法2、运用集成计数计构成1/N分频器二、实验原理计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时、分频和执行数字运算以及其它特定的逻辑功能。
1、中规模十进制计数器CC40192(74LS192)是同步十进制可逆计数器,具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如图9-2所示。
图9-2 CC40192引脚排列及逻辑符号图中LD—置数端 CPU —加计数端 CPD—减计数端CO—非同步进位输出端BO—非同步借位输出端D0、D1、D2、D3—计数器输入端Q0、Q1、Q2、Q3—数据输出端 CR—清除端CC40192(同74LS192,二者可互换使用)的功能如表9-1,说明如下:表9-1当清除端CR 为高电平“1”时,计数器直接清零;CR 置低电平则执行其它功能。
当CR 为低电平,置数端LD 也为低电平时,数据直接从置数端D 0、D 1、D 2、D 3 置入计数器。
当CR 为低电平,LD 为高电平时,执行计数功能。
执行加计数时,减计数端CP D 接高电平,计数脉冲由CP U 输入;在计数脉冲上升沿进行 8421 码十进制加法计数。
执行减计数时,加计数端CP U 接高电平,计数脉冲由减计数端CP D 输入,表9-2为8421码十进制加、减计数器的状态转换表。
表9-2加法计数减计数2、计数器的级联使用一个十进制计数器只能表示0~9十个数,为了扩大计数器范围,常用多个十进制计数器级联使用。
同步计数器往往设有进位(或借位)输出端,故可选用其进位(或借位)输出信号驱动下一级计数器。
图9-3是由CC40192利用进位输出CO 控制高一位的CP U 端构成的加数级联图。
图9-3 CC40192级联电路3、实现任意进制计数(1) 用复位法获得任意进制计数器假定已有N进制计数器,而需要得到一个M进制计数器时,只要M<N,用复位法使计数器计数到M时置“0”,即获得M进制计数器。
数电计数器实验报告

数电计数器实验报告引言数电计数器是数字电路中非常重要的一种组合逻辑电路,它能够按照一定的规律输出特定的数字序列。
本次实验旨在通过设计和搭建一个4位二进制计数器,深入理解计数器的原理和工作原理,并验证其在电路实现中的运行情况。
实验过程1. 实验材料准备在开始实验之前,我们需要准备以下物品:- 1个集成电路芯片(例如74LS161)- 1个面包板- 适当数量的导线- 指示灯若干- 功能发生器或时钟装置2. 电路连接根据集成电路芯片的管脚接线图,我们将芯片插入面包板,并根据需要连接各个管脚。
首先,根据实验要求,将芯片的使能引脚接地,以激活芯片。
然后,将芯片的时钟引脚连接到功能发生器或时钟装置的输出端,从而提供计数器的时钟信号。
使用导线将输出引脚连接到相应的指示灯上,以观察计数器的计数值。
3. 计数器设置根据实验要求,我们调整计数器的初始值。
我们可以通过将相应的输入引脚连接到高电平或低电平来设置计数器的初始值。
通常,通过组合逻辑电路将特定的初始值输入到计数器的清零引脚或配置引脚。
4. 实验结果观察启动功能发生器或时钟装置,观察计数器的输出情况。
通过逐渐递增钟脉冲的频率或递减初始值,我们可以观察到计数器依次输出的二进制数字序列。
使用指示灯,我们可以直观地看到计数器的计数情况。
实验结果分析通过观察实验结果,我们可以得出以下结论:- 计数器可以在电路中成功实现不同形式的计数功能,例如二进制计数、十进制计数等。
- 计数器能够按照时钟信号的频率进行计数,具有一定的计数速度。
- 计数器的输出可以通过组合逻辑电路进行控制,实现更加复杂的计数模式,比如递减计数。
实验总结通过本次实验,我们深入了解了数电计数器的工作原理和电路实现过程。
我们通过搭建一个4位二进制计数器,验证了计数器的正常工作,并观察到了不同的计数方式。
实验过程中,我们不仅学习了数电计数器的基本概念和原理,还增强了电路连接与实验操作的能力。
在今后的学习中,我们可以进一步研究和设计更复杂的计数器电路,探索计数器在数字系统中的更广泛应用。
数电实验报告:实验4-计数器及应用161

广东海洋大学学生实验报告书(学生用表)实验名称实验名称课程名称课程名称课程号课程号学院学院((系) 专业专业班级班级学生姓名学生姓名学号学号实验地点实验地点实验日期实验日期实验4 计数器及其应用一、实验目的1、熟悉中规模集成计数器的逻辑功能及使用方法、熟悉中规模集成计数器的逻辑功能及使用方法2、掌握用74LS161构成计数器的方法构成计数器的方法3、熟悉中规模集成计数器应用、熟悉中规模集成计数器应用二、实验原理计数器是典型的时序逻辑电路,它是用来累计和记忆输入脉冲的个数.计数是数字系统中很重要的基本操作,集成计数器是最广泛应用的逻辑部件之一。
计数器种类较多,按构成计数器中的多触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器;步计数器和异步计数器;根据计数制的不同,根据计数制的不同,根据计数制的不同,可分为二进制计数器、可分为二进制计数器、可分为二进制计数器、十进制计数十进制计数器和任意进制计数器;根据计数的增减趋势,又分为加法、减法和可逆计数器。
还有可预置数和可编程序功能计数器等。
本实验主要研究中规模十进制计数器74LS161的功能及应用。
的功能及应用。
1、中规模集成计数器74LS161 是四位二进制可预置同步计数器,由于它采用4 个主从JK 触发器作为记忆单元,故又称为四位二进制同步计数器,其集成芯片管脚如图元,故又称为四位二进制同步计数器,其集成芯片管脚如图11所示:所示:管脚符号说明:电源正端Vcc ,接+5V ;异步置零(复位)端Rd ;时钟脉冲CP ;预置数控制端数控制端 A 、B 、C 、D ;数据输出端;数据输出端 QA 、QB 、QC 、QD ;进位输出端;进位输出端 RCO :使能端:使能端EP EP EP,,ET ET;预置端;预置端;预置端LD ;图1 74LS161 管脚图管脚图GDOU-B-11-112该计数器由于内部采用了快速进位电路,所以具有较高的计数速度。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电路实验报告
计数器逻辑功能及其应用
实验目的:
1.
熟悉中等规模集成电路计数器 74LS160的逻辑功能,使用方法及应用。
2. 掌握构成任意进制计数器的方法。
实验设备及器件:
1.
数字逻辑电路实验板 1片 2.
74HC160同步加法二进制计数器 2片 3. 74HC00二输入四与非门
1片 三、实验原理:
计数器是一个用以实现计数功能的时序部件, 它不仅可用来计脉冲数,还常用作数字系 统的定时、分频和执行数字运算以及其它特定的逻辑功能。
计数器种类很多。
按构成计数器中的各触发器是否使用一个时钟脉冲源来分, 有同步计 数器和异步计数器。
根据计数制的不同, 分为二进制计数器,十进制计数器和任意进制计数 器。
根据计数的增减趋势,又分为加法、
减法和可逆计数器。
还有可预置数和可编程序功能 计数器等等。
目前,无论是 TTL 还是CMOS 集成电路,都有品种较齐全的中规模集成计
数器。
使用者只要借助于器件手册提供的功能表和工作波形图以及引出端的排列,
就能正确 地运用这些器件。
集成计数器74HC160是二-五-十进制计数器,其管脚排列如图。
四、实验内容
1.构成摸10计数器 实验原理图
c
T
叱Tc
% s
c
r
Qa
实验结果:数码管显示为从 0到5之间变化。
3、组成模100计数器
实验结果:个位数码管随时间显示
0、1、2、3、4、5、6、7、& 9,十位数码管显示个位 进位计数结果,按 0、1、2、3、4、5、6、7、8、9变化。
五、实验心得:
本次实验,通过对计数器工作过程的探索,基本上了解了数码计数器的工作原理, 以及
74HC160 的数字特点,让我更进一步掌握了如何做好数字电子数字实验,也让我认识 到自身理论知识的不
>
CL
160
实验结果:数码管显示为从
2、组成模6计数器 实验原理
图 OC
LI)
0到9之间变化。
足和实践能力的差距,以及对理论结合实践的科学方法有了更深刻理解。