EDA 74LS3738位三态锁存器设计

合集下载

74ls373

74ls373

单片机系统中常用的地址锁存器芯片74LS373以及coms的74hc373。

是带三态缓冲输出的8D触发器,其引脚图与结构原理图、电路连接图如下:<74LS373引脚图内部结构原理图电路连接图><74LS373功能表>E G D QL H H HL H L LL L X Q上表是74LS373的真值表,表中:L——低电平;H——高电平;X——不定态;Q0——建立稳态前Q的电平;G——输入端,与8031ALE连高电平:畅通无阻低电平:关门锁存。

图中OE——使能端,接地。

当G=“1”时,74LS373输出端1Q—8Q与输入端1D—8D相同;当G为下降沿时,将输入数据锁存。

74ls373是常用的地址锁存器芯片,它实质是一个是带三态缓冲输出的8D触发器,在单片机系统中为了扩展外部存储器,通常需要一块74ls373芯片,<74ls373内部结构图> <74ls373引脚图>(1).1脚是输出使能(OE),是低电平有效,当1脚是高电平时,不管输入3、4、7、8、13、14、17、18如何,也不管11脚(锁存控制端,G)如何,输出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)全部呈现高阻状态(或者叫浮空状态);(2).当1脚是低电平时,只要11脚(锁存控制端,G)上出现一个下降沿,输出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)立即呈现输入脚3、4、7、8、13、14、17、18的状态.锁存端LE 由高变低时,输出端8 位信息被锁存,直到LE 端再次有效。

当三态门使能信号OE为低电平时,三态门导通,允许Q0~Q7输出,OE为高电平时,输出悬空。

当74LS373用作地址锁存器时,应使OE为低电平,此时锁存使能端C为高电平时,输出Q0~Q7 状态与输入端D1~D7状态相同;当C发生负的跳变时,输入端D0~D7 数据锁入Q0~Q7。

单片机波形发生器课程设计说明书

单片机波形发生器课程设计说明书

摘要摘要波形发生器是一种常用的信号源,广泛应用于科学研究、生产实践和教学实验等领域。

本文介绍一种采用AT89C51单片机作为控制核心,外围采用数字/模拟转换电路(DAC0832)、8D锁存器(74LS373)、运放电路、按键等,通过按键控制可产生锯齿波、梯形波、三角波、方波和正弦波共五种波形,同时其波形频率可调。

文中着重介绍了如何利用单片机控制D/A转换器产生上述信号的硬件电路和软件编程。

关键词:单片机D/A转换器8D锁存器目录摘要 (I)第1章绪论 (1)1.1课题背景 (1)1.2本系统研究的国内外现状 (2)1.3本文主要研究内容和工作 (3)第2章51单片机的结构 (4)2.1内部结构概述 (4)2.2CPU (4)2.2.1 运算器 (5)2.2.2 程序计数器PC (5)2.2.3 指令寄存器 (5)2.3存储器和特殊功能寄存器 (5)2.4P0~P3口结构及功能 (5)2.4.1 P0口结构及功能 (5)2.4.2 P1口结构及功能 (6)2.4.3 P2口结构及功能 (6)2.4.4 P3口结构及功能 (7)2.5时钟电路和复位电路 (8)2.5.1 时钟电路 (8)2.5.2 单片机的复位状态 (9)2.6本章小结 (9)第3章系统的硬件设计 (111)3.1系统硬件总体设计 (11)3.2DAC0832的引脚及功能 (11)3.374LS373的引脚及功能 (12)3.4系统硬件原理 (13)3.5本章小结 (14)第4章系统的软件设计 (15)4.1主程序流程图 (15)4.2波形的产生 (16)4.2.1 设计思路.........................错误!未定义书签。

4.2.2 锯齿波的产生.....................错误!未定义书签。

4.2.3 梯形波的产生.....................错误!未定义书签。

4.2.4 三角波的产生.....................错误!未定义书签。

EDA74LS3738位三态锁存器设计

EDA74LS3738位三态锁存器设计

74LS3738位三态锁存器设计1.设计背景和设计方案利用元件例化语句和FOR_GENERATE语句完成一个8位三态锁存器。

图(1) 74LS373引脚图定义的端口信号D为数据输入端;Q为数据输出端;OE为输出能端,若OE=1,则Q8~Q1的输出为高阻态,若OE=0,则输出保存在锁存器中;G为数据锁存控制端,若G=1,D8~D1输入端的信号进入74LS373中的8位锁存器中,若G=0,74LS373中的8位锁存器将保持原先锁入的信号值不变。

2.方案实施2.1 VHDEL程序如下LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY SN74373 ISPORT (D : IN STD_LOGIC_VECTOR( 8 DOWNTO 1 );OEN ,G : IN STD_LOGIC;Q : OUT STD_LOGIC_VECTOR(8 DOWNTO 1));END ENTITY SN74373;ARCHITECTURE two OF SN74373 ISSIGNAL sigvec_save : STD_LOGIC_VECTOR(8 DOWNTO 1);BEGINProCESS(D, OEN, G, sigvec_save) BEGINIF OEN = '0' THEN Q <= sigvec_save;ELSE Q <= "ZZZZZZZZ"; END IF;IF G = '1' THEN sigvec_save <=D; END IF;END PROCESS;END ARCHITECTURE two;ARCHITECTURE one OF SN74373 ISCOMPONENT LatchPORT ( D, ENA : IN STD_LOGIC;Q : OUT STD_LOGIC );END COMPONENT;SIGNAL sig_mid : STD_LOGIC_VECTOR( 8 DOWNTO 1);BEGINGeLatch : FOR iNum IN 1 TO 8 GENERATELatchx : Latch PORT MAP(D(iNum), G , sig_mid(iNum) );END GENERATE;Q <= sig_mid WHEN OEN = '0' ELSE"ZZZZZZZZ";END ARCHITECTURE one ;2.2程序分析(1)程序中有两个结构体,以不同的电路来实现相同的逻辑,即一个实体可以对应多个结构体,每个结构体对应一种实现方案。

数电设计八路抢答器介绍

数电设计八路抢答器介绍

数字电子技术课程设计报告八路智力竞赛抢答器的设计专业:电子信息科学与技术班级:2012级1班姓名:学号:指导老师:电子通信与物理学院日期: 2015 年 1 月10 日指导教师评语1设计要求在当代社会中企业、学校和电视台等单位常举办各种智力竞赛, 抢答记分器是必要设备。

过去在举行的各种竞赛中我们经常看到有抢答的环节,举办方多数采用让选手通过举答题板的方法判断选手的答题权,这在某种程度上会因为主持人的主观误断造成比赛的不公平性。

人们于是开始寻求一种能不依人的主观意愿来判断的设备来规范比赛。

因此,为了克服这种现象的惯性发生人们利用各种资源和条件设计出很多的抢答器,从最初的简单抢答按钮,到后来的显示选手号的抢答器,再到现在的数显抢答器,其功能在一天天的趋于完善不但可以用来倒计时抢答,还兼具报警等等功能,有了这些更准确地仪器使得我们的竞赛变得更加精彩纷呈,也使比赛更突显其公平公正的原则。

在这一背景下本文利用74LS系列芯片设计了一种有效、便捷的八路数字抢答器。

设计要求如下:利用数字电路设计一个八路抢答器,允许八路参加,并具有锁定功能,用LED显示最先抢答的队号码,系统设置外部清除键,按动清除键,LED显示器自动清零灭灯。

数字显示功能:数字抢答器定时为30S,启动开启键以后要求Ⅰ)定时开始;Ⅱ)扬声器要短暂报警;Ⅲ)发光二极管亮灯;如果在30S内抢答有效,计时结束,30S内抢答无效,发光二极管灯灭。

2 设计任务本次描述的八路抢答器功能指标为:设计一个能支持八路抢答的智力竞赛抢答器;主持人按下开始抢答的按键后,有短暂的报警声提示抢答人员抢答开始且指示灯亮表示抢答进行中;在开始抢答后数码管显示30秒倒计时;有抢答人员按下抢答键后,在数码管上显示抢答成功人员的编号,倒计时暂停,同时后续抢答人员的抢答将无效;当主持人再次按下按键回到复位状态,倒计时的数码管保持显示30,显示人员编号的数码管灭,指示灯灭。

本次设计的电路由包括抢答电路、定时电路、报警电路在内的三部分电路组成。

74ls373引脚图管脚功能表

74ls373引脚图管脚功能表

74ls373引脚图管脚功效表74ls373是经常应用的地址锁存器芯片,它本质是一个是带三态缓冲输出的8D触发器,在单片机体系中为了扩大外部存储器,平日须要一块74ls373芯片,(1).1脚是输出使能(OE),是低电平有用,当1脚是高电日常平凡,不管输入3.4. 7.8.13.14.17.18若何,也不管11脚(锁存掌握端,G)若何,输出2(Q0).5(Q1).6(Q2).9 (Q3).12(Q4).15(Q5).16(Q6).19(Q7)全体呈现高阻状况(或者叫浮空状况);(2).当1脚是低电日常平凡,只要11脚(锁存掌握端,G)上消失一个降低沿,输出2 (Q0).5(Q1).6(Q2).9(Q3).12(Q4).15(Q5).16(Q6).19(Q7)立刻呈现输入脚3.4.7.8.1 3.14.17.18的状况.锁存端LE 由高变低时,输出端8 位信息被锁存,直到LE 端再次有用. 当三态门使能旌旗灯号OE为低电日常平凡,三态门导通,许可Q0~Q7输出,OE为高电日常平凡,输出悬空.当74LS373用作地址锁存器时,应使OE为低电平,此时锁存使能端C为高电日常平凡,输出Q0~Q7 状况与输入端D1~D7状况雷同;当C产生负的跳变时,输入端D0 ~D7 数据锁入Q0~Q7.51单片机的ALE旌旗灯号可以直接与74LS373的C衔接. 74ls3 73与单片机接口:1D~8D为8个输入端.1Q~8Q为8个输出端.G是数据锁存掌握端;当G=1时,锁存器输出端同输入端;当G由“1”变成“0”时,数据输入锁存器中.OE为输出许可端;当OE=“0”时,三态门打开;当OE=“1”时,三态门封闭,输出呈高阻状况.在MCS-51单片机体系中,常采取74LS373作为地址锁存器应用,其衔接办法如上图所示.个中输入端1D~8D接至单片机的P0口,输出端供给的是低8位地址,G端接至单片机的地址锁存许可旌旗灯号ALE.输出许可端OE接地,暗示输出三态门一向打开。

74LS373应用介绍

74LS373应用介绍

74ls373是常用的地址锁存器芯片,它实质是一个是带三态缓冲输出的8D触发器,在单片机系统中为了扩展外部存储器,通常需要一块74ls373芯片.本文将介绍74ls373的工作原理,引脚图(管脚图),内结构图、主要参数及在单片机系统中的典型应用电路.74ls373工作原理简述:(1).1脚是输出使能(OE),是低电平有效,当1脚是高电平时,不管输入3、4、7、8、13、14、17、18如何,也不管11脚(锁存控制端,G)如何,输出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)全部呈现高阻状态(或者叫浮空状态);(2).当1脚是低电平时,只要11脚(锁存控制端,G)上出现一个下降沿,输出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)立即呈现输入脚3、4、7、8、13、14、17、18的状态.锁存端LE 由高变低时,输出端8 位信息被锁存,直到LE 端再次有效。

当三态门使能信号OE为低电平时,三态门导通,允许Q0~Q7输出,OE为高电平时,输出悬空。

74ls373内部逻辑结构图74LS373的真值表(功能表),表中:L——低电平;H——高电平;X——不定态;Q0——建立稳态前Q的电平;G——输入端,与8031ALE连高电平:畅通无阻低电平:关门锁存。

图中OE——使能端,接地。

当G=“1”时,74LS373输出端1Q—8Q与输入端1D—8D相同;当G为下降沿时,将输入数据锁存。

74ls373引脚(管脚)排列图:74ls373电气特性74ls373推荐工作条件74ls373在单片机系统中的应用电路图:当74LS373用作地址锁存器时,应使OE为低电平,此时锁存使能端C为高电平时,输出Q0~Q7 状态与输入端D1~D7状态相同;当C发生负的跳变时,输入端D0~D7 数据锁入Q0~Q7。

51单片机的ALE信号可以直接与74LS373的C连接。

总线微控制实验

一、实验目的•理解总线的概念和作用。

•连接运算器与存储器,熟悉计算机的数据通路。

•理解微命令与微操作的概念。

二、实验内容•运行虚拟实验系统,组建实验电路。

•进行电路预设置。

•实施存储器的读写操作。

•进行8位算术逻辑运算。

•设计微命令并完成表格。

•记录和分析实验结果。

三、实验原理实验涉及的主要元器件包括:4位算术逻辑运算单元74LS181,8位数据锁存器74LS373,三态输出的总线收发器74LS245,2K×8静态随机存储器6116,时序发生器,开关、指示灯等。

通过这些元器件的组合,实现数据在总线上的传输和运算器、存储器之间的交互操作。

芯片介绍1.74LS245:8位双向缓冲传输门,用于总线和数据总线的连接。

2.74LS373:8位锁存器,用于数据的输入和控制信号处理。

3.M6116:2K×8位静态随机存储器,用于数据存储和读取。

四、实验步骤及结果(附数据和图表等)基本实验1. 运行虚拟实验系统从左边的实验设备列表选取所需组件拖到工作区中,按照图4.4所示组建实验电路。

2. 电路预设置1.将74LS373(U2,U3)的控制端LE置为0。

2.将74LS373(U7)的控制端LE置为0,OE置为1。

3.将74LS245(U9)的控制端CE置为1。

3. 打开电源开关4. 存储器写操作向01H,02H,03H存储单元分别写入十六进制数据37H、22H、66H。

具体操作步骤如下(以向01号单元写入37H为例):1.将SW7~SW0置为00000001,CE(——)=0,打开三态门74LS245(U1),将地址送入BUS。

2.将74LS373(U7)的LE置1,OE(——)置0,将BUS上的地址存入AR(U7),可通过观察AR所连接的地址灯来查看地址。

3.将74LS373(U7)的LE置0,将地址锁存至M6116地址输入端;将CE(——)=1,关闭三态门74LS245(U1)。

4.将CE(——)=0,WE(——)=0,OE(——)=1,M6116写操作准备。

74ls373中文资料


PD

54S373/74S373
7ns
54LS373/74LS373
17ns
525mW 120mW

a 373 的输出端 O0~O7 可直接与总线相连。
当三态允许控制端 OE 为低电平时,O0~O7 为正常逻辑状态,可用来驱动负载或总
- 线。当 OE 为高电平时,O0~O7 呈高阻态,即不驱动总线,也不为总线的负载,但
单位
VIK输入嵌位电压
VOH输出高电平电压
VOL输出低电平电压 II最大输入电压时输入
电流 IIL输入低电平电流 IIH输入高电平电流
Vcc=最小,Iik=-18mA
Vcc=最小,VIL=最大, VIH=2V,IOH=最大
Vcc=最小,VIL=最大, 54
VIH=2V,IOL=最大
74
Vcc=最大
VI=5.5V VI=7V
54LS373/74LS373 最小 额定 最大
单位
电源电压 Vcc
54 4.5
5
74 4.75
5
输入高电平电压ViH
2
输入低电平电压ViL
54 74
5.5
4.5
5
5.5
5.25 4.75
5
5.25
V
2
V
0.8 0.8
0.7 0.8
V
输出高电平电流IOH
54 74
-2
-1
mA
-6.5
-2.6
输出低电平电流IOL
. 输出高阻态时高电平电压 ………………………….
工作环境温度
w 54XXX
………………………………….
74XXX
………………………………….

最新锁存器原理

锁存器原理锁存器(Latch)是一种对脉冲电平敏感的存储单元电路,它们可以在特定输入脉冲电平作用下改变状态。

简单锁存器定义:只有在有锁存信号时输入的状态被保存到输出,直到下一个锁存信号。

通常只有0和1两个值。

典型的逻辑电路是D触发器。

由若干个钟控D触发器构成的一次能存储多位二进制代码的时序逻辑电路,叫锁存器件。

逻辑结构与功能表8位锁存器74LS373的逻辑图见图所示。

其中使能端G加入CP信号,D为数据信号。

输出控制信号为0时,锁存器的数据通过三态门进行输出。

数据有效延迟后于时钟信号有效。

这意味着时钟信号先到,数据信号后到。

在某些运算器电路中有时采用锁存器作为数据暂存器。

所谓锁存器,就是输出端的状态不会随输入端的状态变化而变化,仅在有锁存信号时输入的状态被保存到输出,直到下一个锁存信号到来时才改变。

典型的锁存器逻辑电路是D触发器电路。

锁存,就是把信号暂存以维持某种电平状态。

锁存器的最主要作用是缓存,其次完成高速的控制其与慢速的外设的不同步问题,再其次是解决驱动的问题,最后是解决一个I/O 口既能输出也能输入的问题。

在某些应用中,单片机的I/O 口上需要外接锁存器。

例如,当单片机连接片外存储器时,要接上锁存器,这是为了实现地址的复用。

假设,MCU 端口其中的8 路的I/O 管脚既要用于地址信号又要用于数据信号,这时就可以用锁存器先将地址锁存起来。

8051访问外部存储器时P0口和P2口共做地址总线,P0口常接锁存器再接存储器。

以防止总线间的冲突。

而P2口直接接存储器。

因为单片机内部时序只能锁住P2口的地址,如果用P0口传输数据时不用锁存器的话,地址就改变了。

看看8051单片机总线操作的时序图对我们很有帮助。

由于数据总线、地址总线共用P0口,所以要分时复用。

先送地址信息,由ALE使能锁存器将地址信息锁存在外设的地址端,然后送数据信息和读写使能信号,在指定的地址进行读写操作。

使用锁存器来区分开单片机的地址和数据,8051系列的单片机用的比较多,也有一些单片机内部有地址锁存功能,如8279就不用锁存器了。

单片机鸡雏恒温孵化器设计

辽宁工业大学单片机原理及接口技术课程设计(论文)题目:鸡雏恒温孵化器设计院(系):电气工程学院专业班级:学号:学生姓名:指导教师:(签字)起止时间:2011.07.04-2011.07.15课程设计(论文)任务及评语院(系):电气工程学院教研室:注:成绩:平时20% 论文质量60% 答辩20% 以百分制摘要随着电究所子技术的发展,微处理器、集成电路不断更新、发展,温度是工业生产和自动控制中最常见的工艺参数之一,任何物理变化和化学变化的过程都与温度密切相关,因此,在生产过程中常需对温度进行检测和监控。

采用单片机进行温度检测、数值显示和数据的存储,效率高,性能稳定,还可以实现实时控制等技术要求,在工业生产中应用越来越广泛。

单片机在电子产品中的应用已经越来越广泛,在很多的电子产品中也用到了温度检测和温度控制。

随着温度控制器应用范围的日益广泛和多样,各种适用于不同场合的温度控制器应运而生。

随着人们生活水平的不断提高,单片机控制无疑是人们追求的目标之一,它所给人带来的方便也是不可否定的,其中鸡雏恒温孵化器就是一个典型的例子,本设计所介绍的鸡雏恒温孵化器,具有读数方便,测温范围广,测温准确,其输出温度采用数字显示,主要用于对测温比较准确的场所,或科研实验室使用,该设计控制器使用单片机AT89C51,测温传感器使用DS18B20,用液晶LCD1602实现温度显示。

关键词:单片机;温度传感器;LCD液晶屏;恒温目录第1章绪论 01.1恒温控制系统概况 01.2本文研究内容 0第2章 CPU最小系统设计 (1)2.1恒温系统总体设计方案 (1)2.2CPU的选择 (1)2.389C51单片机 (2)2.3.1 AT89C51主要特性 (2)2.3.2 89C51单片机的基本结构 (2)2.3.3 89C51单片机引脚功能 (2)2.4数据存储器扩展 (3)2.5复位电路设计 (5)2.6时钟电路设计 (5)2.7CPU最小系统图 (5)第3章 CPU输入输出接口电路设计 (7)3.1温度传感器的选择 (7)3.2温度检测接口电路A/D转换器选择 (8)3.3人机对话接口电路设计 (9)3.3.1 显示接口电路设计 (9)3.3.2 简易式键盘接口电路设计 (10)3.4报警与控制电路 (11)第4章系统软件设计 (12)4.1系统主程序设计 (12)4.2温度控制部分程序设计 (12)4.3键盘部分程序设计 (12)4.4温度显示子程序设计 (13)4.5数据采集模块程序设计 (14)第5章单片机程序 (15)第6章课程设计总结 (20)参考文献 (21)第1章绪论1.1恒温控制系统概况本设计的内容是恒温控制系统,控制对象是温度。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

74LS3738位三态锁存器设计
1.设计背景和设计方案
利用元件例化语句和FOR_GENERATE语句完成一个8位三态锁存器。

图(1) 74LS373引脚图
定义的端口信号D为数据输入端;Q为数据输出端;OE为输出能端,若OE=1,则Q8~Q1的输出为高阻态,若OE=0,则输出保存在锁存器中;G为数据锁存控制端,若G=1,D8~D1输入端的信号进入74LS373中的8位锁存器中,若G=0,74LS373中的8位锁存器将保持原先锁入的信号值不变。

2.方案实施
2.1 VHDEL程序如下
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY SN74373 IS
PORT (D : IN STD_LOGIC_VECTOR( 8 DOWNTO 1 );
OEN ,G : IN STD_LOGIC;
Q : OUT STD_LOGIC_VECTOR(8 DOWNTO 1));
END ENTITY SN74373;
ARCHITECTURE two OF SN74373 IS
SIGNAL sigvec_save : STD_LOGIC_VECTOR(8 DOWNTO 1);
BEGIN
ProCESS(D, OEN, G, sigvec_save) BEGIN
IF OEN = '0' THEN Q <= sigvec_save;
ELSE Q <= "ZZZZZZZZ"; END IF;
IF G = '1' THEN sigvec_save <=D; END IF;
END PROCESS;
END ARCHITECTURE two;
ARCHITECTURE one OF SN74373 IS
COMPONENT Latch
PORT ( D, ENA : IN STD_LOGIC;
Q : OUT STD_LOGIC );
END COMPONENT;
SIGNAL sig_mid : STD_LOGIC_VECTOR( 8 DOWNTO 1);
BEGIN
GeLatch : FOR iNum IN 1 TO 8 GENERATE
Latchx : Latch PORT MAP(D(iNum), G , sig_mid(iNum) );
END GENERATE;
Q <= sig_mid WHEN OEN = '0' ELSE
"ZZZZZZZZ";
END ARCHITECTURE one ;
2.2程序分析
(1)程序中有两个结构体,以不同的电路来实现相同的逻辑,即一个实体可以对应多个结构体,每个结构体对应一种实现方案。

在例化这个器件的时候,需要利用配置语句指定一个结构体,即指定一种实现方案。

否则VHDL综合器会自动选择最新编译的结构体,及结构体one。

(2)如上所述,COMPONENT语句对将例化的器件进行接口说明,它对应一个已经设计好的实体。

综合器COMPONENT指定的器件名和接口信息进行装配。

(3)在FOR_GENERATE语句使用中,GeLatch为标号,iNum为变量,从1~8共循环执行了8次。

(4)语句“Latchx : Latchx PORT MAP(D(iNum), G , sig_mid(iNum) );”是一条含有循环变量iNum的例化语句,且信号的连接方式采用的是位置关联方式,安装后的元件标号是Latchx。

Latchx引脚D连在信号线D(iNum)上,引脚ENA连在信号线G上,引脚Q连在信号线sig_mid(iNum)上。

iNum的值从1~8,Latch从1~8共例化了8次,即共安装了8个Latch。

信号线D(1)~D(8)、sig_mid(1)~sig_mid (8)都分别连在这8个Latch上。

3.结果和结论
3.1 74LS373 8位锁存器原理图如下
图(2)74LS373锁存器原理图
3.2 波形仿真图如下
图(3)波形仿真
3.3 结论
由于采用VDHL硬件语言进行电子电路的设计,其特点是以软件工具为核心,通过这些软件完成产品开发的设计、电路分析(逻辑功能仿真)、纠错和验证、自动布局布线、时序仿真等各项测试工作,最后通过综合器和适配器生成最终的目标器件,从而实现了电子电路的自动化设计,这种设计方法在现代数字系统中起到了越来越重要的作用。

相关文档
最新文档