2013年微机原理复习题及答案
微机原理复习总结考试题及答案

微机原理1、8086从功能上分成两大部分:总线接口单元BIU(负责8086CPU 与存储器和I/O设备间的信息传送。
),执行单元EU (负责指令的执行。
)2、执行工作方式:8位微处理器(串行工作),8086(并行工作)。
3、8086微处理器的执行环境:地址空间,基本程序执行寄存器,堆栈,I/O端口。
4、基本的程序执行寄存器(8086):8个通用寄存器、1个指令指针寄存器、1个标志寄存器、4个段寄存器5、8086的16位通用寄存器是:AX(累加器)BX(基址寄存器)CX(计数) DX(数据):数据寄存器SI(源变址)DI(目的变址)BP(基址指针)SP(堆栈指针):指针寄存器6、8086的8位通用寄存器是:AL BL CL DL(低8位)AH BH CH DH(高8位)7、16位的段寄存器:CS、SS、DS、ES8、16位FLAGS寄存器包含一组状态标(SF,ZF,OF,CF,AF,PF)、一个控制标志(DF)和两个系统标志(IF,TF)9、下一条将要执行指令的PA=(CS)内容左移4位+(IP)10、逻辑地址的形式为:段寄存器:偏移地址;物理地址=段寄存器(DS/CS/SS/ES)左移四位+偏移地址11、寻址方式:(1)立即数寻址方式(2)寄存器寻址方式(3)直接寻址方式(4)寄存器间接寻址方式(5)寄存器相对寻址方式[立即方式,寄存器方式,存储器方式]12、最小组态:就是系统中只有一个8088/8086微处理器,所有的总线控制信号,都是直接由CPU产生的,系统中的总线控制逻辑电路被减到最少,该模式适用于规模较小的微机应用系统。
最大组态:系统中可以只有一个微处理器,也可以有两个或两个以上的微处理器,其中一个为主处理器,即8086/8088CPU,其它的微处理器称之为协处理器,它们是协助主处理器工作的。
系统的控制信号由8288总线控制器给出。
13、总线分类:地址总线,数据总线,控制总线14、总线传输过程的四个阶段:申请阶段,寻址~,传输~,结束阶段。
微机原理试题库及答案2013N修改版

微机原理试题库及答案2013N修改版微机原理及应用试题库第一章微型计算机系统 (1)1.1选择题 (1)1.2判断题 (2)1.3填空题 (2)1.4简答题 (3)第二章处理器结构 (4)2.1选择题 (4)2.2名词解释题 (4)2.3判断 (5)2.4填空题 (6)2.5简答题 (6)第三章数据处理 (7)3.1.选择 (7)3.2.名词解释 (8)3.3.判断 (9)3.4.填空 (9)3.5.简答题 (10)第四章指令系统 (11)4.1.选择 (11)4.2.名词解释 (12)4.3.判断 (12)4.4.填空 (12)4.5.简答题 (13)第五章汇编语言程序设计 (15)5.1.选择 (15)5.2.名词解释 (16)5.3.判断 (16)5.4.填空 (16)5.5.简答题 (17)5.6.应用题 (19)第六章微机总线 (40)6.1.选择 (40)6.2.名词解释 (41)6.3.判断 (41)6.4.填空 (41)6.5.简答题 (42)第七章存储系统 (44)7.1.选择 (44)7.2.名词解释 (44)7,3.判断 (45)7.4.填空 (46)7.5.简答题 (46)第八章无条件与查询传送方式 (49) 8.1.选择 (50)8.2.名词解释 (51)8.3.判断 (51)8.4.填空 (52)8.5.简答题 (52)第九章中断与DMA传送方式 (54) 9.1.选择 (54)9.2.名词解释 (54)9.3.判断 (55)9.4.填空 (55)9.5.简答题 (56)第十章常用接口技术 (58)10.1.选择 (58)10.2名词解释 (59)10.3判断 (59)10.4填空 (59)10.5简答题 (60)10.6应用题 (61)组卷方案题型题数满分单出章节合出章节选择10 10×1.5=151~10判断10 10×1=10填空10 10*2=20简答题 5 5*4=20 1,2;3,4;6,7;8,9;5,10;名词解释 2 5*2=10 2,6,7 3,4;8,9;应用题 2 10+15=25 5,10第一章微型计算机系统1.1选择题1.计算机的发展阶段通常是按计算机所采用的()来划分的。
2013年微机原理试题及答案

卷16一、选择题:(每题1.5分,共18分)1、DMAC向CPU发出请求信号,CPU响应并交出总线控制权后将( 3)。
❶反复执行空操作,直到DMA操作结束❷进入暂停状态, 直到DMA操作结束❸进入保持状态, 直到DMA操作结束❹进入等待状态, 直到DMA操作结束2、有一个实时数据采集系统,要求10ms进行一次数据采集,然后进行数据处理及显示输出,应采用的数据传送方式为( 3 )。
❶无条件传送方式❷查询方式❸中断方式❹直接存储器存取方式3、在数据传送过程中,数据由串行变并行,或由并行变串行的转换可通过(3 )来实现。
❶计数器❷寄存器❸移位寄存器❹ D触发器4、8088 CPU输入/输出指令可寻址外设端口的数量最大可达(4 )个。
❶128 ❷256 ❸ 16K ❹ 64K5、CPU响应中断后,通过(4)完成断点的保护。
❶执行开中断指令❷执行关中断指令❸执行PUSH指令❹内部自动操作6、并行接口芯片8255A具有双向数据传送功能的端口是(1 )。
❶PA口❷PB口❸ PC口❹控制口7、8088CPU处理动作的最小时间单位是(2 )。
❶指令周期❷时钟周期❸机器周期❹总线周期8.堆栈是内存中(4 )。
❶先进先出的ROM区域❷后进先出的ROM区域❸先进先出的RAM区域❹后进先出的RAM区域9、计算机中广泛应用的RS-232C实质上是一种(3 )。
❶串行接口芯片❷串行通信规程(协议)❸串行通信接口标准❹系统总线标准10、高速缓冲存储器(CACHE)一般是由( 1 )芯片组成。
❶SRAM ❷DRAM ❸ROM ❹EPROM11、鼠标器是一种(3 )。
❶手持式的作图部件❷手持式的光学字符识别设备❸手持式的座标定位部件❹手持式扫描器12、传送速度单位“bps”的含义是( 2 )。
❶ b ytes per second ❷bits per second❸baud per second ❹billion bytes per second二、填空题:(每空1分,共12分)1、CPU在响应中断后,自动关中。
微机原理复习资料(含答案)

1. 简述8086的最小方式和最大方式。
答:8086 CPU有两种工作模式,即最小模式和最大模式。
当MN/MX引脚接高电平时是最小方式,最小模式的特点是: 适用于单一处理机系统;不需总线控制器8288(对内存储器和I/0接口所需的控制信号都由CPU直接提供);M/IO引脚可直接引用。
当MN/MX引脚接地时是最大方式,最大模式的特点是:适用于多处理机系统;需总线控制器8288(对内存储器和I/O接口所需的控制信号要由专用的总线控制器8288提供);M/IO引脚不可直接引用。
2.8086系统中,下一条指令所在单元的物理地址如何计算?答:指令的物理地址为:16×CS+IP(注意CS、IP为十进制值)。
1.8086是( C )。
A.单片机B.单板机C.微处理器D.微机系统2.单片机是( B )。
A.微处理器B.微型计算机C.微机系统D.中央处理器2.设BX=0123H DI=1000H DS=3200H,默认DS作为操作数对应的段寄存器(假定没使用段前缀),试指出下列指令的寻址方式,并写出其操作数的有效地址和物理地址。
(1)MOV AX,[1A38H]解:(1)直接寻址有效地址=1A38H,物理地址=32000H+1A38H=33A38H(2)MOV AX,[BX]解:(2)寄存器间接寻址有效地址=0123H物理地址=32000H+0123H=32123H(3)MOV AX,[BX+1A38H]解:(3)寄存器相对基址寻址有效地址=0123H+1A38H=1B5BH,物理地址=32000H+1B5B=33B5BH(4) MOV AX,[BX+DI]解:(4) 基址变址寻址有效地址=0123H+1000H=1123H,物理地址=32000H+1123H=33123H(5)MOV AX,[BX+DI+1A38H]解:(5)相对基址变址寻址有效地址=0123H+1000H+1A38H=2B5BH,物理地址=32000H+2B5BH=34B5BH4. 如何通过页目录项和页表项得到物理地址。
电子科技大学微机原理2012-2013期末A卷及答案

………密………封………线………以………内………答………题………无………效……电子科技大学2012-2013学年第 1 学期期 末 考试 A 卷课程名称:微处理器系统结构与嵌入式系统设计 考试形式:一本书开卷 考试日期:2013年1月16日 考试时长:120分钟平行班课程成绩构成:平时 10 %, 期中 15 %, 实验 15 %, 期末 60 % 英才班课程成绩构成:平时 30 %, 期中 0 %, 实验 20 %, 期末 50 % 本试卷试题由 3 部分构成,共 4 页。
注意:请将第一、二题答案填入指定位置。
一、单选题答案(共30分,共30空,每空1分)二、填空题答案(共28分,共28空,每空1分)1. ① 存储器 ② I/O 端口 (可交换顺序)2. ① 一条机器指令由一段微程序来解释执行3. ① 指令 ② 总线4. ① IRQ ② FIQ (可交换顺序)5. ① 1.78 ② 44.94 ③ 2.886. ① 1100 0011 0000 1010 ② 1010 0010 1001 1010 ③ 1 ④ 1 ⑤ 1 ⑥ 0 (说明:该题评阅时按上述答案给分,但实际ARM 是32位CPU ,基本没有同学考虑到)7. ① 非流水线执行时间相对流水线执行时间之比8. ① 一段时间内,计算机工作时所需的指令和数据总是集中存放在临近地址的存储单元 9. ① 复位 ② 电源 ③ 时钟 ④ 存储系统 ⑤ 调试接口 (可交换顺序) 10. ① 异常 (或中断) 11. ① BIC ② ORR12. ① =ULCON0(或=0x50000000) ② #0x2B (或#0xAB )………密………封………线………以………内………答………题………无………效……一、单选题(共30分,共30空,每空1分)1.以下常用总线标准中,不属于片内总线的是()。
A、Core ConnectB、AMBAC、AvalonD、SATA2.计算机系统中,以下不属于“异常”的是()。
微机原理复习题(附答案)

微机原理复习题(附答案)一.名词解释1.算术逻辑部件(ALU)(P4)答:cpu内部的算数逻辑部件也叫运算器,是专门用来处理各种数据信息的,它可以进行加、减、乘、除算术运算和与、或、非、异或等逻辑运算。
2.控制器(P5)答:是CPU的控制中心3.字长(P9)答:是cpu同时能处理的数据位数,也称数据宽度。
字长越长,计算能力越高,速度越快。
4.主频(P9)答:Cpu的时钟频率,和cpu的运算速度密切相关,主频越高,运算速度越快。
5.偶校验(P11)答:运算结果的低八位中所含的1的个数为偶数,则PF为1。
6.奇校验(P11)答:运算结果的低八位中所含的1的个数为奇数,则PF为0。
7.总线周期(P12)答:在取指令和传送数据时,CPU总线接口部件占用的时间。
8.最小模式(P13)答:在系统中只有一个微处理器9.中断向量(P27)答:中断处理子程序的入口地址,每个中断类型对应一个中断向量。
10.非屏蔽中断(NMI)(P28)答:从引脚NMI进入的中断,它不受中断允许标志IF的影响。
11.可屏蔽中断(INTR)(P28)答:从引脚INTR进入的中断,它受中断允许标志IF的影响。
12.基址(P77)答:任何通用寄存器都可以作为基址寄存器,即其内容为基址。
注意,这里的基址不是段基址,而只是一个延续下来的习惯叫法,实际上是指有效地址的一个基础量。
13.直接寻址(P77)答:数据在存储器中,有效地址由指令直接给出。
默认段地址寄存器DS。
直接寻址是对存储器访问时可采用的最简单的方式。
14.指令性语句(P127)答:一条指令,在汇编的过程中会产生对应的目标代码。
如:ADD AL,BL和MOV AX,1000都是指令性语句。
15.指示性语句(伪指令)(P127)答:伪指令,为汇编程序提供某些信息,让汇编程序在汇编过程中执行某些特定的功能。
16.接口技术(P177)答:接口按功能分为两类:一类是使CPU正常工作所需要的辅助电路,通过这些辅助电路,使CPU得到时钟信号或接收外部的多个中断请求等;另一类是输入/输出接口,利用这些接口,CPU可接收外部设备送来的信息或发送给外设。
微机原理复习题及答案

是运放 电阻,被放在电阻,被放在电阻,被放在 。
内部有 地和地和地和 地。
地。
地。
时,数据时,数据 在寄存器,不再随在寄存器,不再随在寄存器,不再随 上的数据变化而变化。
上的数据变化而变化。
上的数据变化而变化。
的,在给定值时产生的的,在给定值时产生的和 。
若D/A 转换行 ; ; 若一个并行一个并行 。
是CMOS 的 位位 转换器。
转换器。
转换器。
EOC 是 信号,可作为信号,可作为信号,可作为 。
6、设被测温度的变化范围为300℃~1000℃,300℃~1000℃,如要求测量误差不超过±1℃,如要求测量误差不超过±1℃,如要求测量误差不超过±1℃,应选用分辨应选用分辨率为多少位的A/D 转换器?转换器?7、模、模--数转换器ADC 常用的有双积分式和逐次逼近式,请扼要比较它们的优缺点。
在微机控制系统的模拟输入通道中常常应用采样机控制系统的模拟输入通道中常常应用采样--保持电路,其主要原因是什么保持电路,其主要原因是什么? ?五、编程应用题1.1. 设状态端口地址为86H 86H,数据端口的地址为,数据端口的地址为87H 87H,外部输入信息准备好状态标,外部输入信息准备好状态标志为D 7=1=1,请用查询方式写出读入外部信息的程序段。
,请用查询方式写出读入外部信息的程序段。
,请用查询方式写出读入外部信息的程序段。
2.2. 设状态端口地址为76H 76H,数据端口地址为,数据端口地址为75H 75H,外部设备是否准备好信息,外部设备是否准备好信息,外部设备是否准备好信息 由D 7位传送,位传送,D D 7=0为未准备好为未准备好((忙),请用查询方式写出CPU 向外部传送数据的程序段。
序段。
3.3. 数据采集系统电路如下图所示。
图中A/D 转换器为ADCO809ADCO809,定时器,定时器,定时器//计数器8233-5的计数器1将5MHz 时钟转换成500KHz 提供给ADC0809ADC0809。
微机原理期末试题及答案

微机原理期末试题及答案一、选择题1. 以下关于微机原理的说法不正确的是:a) 微机原理研究的是微型计算机的基本组成和工作原理b) 微机原理主要研究微处理器和存储器c) 微机原理的研究对象仅限于硬件部分d) 微机原理的研究包括硬件和软件两个方面2. 下列哪项不属于计算机硬件设备:a) 微处理器b) 显示器c) 操作系统d) 键盘3. 在微机原理中,CPU主要包括以下几个部分:a) 控制器、运算器、存储器b) 运算器、存储器、输入输出设备c) 控制器、输入输出设备、存储器d) 运算器、数据库、存储器4. 下列哪个不是计算机的内存类型:a) RAMb) ROMc) HDDd) CACHE5. 在微机原理中,数据总线用于传输:a) 数据b) 控制信号c) 地址d) 所有的信号二、简答题(每题20分)1. 解释什么是指令周期、机器周期和时钟周期。
答:指令周期是执行一条机器指令所需要的时间,它包括取指令周期(fetch)、译码周期(decode)、执行周期(execute)和存取周期(memory)等。
机器周期是指执行一条基本操作所需要的时间,例如加法、乘法等。
时钟周期是指时钟发生一次跳变所需要的时间,它是微机系统运行的基本单位。
2. 什么是中断请求?答:中断请求是指外部设备通过向CPU提出请求,使CPU中断当前正在执行的程序,并转去执行相应的中断处理程序。
中断请求可以分为内部中断和外部中断两种。
3. 简述冯·诺依曼结构的原理。
答:冯·诺依曼结构是计算机系统的基本组织原理,主要包括存储器、运算器、控制器和输入输出设备四部分。
它的原理是将程序和数据存储在同一存储器中,由程序计数器指示当前指令的地址,按照指令的顺序执行程序。
运算器负责执行算术运算和逻辑运算,控制器负责解码指令并控制各个部件的工作。
输入输出设备负责与外部设备进行数据交互。
4. 什么是总线?答:总线是计算机中各个部件之间传输数据和控制信号的公共通道。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
2013年微机原理复习试题一、选择题1、DMAC向CPU发出请求信号,CPU响应并交出总线控制权后将(3)。
❶反复执行空操作,直到DMA操作结束❷进入暂停状态, 直到DMA操作结束❸进入保持状态, 直到DMA操作结束❹进入等待状态, 直到DMA操作结束2、有一个实时数据采集系统,要求10ms进行一次数据采集,然后进行数据处理及显示输出,应采用的数据传送方式为(3)。
❶无条件传送方式❷查询方式❸中断方式❹直接存储器存取方式3、在数据传送过程中,数据由串行变并行,或由并行变串行的转换可通过(3)来实现。
❶计数器❷寄存器❸移位寄存器❹ D触发器4、8088 CPU输入/输出指令可寻址外设端口的数量最大可达(4)个。
❶128 ❷ 256 ❸ 16K ❹ 64K5、CPU响应中断后,通过(4)完成断点的保护。
❶执行开中断指令❷执行关中断指令❸执行PUSH指令❹内部自动操作6、并行接口芯片8255A具有双向数据传送功能的端口是(1)。
❶ PA口❷PB口❸ PC口❹控制口7、8088CPU处理动作的最小时间单位是(2)。
❶指令周期❷时钟周期❸机器周期❹总线周期8.堆栈是内存中(3)。
❶先进先出的ROM区域❷后进先出的ROM区域❸先进先出的RAM区域❹后进先出的RAM区域9、计算机中广泛应用的RS-232C实质上是一种(4)。
❶串行接口芯片❷串行通信规程(协议)❸串行通信接口标准❹系统总线标准10、高速缓冲存储器(CACHE)一般是由(1)芯片组成。
❶ SRAM ❷ DRAM ❸ ROM ❹ EPROM11、鼠标器是一种(3)。
❶手持式的作图部件❷手持式的光学字符识别设备❸手持式的座标定位部件❹手持式扫描器12、传送速度单位“bps”的含义是(2)。
❶ bytes per second ❷ bits per second❸ baud per second ❹ billion bytes per second13、在以查询方式与I/O端口交换数据时,外设准备好的状态信息是通过(❶)提供给CPU进行查询的。
❶数据总线❷地址总线❸控制总线❹中断请求线14、CPU与某个外设交换信息时,通常需要有以下一些信号(❷)。
❶数字量,开关量,状态信号❷数据,控制,状态❸模拟量,控制,状态信号❹模拟,数字,状态信号15、在DMA工作方式时,CPU交出总线控制权,而处于(❸)状态。
❶等待❷暂停❸保持❹中断处理16、8088/8086CPU有一个与存储器完全独立的空间供连接输入/输出(I/O)设备使用,占有的I/O地址空间最大可达(❸)。
❶ 256字节❷ 512字节❸ 64K字节❹ 128K字节17、在用端口寻址方式寻址外设的CPU中,区分对外设还是对内存操作是由(❸ )决定的。
❶软件包❷数据线❸控制线❹地址线18、8088/8086在响应可屏蔽中断请求时(❷)。
❶ INTA输出一个负脉冲,将中断类型码从AD0~AD7读入❷ INTA输出两个负脉冲,在第二个负脉冲时读取中断类型码❸ INTA输出一个负脉冲后,进行一次I/O读周期,读取中断类型码❹ INTA输出一个负脉冲,同时提供I/O读控制信号,读中断类型码19、并行接口芯片8255A工作于选通方式时,通常作为控制和状态的端口是(❸)。
❶ PA口❷PB口❸ PC口❹控制口20、CPU对两个无符号8位二进制数进行减法运算后,结果为00001101;且进位位为“1”,溢出位为“1”,符号位为“0”,此结果的十进制数应为(❸)❶ 13 ❷ -13 ❸ -243 ❹溢出21、堆栈是用于(❶)。
❶存放CPU寄存器的内容❷数据高速存取❸存放常数表格❹存放常用子程序22、8088/8086CPU中程序计数器(PC)中存放的是(❷)。
❶指令❷指令地址❸操作数❹操作数地址23、CPU用减法指令对两个补码表示的带符号数6BH(被减数)和0C7H(减数)进行减法运算后,标志位CF、SF和OF分别为(❹)。
❶ 0,0,0 ❷ 0,1,1 ❸ 1,0,0 ❹ 1,1,124、串行接口芯片8251A在接收过程中,通常用以向CPU申请中断是引脚(❹)。
❶DCR ❷T X RDY ❸ RXD ❹ R X RDY25、在DMA控制方式下由( 4)控制数据传送。
❶ CPU ❷软件❸存储器管理部件❹专用硬件控制器26、在微型机中,往往将外设的状态作为一种数据输入,CPU的控制命令作为一种数据输出,为了将控制、状态与数据信息区分开,往往采用( 3)进行分别传送。
❶不同的信号线❷不同的控制开关❸不同的端口地址❹不同的中断服务子程序27、CPU响应DMA请求后,由于(3),所以,一旦DMA结束,CPU可以立即继续执行原程序。
❶ IP内容进栈受保护❷ IP和所有寄存器内容进栈受保护❸. CPU进入保持状态,IP和所有寄存器内容保持不变❹ IP内容进栈保护,所有寄存器内容因CPU进入保持状态保持不变28、系统有多个中断源,而只有单一中断请求线的情况下,为了能处理多重中断流程,在保护现场和中断服务之间必须加入(4)。
❶屏蔽本级中断❷屏蔽低级中断❸屏蔽本级和低级中断❹屏蔽本级和低级中断,并开中断29、当多个外设同时产生中断时,CPU响应中断的顺序受(4)的影响。
❶中断优先级❷中断允许标志❸中断屏蔽码❹中断优先级和中断屏蔽码30、异步串行传送的8位数为33H时,采用偶校验位1位,停止位1位,则串行口发送的幀信息为(2)。
❶ 00011001101 ❷ 10001100110 ❸ 01100110001 ❹ 0011001100131、指令周期是指(2)。
❶ CPU从主存中取出一条指令的时间❷ CPU执行一条指令的时间❸ CPU主频的倒数❹ CPU主存中取出一个字节的时间32、PentiumII是带MMX技术的Pentium芯片,这里MMX技术是指(1)。
❶多媒体技术❷多工作模式技术❸多路调制技术❹多存储管理技术33、CD-ROM光盘用表面的(1)来表示“0”和“1”。
❶有无凹坑❷粗线不等❸材料不同❹有无通孔34、若(AL)=0C6H,(CL)=03H,执行指令SAR AL,CL后,AL的内容为(4)。
❶ 18H ❷ 28H ❸ 48H ❹ 0F8H35、当CPU与外设工作不同步的情况下,只能采用(2)数据传送方式。
❶无条件❷程序查询❸ DMA ❹ CPU与内存36、在用发光二极管(LED)作为微机的输出设备时,通常采用(1)输出信息。
❶无条件方式❷查询方式❸中断方式❹ DMA方式37、当采用(1)输入操作情况下,除非计算机等待数据准备好,否则无法传送数据给计算机。
❶无条件传送方式❷程序查询方式❸中断方式❹ DMA方式38、在大部分微型机中,往往将外设的状态作为一种数据输入,CPU的控制命令作为一种数据输出。
为了将控制信息、状态信息与数据信息区分开,往往采用(3)进行分别传送。
❶不同的信号线❷不同的控制开关❸不同的端口地址❹不同的中断服务子程序39、8088CPU在最小模式下对I/O进行读操作时,有效控制信号为(3)。
❶ RD低电平,WR三态,IO / M低电平❷ RD三态,WR低电平,IO / M高电平❸ RD低电平,WR三态,IO / M高电平❹ RD三态,WR低电平,IO / M低电平40、24根地址线的寻址范围为(4)字节。
❶ 64K ❷ 1M ❸ 4M ❹ 16M41、在主存储器和CPU之间增设高速缓冲存储器Cache的目的是(2)。
❶扩大主存储器的容量❷解决CPU与主存储器之间的速度匹配问题❸扩大CPU中通用寄存器的数量❹既扩大主存储器的容量又扩大CPU中通用寄存器的数量42、运算器的核心部件是(4)。
❶加法器❷累加寄存器❸多路开关❹算逻运算单元43、若(AL)=84H,执行指令XOR AL, AL后,AL的内容为(3)。
❶ 84H ❷ 7BH ❸ 00H ❹ 48H44、在串行数据通信接收端安装MODEM是为了(4)。
❶把并行数据转换成串行数据❷把串行数据转换成并行数据❸把数字信号转换成模拟信号❹把模拟信号转换成数字信号45、8088/8086 CPU响应一个可屏蔽硬件中断的条件是( 4)。
❶ IF=0,INTR=0 ❷ IF=0,INTR=1❸ IF=1,INTR=0 ❹ IF=1, INTR=146、直接存储器存取方式是一种由(3)执行I/O交换的传送方式。
❶程序❷软件❸硬件❹中断47、在寄存器AX、BX中有两个带符号数A、B,利用CMP AX, BX指令比较两者的大小,若A>B,则标志位的状态应是(1)。
❶ OF=1,SF=1 ❷ OF=0,SF=1 ❸ OF=1,SF=0 ❹ CF=1,SF=048、当用多片8259A可编程中断控制器级联时,最大可构成(2)级优先中断管理系统,而无须外加电路。
❶ 32 ❷ 64 ❸ 128 ❹ 25649、8086/8088 CPU经加电复位后,执行第一条指令的地址是( 3)。
❶ 00000H ❷ FFFFFH ❸ FFFF0H ❹ 0FFFFH50、在用端口寻址方式寻址外设的CPU中,区分对外设还是对内存操作是由(3)决定的。
❶软件包❷数据线❸控制线❹地址线51、CPU响应中断后,通过(4)完成断点的保护。
❶执行开中断指令❷执行关中断指令❸执行PUSH指令❹内部自动操作52、常用的虚拟存储系统由(1)两级存储器组成❶主存—辅存❷ CACHE—主存❸ CACHE—辅存❹通用寄存器—主存53、RS-232C标准规定其逻辑“1”电平为(3)。
❶ -5V~0V ❷ 0V~+5V ❸ -3V~-25V ❹ +3V~+15V54、8088CPU输入/输出指令可寻址外设端口的数量最大可达(4)个。
❶128 ❷ 256 ❸ 16K ❹ 64K55、用减法指令对两个补码表示的常数C7H(被减数)和6BH(减数)进行减法运算后,进位位CF,符号位SF,溢出位OF分别为(2)。
❶1,0,0 ❷ 0,0,1 ❸ 0,1,0 ❹ 0,0,056、Cache—主存层次是为了弥补(1)。
❶主存速度的不足❷外存速度的不足❸主存容量的不足❹主存速度和容量的不足57、若现堆栈的栈顶地址为1782H:0F20H现从堆栈中弹出了2个字的数据后,则SS和SP的内容为(2)。
❶ 1782H和0F22H ❷1782H和0F24H❸ 1782H和0F1CH ❹1782H和0F1EH58、8088/8086CPU在响应8259的中断过程中,连续执行两个INTA中断响应周期,第二个中断响应周期是(3)。
❶读取8259中OCW3的内容❷读取8259中断屏蔽寄存器的内容❸读取中断类型码❹清除中断申请寄存器IRRi59、常用的模/数转换的方法有下列四种,若要求转换速度不高而抗干扰性能好,则应采用(2)。