第四章 常用组合逻辑功能器件汇总
合集下载
4常用组合逻辑功能器件

第4章 常用组合逻辑功能器件 章
第四章 常用组合逻辑功能器件
要求:掌握基本功能;外部特性;使用方法; 要求:掌握基本功能;外部特性;使用方法;进行逻辑设计 特点:具有通用性;灵活性;多功能性。 特点:具有通用性;灵活性;多功能性。
第4章 常用组合逻辑功能器件 章
4.1 编码器 4.1.1 编码器的定义和功能。 编码器的定义和功能。 1、用二进制代码表示具有某种特定“含义”信息的过程,就是编 、用二进制代码表示具有某种特定“含义”信息的过程, 码。 2、实现编码功能的电路称为编码器。 、实现编码功能的电路称为编码器。 编码器的逻辑功能就是把输入的每一个高低电平信号编成一个 对应的二进制代码。 对应的二进制代码。 常见的编码器有普通编码器、优先编码器、二进制编码器、 常见的编码器有普通编码器、优先编码器、二进制编码器、 普通编码器 十进制编码器等。在普通编码器中, 二-十进制编码器等。在普通编码器中,任何时刻只允许输入 一个编码信号 在优先编码器中, 编码信号。 一个编码信号。在优先编码器中,允许两个或两个以上信号 同时输入,但只对其中优先级最高的一个进行编码, 优先级最高的一个进行编码 同时输入,但只对其中优先级最高的一个进行编码,而优先 级的高低,则完全由设计人员在设计这种编码器时确定。 级的高低,则完全由设计人员在设计这种编码器时确定。用n 位二进制代码对2n个输入信号进行编码的电路称为二进制编 位二进制代码对2 码器。 BCD代码对10个输入信号进行编码的电路称为二 代码对10个输入信号进行编码的电路称为二码器。用BCD代码对10个输入信号进行编码的电路称为二-十 进制编码器。 进制编码器。
第4章 常用组合逻辑功能器件 章
典型芯片: 优先编码器T1147, 典型芯片:2. 优先编码器 , 试用74147和适当的门组成 和适当的门组成8421BCD码且具有输出标志的编码器。 码且具有输出标志的编码器。 例:试用 试用 和适当的门组成 码且具有输出标志的编码器
第四部分常用组合逻辑功能器件-精品

按显示方式分:有字 型重叠式、点阵式、 分段式等。
按发光物质分:有半 导体显示器(又称发 光二极管(LED)显示 器)、荧光显示器、
液晶显示器、气体放 电管显示器等
1.七段数字显示器原理
按内部连接方式不同,七段数字显示器分为共阴极和共 阳极两种
9876 a
f gb
e
c
·h d
2345
d c (·) h
Y3
Y2
Y1
Y0
≥1
≥1
≥1
≥1
I9 I8
I7 I6 I5 I4
I3 I2
(a) 由或门构成
I1 I0
Y3
Y2
Y1
Y0
&
&
&
&
I9 I8
I7 I6 I5 I4
I3 I2
(b) 由与非门构成
I1 I0
三、优先编码器:是指当多个输入同时有信号时,电路 只对其中优先级别最高的信号进行编码。
例 3 电话室有三种电话, 按由高到低优先级排序依次 是火警电话,急救电话,工作电话,要求电话编码依次 为00、01、10。试设计电话编码控制电路。
STB STC STA
A0 A1 A2 G2A G2B G1 Y7 GND (a) 引脚排列图
A0 A1 A2
G2A G2B G1
(b) 逻辑功能示意图
功能表如下: 其中
G2G2AG2B
输 使能
入 选择
输
出
G1 G2 A2 A1 A0 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0
× 1 ××× 1 1 1 1 1 1 1 1 0 × ××× 1 1 1 1 1 1 1 1
第4章常用组合逻辑功能器件(5)

7
L=XYZ+XYZ+XY EN X Y Z
Y
mi Di
i 0
比较L和Y的表达式, 显然当D3=D5=D6=D7=1, D0=D1=D2=D4=0时, 74LS151的输出即为逻辑函数L。
C B A D0
D7 0 1
74LS151
D1
D2
D3
D4
D5
D6
27
第四章 常用组合逻辑功能器件
例4.3.2 试用8选1数据选择器74LS151产生逻辑函数
第四章 常用组合逻辑功能器件
4.1 编码器 4.2 译码器
4.3 数据选择器 4.4 用中规模集成电路(MSI)进行 组合逻辑电路的设计 4.5加法器 4.6 组合可编程逻辑器件
1
第四章 常用组合逻辑功能器件
4 常用组合逻辑功能器件
主要内容及基本要求
1.掌握编码器、译码器的功能及其应用 2.掌握数据选择器、加法器的功能及其应用 3.学会阅读MSI(中规模集成电路)的功能表
Y0 m0
& F
Y1 m1
Y7 G1 G2A G2B +5V
…
F m0 m1 Y0 Y1 Y0 Y1
18
第四章 常用组合逻辑功能器件
74LS138 MULTISIM演示
三人表决真值表
A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 F 0 0 0 1 0 1 1 1
W 6 EN 7 GND 8
C
74LS151引脚图
23
第四章 常用组合逻辑功能器件
表4.3.2 74LS151的功能表
输 入 输 出
L=XYZ+XYZ+XY EN X Y Z
Y
mi Di
i 0
比较L和Y的表达式, 显然当D3=D5=D6=D7=1, D0=D1=D2=D4=0时, 74LS151的输出即为逻辑函数L。
C B A D0
D7 0 1
74LS151
D1
D2
D3
D4
D5
D6
27
第四章 常用组合逻辑功能器件
例4.3.2 试用8选1数据选择器74LS151产生逻辑函数
第四章 常用组合逻辑功能器件
4.1 编码器 4.2 译码器
4.3 数据选择器 4.4 用中规模集成电路(MSI)进行 组合逻辑电路的设计 4.5加法器 4.6 组合可编程逻辑器件
1
第四章 常用组合逻辑功能器件
4 常用组合逻辑功能器件
主要内容及基本要求
1.掌握编码器、译码器的功能及其应用 2.掌握数据选择器、加法器的功能及其应用 3.学会阅读MSI(中规模集成电路)的功能表
Y0 m0
& F
Y1 m1
Y7 G1 G2A G2B +5V
…
F m0 m1 Y0 Y1 Y0 Y1
18
第四章 常用组合逻辑功能器件
74LS138 MULTISIM演示
三人表决真值表
A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 F 0 0 0 1 0 1 1 1
W 6 EN 7 GND 8
C
74LS151引脚图
23
第四章 常用组合逻辑功能器件
表4.3.2 74LS151的功能表
输 入 输 出
4 常用组合逻辑功能器件

路数据输出中的某一路输出。
D0 D1
„
数 据 D 输 入
D 2 n -1 n位地址选择信号 图4.2.7 数据分配器示意图
数 据 输 出
用译码器设计一个“1线-8线”数据分配器
数 据 输 D 入 1 0
G2A G1 G2B
Y0 Y1 Y2 Y 74183 3 Y4 Y5 Y6 Y7
D0 D1 D2 D3 D4 D5 D6 D7 数 据 输 出
由真值表写出各输出的逻辑表达式为:
A2 I 4 I 5 I 6 I 7
A0 I1 I 3 I 5 I 7
A1 I 2 I 3 I 6 I 7
用门电路实现逻辑电路:
A2 & A1 A0
&
&
1
1
1
1
1
1
1
1
I7
I6
I5
I4
I3
I2
I1
I0
三、键控8421BCD码编码器。
A VCC 1kΩ ×10 S0 S1 S2 S3 S4 S5 S6 S7 S8 S9 B C D
用两片74138扩展为4线—16线译码器
Y15 Y14 Y13 Y12 Y11 Y10 Y9 Y8 Y7 Y6 Y Y Y3 Y5 Y1 Y 5 4 0 74138(2) G1 G2A G2B A2 A1 A 0 1
Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 74138(1) G1 G2A G2B A2 A1 A 0
G F & L &
用一片74138加三个与非门 就可实现该组合逻辑电路。 可见,用译码器实现多输出 逻辑函数时,优点更明显。
四章常用组合逻辑功能器件

H L L H H HH H H H H HH L
74LS138最小项译码器的电路结构
D7
D6
D5
D4
D3
D2
D1
Di Gmi D0
&&&&&&&&
8
个
译
码
门
&
GG1G2AG2B 3线/8线译码器
1
G G 2A G 2B
1
3个 使能端
输入 缓冲门
111 B2 B1 B 0
111
B2 B1 B 0
输出
Y1
Y2
0
0
0
1
1
0
(3) 写逻辑表达式 Y1 ABC
Y2 AB
(4) 画优先编码器逻辑图如图3所示。
C
A
1
B
1
& Y1
& Y2
图3 例3的优先编码逻辑图
在优先编码器中优先级别高的信号排斥级别低的,即具有单 方面排斥的特性。
74LS148的符号图和管脚图
10 I0
Y0
9
11 I1
Y1
第四章 常用组合逻辑功能器件
4.1 编码器 4.2 译码器/数据分配器 4.3 数据选择器 4.4 数值比较器 4.5 算术逻辑电路 4.6 CAD例题
4.1 编码器
•编码器的基本概念及工作原理
编码——将特定含义的输入信号(文字、数字、 符号)转换成二进制代码的过程. 能够实现编码 功能的数字电路称为编码器。 一般而言,N个不同的信号,至少需要n位二进制 数编码。 N和n之间满足下列关系:
7
12 I2
4 常用组合逻辑功能部件

教学基本要求
1.掌握编码器、译码器的逻辑功能及其应用; 2.掌握数据选择器、数值比较器的逻辑功能及其应 用; 3.掌握加法器的功能及其应用;
Hale Waihona Puke 4.了解多功能集成逻辑器件及ALU的逻辑功能;
5.学会阅读MSI器件的功能表,并能根据设计要求
完成电路的正确连接。
1
4.1
编
码
器
一、 编码器的定义与功能
二、 集成电路编码器
Y H 0 C B AH H
Y1 C H A H B H
H
YH CH A H B 2
H
H H
L
L L
L
L L
L
H H
H
L L
H
L H
H
H
H
H
L
H
C HY4 H B A H
H Y3H C BA H L H H
H L H
H
H H
C HY5 H B A H
H
H
L
L
L
L
H
H
H
H
L
H
H
H
H
1 2 3 4
16 15 14 13 12 11 10 9
VCC EO GS 3 2 1 0 A0
6 7
EI 5
EI 74148 EO
A2 6 A1 7 GND
8
A0
A1
A2
GS
示意框图
引脚图
13
4.1.2 集成电路编码器
EI=0,电路工作,但无有效低电平输入, EI=0,电路工作,输入0~7分别有低电平输入时, EI=1,电路不工作,GS = EO =1, 3. 优先编码器74148的逻辑功能表 A1 A0 =111, 0 =1111,EO=0 ; A2 AAA0为0~7的编码(反码)输出,GS =0 , EO =1。 A2 A1 A GS = 1 2
1.掌握编码器、译码器的逻辑功能及其应用; 2.掌握数据选择器、数值比较器的逻辑功能及其应 用; 3.掌握加法器的功能及其应用;
Hale Waihona Puke 4.了解多功能集成逻辑器件及ALU的逻辑功能;
5.学会阅读MSI器件的功能表,并能根据设计要求
完成电路的正确连接。
1
4.1
编
码
器
一、 编码器的定义与功能
二、 集成电路编码器
Y H 0 C B AH H
Y1 C H A H B H
H
YH CH A H B 2
H
H H
L
L L
L
L L
L
H H
H
L L
H
L H
H
H
H
H
L
H
C HY4 H B A H
H Y3H C BA H L H H
H L H
H
H H
C HY5 H B A H
H
H
L
L
L
L
H
H
H
H
L
H
H
H
H
1 2 3 4
16 15 14 13 12 11 10 9
VCC EO GS 3 2 1 0 A0
6 7
EI 5
EI 74148 EO
A2 6 A1 7 GND
8
A0
A1
A2
GS
示意框图
引脚图
13
4.1.2 集成电路编码器
EI=0,电路工作,但无有效低电平输入, EI=0,电路工作,输入0~7分别有低电平输入时, EI=1,电路不工作,GS = EO =1, 3. 优先编码器74148的逻辑功能表 A1 A0 =111, 0 =1111,EO=0 ; A2 AAA0为0~7的编码(反码)输出,GS =0 , EO =1。 A2 A1 A GS = 1 2
模电课件第四章 常用组合逻辑功能器件

EO=X3X2X1X0= X3+X2+X1+X0
X2
&
X1
≥1
A0
编码器
X3
电路图
X2
≥1
X0
≥1
A1 EO
4.2.2 二-十进制编码器 输入: I0 ,I1 ,I2 … …I9,表示十个要求编码的信号. 输出: BCD码. 电路有十根输入线,四根输出线,常称为10线—4线编码器
4.2.3 通用编码器集成电路
00 × 0 × 1
• 1 0 0 ×× 1 1 0 1 ×× 1 1 1 0 ××
01 0 × × ×
11 × × × × A0=X1+X3
1 1 1 1 ××
10 1 × × ×
4线—2线编码器电路图:
• 编码器在任何时候只允许 有一个输入信号有效;
(2) 电路无X0输入端;
(3) 电路无输入时,编码器的 输出与X0编码等效.
00 1 111 111
输出
Y2 Y1 Y0 GS EO
111 1 1 111 1 0 000 0 1 001 0 1 010 0 1 011 0 1 100 0 1 101 0 1 110 0 1 111 0 1
1 0 0 10 1 1 1 1
1 1 1
0 1 1
0 0 0
X1X0 X3X2 00
01
11
10
1 1 0 00 0 0 1 1
1 011 1 100 1 101 1 110 1 111
110 110 110 110 110
01 0 0
0
0 A0=X3+X2X1
11 1 1 1 1
10 1 1 1 1
数字逻辑课件-第4章 组合逻辑功能器件

0 d0111111 110 01
EI
0 01111111 111 01
当EI=1时,电路不工作。当EI=0时,电路工作:
至少有一个输入端有编码请求信号(逻辑0)时,优先标志S=0,否则为1。
当八个输入端均无低电平请求信号和只有I0有低电平输入时,A2A1A0均为 111,这可以由S的状态加以区别。
型号: 74LS139
3 线— 8线译码器 型号: 74LS138
4 线— 16线译码器 型号: 74LS154
一、二进制译码器 1、 2 线— 4线译码器
A1
Y0
Y1
A0
Y2 Y3
画关于 Y0 的卡诺图
A1
A0 0
1
00 1
11 1
真值表
A1 A0 Y3 Y2 Y1 Y0 00 1 1 10 01 1 1 01 10 1 0 11 11 0 1 11
A2A1A0 S EO
111 11 111 10 000 01 001 01 010 01 011 01 100 01 101 01 110 01 111 01
EI EI I4I5I6I7 EI I4I5I6I7 EI I4I5I6I7 EI I4I5I6I7
EI (I4 I5 I6 I7 ) EI I4 EI I5 EI I6 EI I7I5 1Fra bibliotekI61
I7 1
8-3 编码器逻辑图
二、二---十进制编码器
二---十进制编码器的作用:将十个状态(对应于十进制的
十个代码)编制成BCD码。
十个输入 需要几位输出?
四位
23 10 24
I0 I1 I2 I3
输入 I4
I5 I6 I7 I8 I9
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
1、译码:(它是编码的逆过程) 将具有特定含义的二进制码进行 辨别,并转换成控制信号。 2、译码器:具有译码功能的逻 辑电路称为译码器。 3、译码器分类: 唯一地址译码器:将一种代码转 换成另一种有用信号。 代码变换器:将一种代码转换成 另一种代码。n个输入端,2n个 输出端。
二、二进制译码器 --译码器是通过输出端的逻辑电平以识 别不同的代码。
编码:把二进制码按一定的规律编排,使每级 代码具有一特定的含义(代表某个数或控制信 号)的过程。 编码器:具有编码功能的逻辑电路。
数码传输、、、
1、4线-2线编码器
高电平输入有效 4线-2线编码器的功能表 输入 输出 I0 I1 I2 I3 Y1 Y0
1 0 0 0
0 1 0 0
0 0 1 0
0 0 0 1
功能表:
结论:输入有效信号为低电平,当某一输入端有低电平输入,且比 它优先级别高的输入端无低电平输入时,输出端才输出相对应的输 入端的代码。
应用举例:
P131-P132
用两片74148组成16位输入、4位二进制码输出的优先 编码器,逻辑图如下图所示,试分析其工作原理。
§4.2 译码器
一、定义及功能
x
x
集成电路编码器
两种常用的集成电路优先编码器74147和74148,它们 都有TTL和CMOS( 74HC14、74HC148 )的定型产 品。74147和74HC147,74148和74HC148在逻辑功能 上没有区别,只是电性能参数不同。
8—3线优先编码器74148
逻辑图:
EI输入使能端,输出使能端EO和优先编码工作状态标志 GS。利用这三个信号可进行功能扩充。
逻辑图
74138集成译码器功能表
输出表达式:
ห้องสมุดไป่ตู้详细讲解,具体记住(P135)
例1 用一个3线-8线译码器实现函数
其他相关例题
2、七段显示译码器
1、数字显示电路通常由:译码器、驱动器和显示器等部分组成
2、数码的显示方式有:
1)字形重叠式;2)分段式;3)点阵式 分段式数码管是 利用不同发光段 组合的方式显示 不同数码的
数码显示器可分为下列几类:
(1)半导体显示器,亦称发光二极管显示器;
(2)荧光数字显示器,如荧光数码管等; (3)液体数字显示器,如液晶显示器等; (4)气体放电显示器,如等离子体显示板等。
LED点阵式显示器 LED点阵式显示器与由单个发光二极管连成 的显示器相比,具有焊点少、连线少,所有亮点在 同平面、亮度均匀、外形美观等优点。
3、优先编码器
--识别请求信号的优先级别(根据轻重缓急,规定 好这些控制对象允许操作的先后次序)并进行编码的 逻辑部件。 4线-2线优先编码器的功能表 逻辑表达式: 输入 输出
I0 1
X X
I1 0 1
X
I2 0 0 1 x
I3 0 0 0 1
Y1 0 0 1 1
Y0 0 1 0 1
Y1 I2 I3 I3 Y0 I1 I2 I3 I3
数码经译码器译出,然后 经驱动器点亮对应的段
数显电路图
分段布置图 段组合图
各发光段电极连接方式分有共阳极和共阴极两种 共阳方式是指笔画显示器各段发光管的阳极(即P区) 是公共的,而阴极互相隔离。
共阴方式是笔画显示器各段发光管的阴极(即N区) 是公共的,而阳极是互相隔离的。
为共阳极形式,那么它的驱动级应为集电极开路(OC) 结构,如图(a)所示。 如果数码管为共阴极形式,它的驱动级应为射极输出或 源极输出电路,如图(b)所示
第四章 常用组合逻辑功能器件
主要内容:
编码器、译码器、数据选择器、加法器及数 值比较器的基本概念、工作原理及应用
学习要求:
1、熟悉常用组合逻辑器件的基本工作原理; 2、掌握具体芯片的基本功能和外部特性; 3、掌握具体芯片的使用方法(进行逻辑分析 和设计)
十进制-BCD码编码器
§4.1 编码器
优先编码器
0 0 1 1
0 1 0 1
组成框图
根据逻辑表达式画出的逻辑图:
2、键盘输入8421BCD码编码器
GS为控制使能标志
对应十进制数0~9的输入键
用十个按键和门电路组成的8421码编码器功能表:
对功能表和逻辑电路进行分析,都可得知:①该编码 器为输入低电平有效;②在按下S0~S9中任意一个键 时,即输入信号中有一个为有效电平时GS=1,代表 有信号输入,而只有S0~S9均为高电平时GS=0,代表 无信号输入,此时的输出代码0000为无效代码。由此 解决了前面提出的如何区分两种情况下输出都是全0 的问题。 典型芯片: 8421码编码器 T1147
④动态灭零输出RBO
--BI/RBO作为输出使用时,受控于LT和RBI 当LT=1且RBI=0,输入代码DCBA=0000时,RBO =0;若LT=0或者LT=1且 RBI=1,则RBO=1
利用7448实现多位数字译码显示的例子(P141)
特点:一个具有n个代码输入端的二进制译码器,有 2n个输出端以及一个或多个使能输入端。在使能端 为有效电平时,对应每一组输入代码,仅一个输出 端为有效信号。当有效信号为高电平时,称为高电 平译码;反之,称为低电平译码。
2输入变量的二进制 译码器逻辑图如图
二、集成电路译码器
1、74138集成译码器(3-8线译码器): 该芯片共有16条引线,其中6条输入线,8条输出线 (Y0~Y7),1条电源线和1条地线。输入线A、B、C 接收输入代码,G1、G2A和G2B3个使能输入端,输出 线Y0~Y7与输入代码构成的最大项(即最小项之非) 对应,输出低电平有效。
常用的7448七段显示译码器
驱动共阴极显示
① 灭灯输入BI/RBO ② 试灯输入LT
--常用于检查7448本身及显示器的好坏
P140
--当BI/RBO作输入使用且BI=0时,字形熄灭
③ 动态灭零输入RBI
--利用 LT=1与 RBI=0可以实现某一位的“消 隐” ,此时BI/RBO是输出端 ,且RBO=0
二、二进制译码器 --译码器是通过输出端的逻辑电平以识 别不同的代码。
编码:把二进制码按一定的规律编排,使每级 代码具有一特定的含义(代表某个数或控制信 号)的过程。 编码器:具有编码功能的逻辑电路。
数码传输、、、
1、4线-2线编码器
高电平输入有效 4线-2线编码器的功能表 输入 输出 I0 I1 I2 I3 Y1 Y0
1 0 0 0
0 1 0 0
0 0 1 0
0 0 0 1
功能表:
结论:输入有效信号为低电平,当某一输入端有低电平输入,且比 它优先级别高的输入端无低电平输入时,输出端才输出相对应的输 入端的代码。
应用举例:
P131-P132
用两片74148组成16位输入、4位二进制码输出的优先 编码器,逻辑图如下图所示,试分析其工作原理。
§4.2 译码器
一、定义及功能
x
x
集成电路编码器
两种常用的集成电路优先编码器74147和74148,它们 都有TTL和CMOS( 74HC14、74HC148 )的定型产 品。74147和74HC147,74148和74HC148在逻辑功能 上没有区别,只是电性能参数不同。
8—3线优先编码器74148
逻辑图:
EI输入使能端,输出使能端EO和优先编码工作状态标志 GS。利用这三个信号可进行功能扩充。
逻辑图
74138集成译码器功能表
输出表达式:
ห้องสมุดไป่ตู้详细讲解,具体记住(P135)
例1 用一个3线-8线译码器实现函数
其他相关例题
2、七段显示译码器
1、数字显示电路通常由:译码器、驱动器和显示器等部分组成
2、数码的显示方式有:
1)字形重叠式;2)分段式;3)点阵式 分段式数码管是 利用不同发光段 组合的方式显示 不同数码的
数码显示器可分为下列几类:
(1)半导体显示器,亦称发光二极管显示器;
(2)荧光数字显示器,如荧光数码管等; (3)液体数字显示器,如液晶显示器等; (4)气体放电显示器,如等离子体显示板等。
LED点阵式显示器 LED点阵式显示器与由单个发光二极管连成 的显示器相比,具有焊点少、连线少,所有亮点在 同平面、亮度均匀、外形美观等优点。
3、优先编码器
--识别请求信号的优先级别(根据轻重缓急,规定 好这些控制对象允许操作的先后次序)并进行编码的 逻辑部件。 4线-2线优先编码器的功能表 逻辑表达式: 输入 输出
I0 1
X X
I1 0 1
X
I2 0 0 1 x
I3 0 0 0 1
Y1 0 0 1 1
Y0 0 1 0 1
Y1 I2 I3 I3 Y0 I1 I2 I3 I3
数码经译码器译出,然后 经驱动器点亮对应的段
数显电路图
分段布置图 段组合图
各发光段电极连接方式分有共阳极和共阴极两种 共阳方式是指笔画显示器各段发光管的阳极(即P区) 是公共的,而阴极互相隔离。
共阴方式是笔画显示器各段发光管的阴极(即N区) 是公共的,而阳极是互相隔离的。
为共阳极形式,那么它的驱动级应为集电极开路(OC) 结构,如图(a)所示。 如果数码管为共阴极形式,它的驱动级应为射极输出或 源极输出电路,如图(b)所示
第四章 常用组合逻辑功能器件
主要内容:
编码器、译码器、数据选择器、加法器及数 值比较器的基本概念、工作原理及应用
学习要求:
1、熟悉常用组合逻辑器件的基本工作原理; 2、掌握具体芯片的基本功能和外部特性; 3、掌握具体芯片的使用方法(进行逻辑分析 和设计)
十进制-BCD码编码器
§4.1 编码器
优先编码器
0 0 1 1
0 1 0 1
组成框图
根据逻辑表达式画出的逻辑图:
2、键盘输入8421BCD码编码器
GS为控制使能标志
对应十进制数0~9的输入键
用十个按键和门电路组成的8421码编码器功能表:
对功能表和逻辑电路进行分析,都可得知:①该编码 器为输入低电平有效;②在按下S0~S9中任意一个键 时,即输入信号中有一个为有效电平时GS=1,代表 有信号输入,而只有S0~S9均为高电平时GS=0,代表 无信号输入,此时的输出代码0000为无效代码。由此 解决了前面提出的如何区分两种情况下输出都是全0 的问题。 典型芯片: 8421码编码器 T1147
④动态灭零输出RBO
--BI/RBO作为输出使用时,受控于LT和RBI 当LT=1且RBI=0,输入代码DCBA=0000时,RBO =0;若LT=0或者LT=1且 RBI=1,则RBO=1
利用7448实现多位数字译码显示的例子(P141)
特点:一个具有n个代码输入端的二进制译码器,有 2n个输出端以及一个或多个使能输入端。在使能端 为有效电平时,对应每一组输入代码,仅一个输出 端为有效信号。当有效信号为高电平时,称为高电 平译码;反之,称为低电平译码。
2输入变量的二进制 译码器逻辑图如图
二、集成电路译码器
1、74138集成译码器(3-8线译码器): 该芯片共有16条引线,其中6条输入线,8条输出线 (Y0~Y7),1条电源线和1条地线。输入线A、B、C 接收输入代码,G1、G2A和G2B3个使能输入端,输出 线Y0~Y7与输入代码构成的最大项(即最小项之非) 对应,输出低电平有效。
常用的7448七段显示译码器
驱动共阴极显示
① 灭灯输入BI/RBO ② 试灯输入LT
--常用于检查7448本身及显示器的好坏
P140
--当BI/RBO作输入使用且BI=0时,字形熄灭
③ 动态灭零输入RBI
--利用 LT=1与 RBI=0可以实现某一位的“消 隐” ,此时BI/RBO是输出端 ,且RBO=0