74LS153实现全加器

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

关于实验考试
一、考试形式
以实验操作为主,并有少量提问。
二、考试内容
从做过的所有实验,包括思考题中随机抽取。
三、实验成绩
最终成绩包括:实验考试成绩30%,实验报告成绩35%, 平日出勤、抽测35%。
四、免试条件
实验报告成绩优秀,全勤,平时抽测成绩良好。
• 不能参加实验必须提前请假,并补做实 验。 • 缺勤2次以上,不得参加考试,实验成绩 记零分。
双四选一数据选择(74LS153)
A1 0 0 A0 0 1 1Y 1D0 1D1 2Y 2D0 2D1
1
1
0
1
1D2
1D3
2D2
2D3
Y= (A1A0)•D0 + (A1A0) • D1+ (A1A0) • D2+(A1A0) • D3
STROBE DATA INPUTS OUTPUT SELECT A0 2D3 2D2 2D1 2D0 2Y VCC 2S
数字电路综合设计 用VHDL语言设计计数器 实验考试
第14周
第14周 第16周 第18周
实验室管理规定
1、进入实验室必须穿鞋套或专用工作鞋;
2、学生进入实验室后按学号次序对号入座,一人 一组; 3、学生入座后应首先按照指导教师提示检查本次 实验所需的仪器、元件是否完整,如发现缺失或损 坏立即报告指导教师处理;
VCC
4
5
6
7
A0
A1
A2
16 15 14 13 12 11 10 9
D4 D3 D2 D1 DD Y W D5 D6 D7 A B C S
1
3 2
2
1
3
0
4
5
Y W
6
7
8
DATAINPUTS
S GND STROBE OUTPUTS
74151 74LS151(八选1数据选择器)
DATA INPUTS DATA SELECT
关于实验报告书写法
• • • • • • 本实验报告书分预习报告与实验报告两部分。 一、预习报告的内容主要包括: 1.实验目的、实验仪器及器件 2. 实验内容:题目、所需的电路图,预期结果。 3.实验指导书上的思考题 预习报告应在实验进行前完成,在到达实验室 时交实验教师检查。
二、实验报告的内容包括:
三、实验内容
一、基本内容 1、检查与非门。 2、半加器。 二、设计内容 1.用74LS138和74LS20设计全减器,完成测试状态表(四组) 。 2.用74LS138和74LS00设计比较器,完成测试状态表(四组) 。 3.用双4选1数据选择器74LS153和门电路74LS00实现全加器,完成测试状态 表(四组) 。 4.公共场所电灯控制逻辑电路设计,完成测试状态表(四组) 。 5.用一片四位并行全加器74283设计一个余3码转换成8421代码的转换电路, 完成测试状态表(四组)。 6.用二片四位并行全加器74283和必要的门电路设计—个8421BCD码的加法器 电路,完成测试状态表(四组) 。
5
6
7
8
G2B G1
SELECT
INPUTS
Y7 GND OUT PUT
74LS138 (3线-8线译码器)
根据功能表写出逻辑函数式:
S=ABCI+ABCI +ABCI +ABCI =A2A1A0+ A2A1A0 + A2A1A0 + A2A1A0 =Y1+Y2+Y4+Y7=Y1Y2Y4Y7 CO=ABCI+ABCI +ABCI +ABCI =A2A1A0+ A2A1A0 + A2A1A0 +A2A1A0 = Y3+Y5+Y6+Y7= Y3Y5Y6Y7
数字电子技术基础实验 多媒体讲义
青岛大学电工电子实验教学中心
实验安排
实验一 实验二 实验七 实验四 实验三 组合逻辑电路设计(1) 组合逻辑电路设计(2) 用VHDL语言设计编码器和译码器 计数器及其应用 时序逻辑电路设计 第6周 第6周 第8周 第10周 第12周
实验五
实验六 实验九
555集成定时器及其应用
74LS283输入常数 的方法(1101)
用二片四位并行全加器74LS283和必要的门电路设 计一个8421BCD码的加法器(设:加数与被加数都 是 8421BCD码)
VCC B3 A3 M A4 B4 M CO 3 4 16 15 14 13 12 11 10 9
B3 M2 B2 A2 M1 A1 B1 A3 M3 A4 B4
1
1 1 0 1 1 1
1
1 1 1 0 1 1
1
1 1 1 1 0 1
1
1 1 1 1 1 0
DATA OUTPUTS VCC Y0 Y1 Y2 Y3 Y4 Y5 Y6
16
15 14
13 12
11 10
9
Y0 A B
Y1 C
Y2 G2A
Y3 G2B
Y4 G1
Y5 Y6 Y7
1
A B
2
C
3
4
G2A
VCC D2 C2 NC B2 A2 Y2 14 13 12 11 10 9 8
1
2
3
4
5
6
7
A1 B1 NC C1 D1 Y1 GND 7420 74LS20 (4输入端双与非门)
集成电路块使用时的注意事项
• 必须接5V直流电源,且电源极性不能接反。 • 多输入端门电路中不使用的输入管脚或控制管 脚应按照实际有效状态可靠接地或接高电平。 • 门电路的输出管脚不可直接接电源端(包括电 源正极或接地端)或信号源端。 • 对于门电路,可通过检查其基本逻辑状态来检 验其好坏。
4、爱护公物设施,严格按照实验要求和操作规程 进行实验,因违章操作造成设备损坏需按学校规定 进行赔偿,并视情节给予处分;
5、实验完成后应关掉仪器及电路电源,将实验台整理干 净,仪器、元件摆放整齐, 导线扎成一捆,凳子归位, 经指导教师检查同意后方可离开;
6、自觉保持环境卫生,不得在实验室内吃零食,乱扔纸 屑,不要将水杯带入实验室,不得用计算机上网或玩游戏。 7、如发现不遵守规定或其它影响实验室正常工作的行为 指导教师可进行批评教育直至取消其实验资格。 8、实验报告应于实验完成后2天内由课代表负责收齐交到 办公室(503房间),并在下次实验前2天取回。 9、不预习者,不得进行实验。
一、数字万用表简介
测电阻
交、直 流转换
测电压
注意事项
实验前-----用万用表“欧姆挡”检测导线, 每次使用完,应将万用表置于测电压档 位。
二、数字实验箱简介
总电源开关 直流电源输出端 公共接地端
指示灯
数码管
各种信号输出区
扩展区
集成块插座
集成电路有缺 口一侧向左
VCC 4B 14 13
16
15 14 13 12 11 10
2C3 2G 2C2 2C1 B B A A 2C0
9
2Y
1G 1C3
B B A A 1C2 1C1 1C0 1Y
1
2
3
4
5
6
7
8
1S A1 1D3 1D2 1D1 1D0 1Y GND SELECT OUTPUT DATA INPUTS STROBE
74153 74LS153 (双4选1数据选择器)
输入 A 0 B 0 CI 0 S 0 输出 CO 0
0
0 0
0
1 1
1
0 1
1
1 0
0
0 1
1
1 1 1
0
0 1 1
0
1 0 1
1
0 0 1
0
1 1 1
(2)再写出74LS138的功能表:
输入 输出
G1
0 X 1
G2A+G2B
X 1 0
A2
X X 0
A1
X X 0
A0
X X 0
Y0
1 1 0
Y1
4A 4Y 3B 3A 3Y 12 11 10 9 8
C=A•B = A•B
1 2 3 4 5 6 7 1A 1B 1Y 2A 2B 2Y GND
7400 74LS00 (2输入端四与非门)
A
B
F
VCC 4B 4A 4Y 3B 3A 3Y 14 13 12 11 10 9 8
1
2
3
4
5
6
7
1A 1B 1Y 2A 2B 2Y GND 7400 74LS00 (2输入端四与非门)
1 1 1
Y2
1 1 1
Y3
1 1 1
Y4
1 1 1
Y5 Y6 Y7
1 1 1 1 1 1 1 1 1
1
1 1 1 1 1 1
0
0 0 0 0 0 0
0
0 0 1 1 1 1
0
1 1 0 0 1 1
1
0 1 0 1 0 1
1
1 1 1 1 1 1
0
1 1 1 1 1 1
1
0 1 1 1 1 1
1
1 0 1 1 1 1
M4 C4 C0
1
2
3
4
5
6
7
8
M B2 A2 M B1 A1 CI GND 2 1 A1 B1 74283 74LS283(四位二进制全加器)
Ai
Si 74283 判别 逻辑
Ai
Si
74283
(>9时) +6 (<=9时) +0 Bi Ci Co
Bi
Co
判别 逻辑
Co
10 11 12 13 14
6
7
1A 1B 1Y 2A 2B 2Y GND 7400 74LS00 (2输入端四与非门)
数字电子技术实验的一般过程
1、预习(主要完成理论准备和实验设计);
2、仿真(初步验证实验方法设计的正确性,并 进行必要的修改); 3、实物连接并进行实测(进一步检验实验设计 的正确性并获得实验数据);
4、完成实验报告; 5、总结实验经验。
利用双4—1数据选择器构成一位全加器。
一位全加器真值表
Ai 0 0 0 0 1 1 1 1
Bi Ci-1 0 0 0 1 1 0 1 1 0 0 0 1 1 0 1 1
Si Ci 0 0 1 0 1 0 0 1 1 0 0 1 0 1 1 1
转换真值表
A B Si 1Q Ci 2Q 0 0 Ci-1 1D0 0 2D0 0 1 Ci 1 1D1 Ci-1 2D1 1 1 0 Ci 1 1 Ci-1 1D2 Ci-1 2D2 1D3 1 2D3
其中1~5必做,6选做。
四、实验步骤
1、检查与非门
2、半加器
3、3-8译码器实现全减器和比较器设计 4、余3码转换成8421代码 5、数据选择器实现全加器 6、公共场所电灯控制
7、其它可选电路设计
设计性题目实验报告写法
例:用74LS138和74LS20设计一位全加器
(1)根据题目要求写出(全加器的)真值表为:
实验一 组合逻辑电路的设计
一、实验目的
1.熟悉集成门电路的使用方法。 2.掌握用中、小规模集成电路设计组合逻辑电路 的方法。 3.了解排除组合逻辑电路故障的一般方法。
二、实验设备和器材
• 数字实验箱 • 万用表 • • • • • • • 计算机 74LS138 74LS20 74LS00 74LS283 74LS153 导线:若干 1片 1片 2片 1片 1片
一位全加器真值表
Ai 0 0 0 0 1 1 1 1
Bi Ci-1 0 0 0 1 1 0 1 1 0 0 0 1 1 0 1 1
co1 0 0 0 0 0
S41 1 1 1 1 1
S31 0 0 1 1 1
S21 1 1 0 0 1
S11 0 1 0 1 0
co 1 1 1 1 1
s4 0 0 0 0 0
s3 0 0 0 0 1
s2 0 0 1 1 0
s1 0 1 0 1 0
15 16 17 18 19
0 1 1 1 1
1 0 0 0 0
根据逻辑函数式画出电路图:
CI
B A
S
CO
按电路图接线并测试四组数据: 一位全加器功能测试表(任选四组数据)
输入
A 0 0 1 1 B 0 1 0 1 CI 1 1 0 1 S 1 0 1 1
输出
CO 0 1 0 1
经接线测试,能够满足设计要求,设计完成。
用一片四位并行全加器74LS283接成一个余3码转换 成8421代码的转换电路 十进制数 8421码 余3码 0 0000 0011 1 0001 0100 2 0010 0101 3 0011 0110 4 0100 0111 5 0101 1000 6 0110 1001 7 0111 1010 8 1000 1011 9 1001 1100
1 0 0 0 0
1 0 0 1 1
1 0 1 0 1
1 1 1 1 1
0 0 0 1 1
1 1 1 0源自文库0
0 1 1 0 0
1 0 1 0 1
是否+6是否修正控制: F=co1+ S41. S31 + S41. S21 进位输出修正: CO=CO1+CO2
F
八选一数据选择(74LS151)
A2 0 0 0 0 1 1 1 1 A1 0 0 1 1 0 0 1 1 A0 0 1 0 1 0 1 0 1 S 1 0 0 0 0 0 0 0 0 Q D0 D1 D2 D3 D4 D5 D6 D7
1. 仪器与材料(实际用到的)。 2.实验题目、真值表、表达式、电路图及测试 数据。 3. 分析、讨论和结论(即实验结果、误差原因的 分析,故障分析,实验的收获心得体会、对实 验的建议等)。 4. 思考题。
VCC 4B 4A 4Y 3B 3A 3Y 14 13 12 11 10 9 8
1
2
3
4
5
相关文档
最新文档