数字电路试题及答案

数字电路试题及答案
数字电路试题及答案

数字电路试题及答案 Document serial number【UU89WT-UU98YT-UU8CB-UUUT-UUT108】

枣庄学院2011——2012学年度第一学期

《数字电路》考试试卷(B卷)

(考试时间:150分钟考试方式:开卷)

班级:姓名:学号:

考试内容

1.判断题正确的在括号内记“√”,错误的记“X”(共10分,每题1分)

1)“0”的补码只有一种形式。()

2)卡诺图中,两个相邻的最小项至少有一个变量互反。()3)用或非门可以实现3种基本的逻辑运算。()

4)三极管饱和越深,关断时间越短。()

5)在数字电路中,逻辑功能相同的TTL门和CMOS门芯片可以互相替代使用。()

6)多个三态门电路的输出可以直接并接,实现逻辑与。()

7)时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。

()

8)采用奇偶校验电路可以发现代码传送过程中的所有错误。()

9)时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换。 ()

10)一个存在无效状态的同步时序电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理。

二.选择题(从下列各题的备选答案中选出1个或多个正确答案,将其填在括号中。共10分)

1.不能将减法运算转换为加法运算。 ( )

A .原码

B .反码

C .补码

2.小数“0”的反码可以写为。 ( ) A ....0 B ....0 C ....1 D . (1)

3.逻辑函数F=A ⊕B 和G=A ⊙B 满足关系。 (

) A .F=G B .F ’=G C .F ’=G D .F =G ⊕1

4.要使JK 触发器在时钟脉冲作用下,实现输出n n Q Q =+1,则输入端信号应为。

A .J =K =0

B .J =K =1

C .J =1,K =0

D .J =0,K =1

5.设计一个同步10进制计数器,需要触发器。 ( )

A .3个

B .4个

C .5个

D .10个

R

三.两逻辑函数BCD A D C BC CD B D C A AB F ++++=)(1,

D C D B A F ⊕⊕=2,求两者的关系。(10分)

四.用与非门-与非门电路实现逻辑函数C B B A F ⊕+⊕=。(10分)

五.已知:TTL 与非门的I OL =15mA ,I OH =400μA ,V OH =,V OL =;发光二极管正向导通电压V D =2V ,正向电流I D =5~10mA 。求图1所示发光二极管驱动电路中R 的取值范围。(10分)

六.电路及其输入波形如图2所示,试画出电路的输出波形。(5分)

七.逻辑函数D C B A D C B A D C A D C B C B A F ++++=中所有输入变量不能同时为0,且A 、B 变量不能同时为1。化简逻辑函数,并判断是否有竞

F C B A 图2

争冒险,若有则用增加冗余项的方法消除。画出实现的逻辑函数F的与非门-与非门电路。(15分)

八.用上升沿触发的JK触发器设计一个带有进位输出端,并以自然二进制顺序计数的6进制计数器。要求画出电路图。(15分)

九.试画出图3 所示时序电路的状态转换图,并画出对应于CP(图4所

示)的Q

1、Q

和输出Z的波形。设电路的初始状态为00。(共15分)

图3

图4

参考答案

一.判断题正确的在括号内记“√”,错误的记“X”(共10分,每题1分)

1)“0”的补码只有一种形式。(√)

2)卡诺图中,两个相邻的最小项至少有一个变量互反。(√)3)用或非门可以实现3种基本的逻辑运算。(√)4)三极管饱和越深,关断时间越短。(X )

5)在数字电路中,逻辑功能相同的TTL门和CMOS门芯片可以互相替代使用。(X )6)多个三态门电路的输出可以直接并接,实现逻辑与。(X )

7)时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。

(√)

8)采用奇偶校验电路可以发现代码传送过程中的所有错误。(X)9)时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换。(√)

10)一个存在无效状态的同步时序电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理。

(√)

二.选择题(从下列各题的备选答案中选出1个或多个正确答案,将其填在括号中。共10分)

1.不能将减法运算转换为加法运算。 ( A ) A .原码 B .反码 C .补码

2.小数“0”的反码可以写为。 (AD ) A ....0 B ....0 C ....1 D . (1)

3.逻辑函数F=A ⊕B 和G=A ⊙B 满足关系。 (ABD ) A .F=G B .F ’=G C .F ’=G D .F =G ⊕1

4.要使JK 触发器在时钟脉冲作用下,实现输出n n Q Q =+1,则输入端信号应为。 (B )

A .J =K =0

B .J =K =1

C .J =1,K =0

D .J =0,K =1 5.设计一个同步10进制计数器,需要触发器。 (B ) A .3个 B .4个 C .5个 D .10个

三.两逻辑函数BCD A D C BC CD B D C A AB F ++++=)(1,

D C D B A F ⊕⊕=2,求两者的关系。(10分)

解:两函数相等,∑(0,3,4,7,11,12)

四.用与非门-与非门电路实现逻辑函数C B B A F ⊕+⊕=。(10分) 解:C A BC B A B A AC C B F ??=??=(8分),图(2分)略

图1

R

五.已知:TTL 与非门的I OL =15mA ,I OH =400μA ,V OH =,V OL =;发光二极管正向导通电压V D =2V ,正向电流I D =5~10mA 。求图1所示发光二极管驱动电路中R 的取值范围。(10分)

解:(R =270~540Ω)

六.电路及其输入波形如图2所示,试画出电路的输出波形。(5分)

七.逻辑函数D C B A D C B A D C A D C B C B A F ++++=中所有输入变量不能同时为0,且A 、B 变量不能同时为1。化简逻辑函数,并判断是否有竞争冒险,若有则用增加冗余项的方法消除。画出实现的逻辑函数F 的与非门-与非门电路。(15分)

解:C B D B D C C B D B D C F ??=++=图略。

八.用上升沿触发的JK 触发器设计一个带有进位输出端,并以自然二进制顺序计数的6进制计数器。要求画出电路图。(15分)

F

C B A 图2

解:状态转换表5分,驱动方程5分,电路图5分。

九.试画出图3 所示时序电路的状态转换图,并画出对应于CP (图4所示)的Q 1、Q 0和输出Z 的波形。设电路的初始状态为00。(共15分)

图3

图4

解:该电路中各触发器的驱动方程分别为:

n Q J 10=10=K n

Q J 01=11=K

该电路的状态方程和输出方程分别为:

n n n Q Q Q 1011=+;n

n n Q Q Q 0

110=+;CP Q Z n 0= 根据状态方程和输出方程课画出该电路的状态转换表和状态转换图,如下:

电路的波形图如右:

数字电子技术基础试题及答案(一)

数字电子技术基础期末考试试卷 1.时序逻辑电路一般由和两分组成。 2.十进制数(56)10转换为二进制数为和十六进制数为。 3.串行进位加法器的缺点是,想速度高时应采用加法器。 4.多谐振荡器是一种波形电路,它没有稳态,只有两个。 5.用6个D 触发器设计一个计数器,则该计数器的最大模值M=。 123(1(24.T ,图1 5 时,6.D 触发器 的Q 和Q1的表达式,并画出其波形。 图 D=Q n+1=Q 1= 7.已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表;

⑤电路功能。图4 1.设计一个三变量偶检验逻辑电路。当三变量A 、B 、C 输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2ABCF 2求: (1(21.3.4.产生5.32 10分,共 70分) 1.解: 2.证明:左边 3.解: (1)化简该 函数为最简与或式: 解: F 3()43A B C D E A B C D E AB AC A D E =++++--------------=?+++--------------=++-------------分 分 分 ()()33()(1)22BC D B C AD B BC D BAD CAD BC BC BC D BA CA =++++--------------=++++--------------=++++-----------------------分 分分分

填对卡诺图圈对卡诺图-----------2分 由卡诺图可得: F A B A C D A C D B C B D =++++------------------------------2分 (2)画出用两级与非门实现的最简与或式电路图: 则可得电路图如下:------------------------------------------------2分 4.T 1=0.7T=0.7f= T 1=q= 1T T 5.6. 方程: n n n Q Q K Q 0 0000=+ 1111110(n n n n Q J Q K Q Q X +=+=⊕(2分) ③输出方程:n n Q Q Y 01=-----------------------------------------(1分) ④状态表:--------------------------------------------------------------------(3分) ⑤从状态表可得:为受X 控制的可逆4进制值计数器。-----------------------------(2分) 1.解:(1)依题意得真值表如下:--------------------------3分 0102J J Q ⊕(分)

模拟与数字电子电路基础作业答案5

作业5 截止日期:2015-5-25 要求:写出步骤,独立完成 内容:第八章、第十章 1.课本第八章练习8.2。(20分) 提示:参考例8.1。 参考解答:i DS=K/2*(V GS-V T)2=K/2*(V DS-V T)2 i ds=K/2*2*(V DS-V T)*v ds=K(V DS-V T)*v ds 2.课本第八章练习8.6。(20分) 提示:参考8.2.2和8.2.4节,图8.19。 参考解答:v O=V S-R L*K/2*(V GS-V T)2=V S-R L*K/2*(v1-V T)2 在v1=V1时的小信号模型如下: 所以:1)r o=R L; 2)R TH=R L,U TH=-R L*K(V1-V T)*vi 3)r i=

3.课本第八章问题8.2的a, b, c三小题。(20分) 提示: 参考解答:i DS=K/2*(V GS-V T)2 ;v IN=V GS+v OUT ; V GS=v IN-v OUT i DS=K/2*(V GS-V T)2=K/2*(v IN-v OUT-V T)2 ids=K/2*2*(V IN-V OUT-V T)=K(V IN-V OUT-V T)*vin;所以g m=K(V IN-V OUT-V T) vout=ids*R=RK(V IN-V OUT-V T)*vin;vout/vin=RK(V IN-V OUT-V T) 4.课本第十章练习10.16。 提示:参考10.1.3小节。 参考解答:i R1=i R2=i C;v2=R2*i R2; V1=(R1+R2)*i C+V C=(R1+R2)*C*dV C/dt+V C; V C=V1(1-e-t/((R1+R2)*C))=6(1-e-t/0.009)=6(1-e-1000t/9) V2=R2*i R2=R2*i C=R2*C*dV C/dt=2000*3*10-6*6*(-e-1000t/9*(-1000/9))=4e-1000t/9 5.课本第十章练习10.24。假设RC时间常量的值很小。 提示:参考10.7。

数字电路与模拟电路的关系

读书报告 “模拟信号与系统”和“数字信号与系统”的区别 一.“模拟信号与系统”和“数字信号与系统”的定义 ⑴模拟信号与系统在数值上和时间上均是连续变化的信号称为模拟信号,即连续时间 信号。输入和输出都是模拟信号的系统称为模拟系统。如图所示: ⑵数字信号与系统在数值上或是时间上均是离散的信号称为数字信号或脉冲信号,数 字信号可以用一系列的数表示,而每一个数又是由有限个数码来表示的。输入和输 出都是数字信号的系统称为数字系统。如图所示: 二.“模拟信号与系统”和“数字信号与系统”的联系 在一组离散的时间下表示信号数值的函数称为离散时间信号。因为最常遇到的离散时间信号是模拟信号在时间上以均匀(有时也以非均匀)间隔的采样。而“离散时间” 与“数字”也经常用来说明同一信号。离散时间信号的一些理论也适用于数字信号。三.信号的处理

信号处理技术已经涉及到几乎所有工程技术领域,信号处理的目的就是对被观测到的信号进行分析、变换、综合、估计和识别等,使之容易为人们所利用。 因为模拟信号在任意时刻取值,而数字信号只在有限的时间点上取值,所以数字信号更适合于计算机处理,是数字信号处理研究的对象。通常,模拟信号处理由一些模拟元器件如晶体管、电容、电阻、电感实现,而数字信号处理(DSP )则是用数值计算的方法来实现,这里“处理”的实质是运算。如果系统增加了A/D (模/数)转换器和D/A (数/模)转换器,数字信号处理系统就可以处理模拟信号,模拟信号处理与系统就可以处理数字信号了。模拟信号的处理过程如图: 信号处理的特点 ⑴ 数字信号处理 优越性: ① 灵活性 当模拟信号的功能与性能发生变化时,必须重新进行系统设计,然后再进行装 配和调试。而数字信号处理则可灵活地通过修改系统中的软件来调整系统参数, 从而实现不同的信号处理任务。 ② 高精度、高稳定性和高性能指标 数字系统只有“0”和“1”两个信号,受温度和周围噪声的影响比模拟系统要 小得多。数字系统的计算精度可以随运算位数的增加而得到显著的改善,并且 可以通过特殊的数字信号处理算法来获得高性能指标。 ③ 可重复再生性好 数字系统本身就具有较好的可重复性,这一点在数字中具有模拟系统所不可比 拟的优势。迅速发展的各种的数字纠错编解码技术,能够在极为复杂的噪声环 境中,甚至在信号完全被噪声淹没情况下,正确识别和恢复原有的信号。 ④ 强大的非线性信号处理能力 借助于神经网络,目前盲信号处理和各种各样的自适应算法数字信号处理已经 具有极为强大的非线性信号处理能力,同时,这也是目前数字信号处理技术发 展的主流方向之一。 ⑤ 便于大规模集成 DSP 处理器体积小、功能强、功耗小、性能价格比高,从而得到迅速的发展和 广泛的应用。 ⑥ 对数字信号可以存储、运算,系统可获得高性能指标,且能够进行多维处理。 模拟系统完不成的任务,利用庞大的存储单元,存储数帧图像信号。实现多维 信号的处理。 不足:主要是其处理速度不够高,不能处理很高频率的信号;其次是算法复杂、运算量大的数字信号处理系统的硬件设计和结构比较复杂,价格比较昂贵。 ⑵ 模拟信号处理 优越性:

(完整版)数字电子技术基础模拟试题A及答案

74LS191功能表 LD CT D U / CP D 0 D 1 D 2 D 3 Q 0 Q 1 Q 2 Q 3 0 × × × d 0d 1 d 2 d 3 1 0 0 ↑ ×××× 1 0 1 ↑ ×d 0 d 1 d 2 d 3 加法计数 减法计数 命 题 人 : 审 题 人 : 命 题 时 间 : 系名 专业 年级、班 学号 姓名 数字电子技术 课程试题( 卷) 题号 一 二 三 四 五 六 七 八 九 十 总分 得分 (请将答案写在答题纸上,答在试卷上不给分) 一. 选择题(16分) 1.已知A B A B B A Y +++=,下列结果正确的是( ) a . Y =A b .Y=B c .A B Y += d .Y=1 2.已知A=(10.44)10(下标表示进制),下列结果正确的是( ) a . A=(1010.1)2 b .A=(0A .8)16 c . A=(12.4)8 d .A=(20.21)5 3.下列说法不正确的是( ) a .当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑 b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c .OC 门输出端直接连接可以实现正逻辑的线与运算 d .集电极开路的门称为OC 门 4.以下错误的是( ) a .数字比较器可以比较数字大小 b . 半加器可实现两个一位二进制数相加 c .编码器可分为普通全加器和优先编码器 d .上面描述至少有一个不正确 5.下列描述不正确的是( ) a .触发器具有两种状态,当Q=1时触发器处于1态 b .时序电路必然存在状态循环 c .异步时序电路的响应速度要比同步时序电路的响应速度慢 d .主从JK 触发器具有一次变化现象 6.电路如下图(图中为上升沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“100”,请问在时钟作用下,触发器下一状态(Q 3 Q 2 Q 1)为( ) a .“101” b .“100” c .“011” d .“000” 7.电路如下图,已知电路的当前状态Q 3 Q 2 Q 1 Q 0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q 3 Q 2 Q 1 Q 0)为( ) a .“1100” b .“1011” c .“1101” d .“0000” 8.下列描述不正确的是( ) a .EEPROM 具有数据长期保存的功能且比EPROM 在数据改写上更方便 b .DAC 的含义是数-模转换、ADC 的含义是模数转换 c .积分型单稳触发器电路只有一个状态 d .上面描述至少有一个不正确 二.判断题(9分) 1.TTL 输出端为低电平时带拉电流的能力为5mA ( ) 2.TTL 、CMOS 门中未使用的输入端均可悬空( ) 3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。() 4.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。() 5.设计一个3进制计数器可用2个触发器实现( ) 6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n 的计数器。所以又称为移存型计数器( ) 7. 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现( ) 8. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( ) 9. DRAM 需要定期刷新,因此,在微型计算机中不如SRAM 应用广泛( ) 三.计算题(8分) 1、在如图所示电路中,U cc =5V ,U BB =9V ,R 1=5.1kΩ, R 2=15kΩ,R c =1kΩ,β=40,请计算U I 分别为5V ,0.3V 时输出U O 的大小?。 密 线 封 A B

数字电子技术试题及答案(题库)

《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

《数字电子技术基础》课后习题答案

《数字电路与逻辑设计》作业 教材:《数字电子技术基础》 (高等教育出版社,第2版,2012年第7次印刷)第一章: 自测题: 一、 1、小规模集成电路,中规模集成电路,大规模集成电路,超大规模集成电路 5、各位权系数之和,179 9、01100101,01100101,01100110; 11100101,10011010,10011011 二、 1、× 8、√ 10、× 三、 1、A 4、B 练习题: 1.3、解: (1) 十六进制转二进制: 4 5 C 0100 0101 1100 二进制转八进制:010 001 011 100 2 1 3 4 十六进制转十进制:(45C)16=4*162+5*161+12*160=(1116)10 所以:(45C)16=(10001011100)2=(2134)8=(1116)10 (2) 十六进制转二进制: 6 D E . C 8 0110 1101 1110 . 1100 1000 二进制转八进制:011 011 011 110 . 110 010 000 3 3 3 6 . 6 2 十六进制转十进制:(6DE.C8)16=6*162+13*161+14*160+13*16-1+8*16-2=(1758.78125)10 所以:(6DE.C8)16=(011011011110. 11001000)2=(3336.62)8=(1758.78125)10

(3) 十六进制转二进制:8 F E . F D 1000 1111 1110. 1111 1101二进制转八进制:100 011 111 110 . 111 111 010 4 3 7 6 . 7 7 2 十六进制转十进制: (8FE.FD)16=8*162+15*161+14*160+15*16-1+13*16-2=(2302.98828125)10 所以:(8FE.FD)16=(100011111110.11111101)2=(437 6.772)8=(2302.98828125)10 (4) 十六进制转二进制:7 9 E . F D 0111 1001 1110 . 1111 1101二进制转八进制:011 110 011 110 . 111 111 010 3 6 3 6 . 7 7 2 十六进制转十进制: (79E.FD)16=7*162+9*161+14*160+15*16-1+13*16-2=(1950. 98828125)10 所以:(8FE.FD)16=(011110011110.11111101)2=(3636.772)8=(1950.98828125)10 1.5、解: (74)10 =(0111 0100)8421BCD=(1010 0111)余3BCD (45.36)10 =(0100 0101.0011 0110)8421BCD=(0111 1000.0110 1001 )余3BCD (136.45)10 =(0001 0011 0110.0100 0101)8421BCD=(0100 0110 1001.0111 1000 )余3BCD (374.51)10 =(0011 0111 0100.0101 0001)8421BCD=(0110 1010 0111.1000 0100)余3BCD 1.8、解 (1)(+35)=(0 100011)原= (0 100011)补 (2)(+56 )=(0 111000)原= (0 111000)补 (3)(-26)=(1 11010)原= (1 11101)补 (4)(-67)=(1 1000011)原= (1 1000110)补

模拟数字电路基础知识

第九章 数字电路基础知识 一、 填空题 1、 模拟信号是在时间上和数值上都是 变化 的信号。 2、 脉冲信号则是指极短时间内的 电信号。 3、 广义地凡是 规律变化的,带有突变特点的电信号均称脉冲。 4、 数字信号是指在时间和数值上都是 的信号,是脉冲信号的一种。 5、 常见的脉冲波形有,矩形波、 、三角波、 、阶梯波。 6、 一个脉冲的参数主要有 Vm 、tr 、 Tf 、T P 、T 等。 7、 数字电路研究的对象是电路的输出与输入之间的逻辑关系。 8、 电容器两端的电压不能突变,即外加电压突变瞬间,电容器相当于 。 9、 电容充放电结束时,流过电容的电流为0,电容相当于 。 10、 通常规定,RC 充放电,当t = 时,即认为充放电过程结束。 11、 RC 充放电过程的快慢取决于电路本身的 ,与其它因素无关。 12、 RC 充放电过程中,电压,电流均按 规律变化。 13、 理想二极管正向导通时,其端电压为0,相当于开关的 。 14、 在脉冲与数字电路中,三极管主要工作在 和 。 15、 三极管输出响应输入的变化需要一定的时间,时间越短,开关特性 。 16、 选择题 2 若一个逻辑函数由三个变量组成,则最小项共有( )个。 A 、3 B 、4 C 、8 4 下列各式中哪个是三变量A 、B 、C 的最小项( ) A 、A B C ++ B 、A BC + C 、ABC 5、模拟电路与脉冲电路的不同在于( )。 A 、模拟电路的晶体管多工作在开关状态,脉冲电路的晶体管多工作在放大状态。 B 、模拟电路的晶体管多工作在放大状态,脉冲电路的晶体管多工作在开关状态。 C 、模拟电路的晶体管多工作在截止状态,脉冲电路的晶体管多工作在饱和状态。 D 、模拟电路的晶体管多工作在饱和状态,脉冲电路的晶体管多工作在截止状态。 6、己知一实际矩形脉冲,则其脉冲上升时间( )。 A 、.从0到Vm 所需时间 B 、从0到2 2Vm 所需时间 C 、从0.1Vm 到0.9Vm 所需时间 D 、从0.1Vm 到 22Vm 所需时间 7、硅二极管钳位电压为( ) A 、0.5V B 、0.2V C 、0.7V D 、0.3V 8、二极管限幅电路的限幅电压取决于( )。 A 、二极管的接法 B 、输入的直流电源的电压 C 、负载电阻的大小 D 、上述三项 9、在二极管限幅电路中,决定是上限幅还是下限幅的是( ) A 、二极管的正、反接法 B 、输入的直流电源极性 C 、负载电阻的大小 D 、上述三项 10、下列逻辑代数定律中,和普通代数相似是( ) A 、否定律 B 、反定律 C 、重迭律 D 、分配律

数字电子技术考试题及答案

太原科技大学 数字电子技术 课程试卷 B 卷 一、单选题(20分,每小题1分)请将本题答案全部写在下表中 1、8421BCD 码10000001转化为十六进制数是( )。 A 、15 B 、51 C 、81 D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。 A 、21n - B 、2n C 、1 2n - D 、2n 3、TTL 与非门多余输入端的处理是( )。 A 、接低电平 B 、任意 C 、 通过 100W 电阻接地 D 、通过 100k W 电阻接地 4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态。 A 、高电平 B 、低电平 C 、开路 D 、不确定 5、与()Y A B A =e e 相等的逻辑函数为( )。 A 、Y B = B 、Y A = C 、Y A B =? D 、Y A B =e 6、下列(,,)F A B C 函数的真值表中1Y =最少的为( )。 A 、Y C = B 、Y AB C = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点。 A 、输出仅取决于该时刻的输入 B 、后级门的输出连接前级门的输入 C 、具有存储功能 D 、由触发器构成 8、半加器的两个加数为A 和B ,( )是进位输出的表达式。 A 、AB B 、A B + C 、AB D 、AB 9、欲使JK 触发器1 n Q Q +=,J 和K 取值正确的是( )。 A 、,J Q K Q == B 、J K Q == C 、0J K == D 、,1J Q K == 10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。 A 、8,8 B 、8,7 C 、4,7 D 、4,8 11、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。 A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。 A 、 3线-8线 B 、2线-4线 C 、1线-2线 D 、4线-16线

数字电路_第八章答案

8 数字系统设计基础习题解答 1 自我检测题 [T8.1] 什么是数字系统? 数字系统是指对数字信息进行存储、传输、处理的电子系统。只要包括控制单元和数据处理单元就称为数字系统。 [T8.2] 说明自顶向下的设计方法及步骤。 首先从系统设计入手,在顶层将整个系统划分成几个子系统,然后逐级向下,再将每个子系统分为若干功能模块,每个功能模块还可以继续向下划分成子模块,直至分成许多最基本模块实现。 练习题 [P8.1] 采用“自顶向下”设计方法设计一4位数字频率计,测量范围为0~9999Hz,假设被测信号为标准的方波信号。 解:(1)4位数字频率计的顶层原理图 AA[3..0]BB[3..0]CC[3..0]DD[3..0] (2)底层功能模块的设计 ①CNT10模块设计 根据顶层设计对CNT10模块的功能定义,其VHDL语言源程序编写如下: LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY cnt10 IS PORT(clk:IN STD_LOGIC; clr:IN STD_LOGIC; cs:IN STD_LOGIC; qq:BUFFER STD_LOGIC_VECTOR(3 DOWNTO 0);

8 数字系统设计基础习题解答 2 co:OUT STD_LOGIC ); END cnt10; ARCHITECTURE one OF cnt10 IS BEGIN PROCESS(clk,clr,cs) BEGIN IF (clr=‘1’) THEN qq<=“0000”; ELSIF (clk'EVENT AND clk=‘1’) THEN IF (cs=‘1’) THEN IF (qq=9) THEN qq<=“0000”; ELSE qq<=qq+1; END IF; END IF; END IF; END PROCESS; PROCESS(qq) BEGIN IF (qq=9) THEN co<=‘0’; ELSE co<=‘1’; END IF; END PROCESS; END one; 根据频率计的原理图,前级计数器的进位输出作为下一级计数器的时钟输入。由于计数器采用时钟的上升沿触发,因此,计数器模块的进位输出设为低电平有效,以免下级计数器提前进位。 ②LOCK模块的设计 LOCK模块的功能是在锁存信号的上升沿将输入数据锁存到输出端,其VHDL语言源程序为: LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL;

数字电路和模拟电路的区别

什么是数字电路? 用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路。现代的数字电路由半导体工艺制成的若干数字集成器件构造而成。逻辑门是数字逻辑电路的基本单元。存储器是用来存储二值数据的数字电路。 数字电路的特点 1,电路结构简单,稳定可靠。数字电路只要能区分高电平和低电平即可,对元件的精度要求不高,因此有利于实现数字电路集成化。 2,数字信号在传递时采用高,低电平两个值,因此数字电路抗干扰能力强,不易受外界干扰。 3,数字电路不仅能完成数值运算,还可以进行逻辑运算和判断,因此数字电路又称为数字逻辑电路或数字电路与;=逻辑设计。4,数字电路中元件处于开关状态,功耗较少。 由于数字电路具有以上特点,故发展十分迅速,在计算机、数字通信、数字仪器及家用电器等技术领域中得到广泛的应用。 什么是模拟电路? 模拟电路是处理模拟信号的电路;数字电路是处理数字信号的电路。模拟信号是关于时间的函数,是一个连续变化的量。数字信号则是离散的量。举个简单的例子:要想从远方传过来一段由小变大的声音,用调幅、模拟信号进行传输(相应的应采用模拟电路),那么在传输过程中的信号的幅度就会越来越大,因为它是在用电信号的幅

度特性来模拟声音的强弱特性。但是如果采用数字信号传输,就要采用一种编码,每一级声音大小对应一种编码,在声音输入端,每采一次样,就将对应的编码传输出去。可见无论把声音分多少级,无论采样频率有多高,对于原始的声音来说,这种方式还是存在损失。不过,这种损失可以通过加高样频率来弥补,理论上采样频率大于原始信号的频率的两倍就可以完全还原了。 数字集成电路:主要是针对数字信号处理的模块。如;计算机里的2近制、8近制、10近制、16近制的数据进行处理的集成模块。数字集成电路的运行以开关状态经行运算,它的精度高适合复杂的计算。模拟集成电路:主要是针对模拟信号处理的模块。如;话筒里的声音信号,电视信号和VCD输出的图象信号、温度采集的模拟信号和其它模拟量的信号处理的集成模块。模拟集成电路工作在晶体管的三角放大区。(1)电路处理的是连续变化的模拟量电信号(即其幅值可以是任何值)。(2)信号的频范围往往从直流一直可以延伸到高频段。(3)模拟集成电路中的无器件种类多,除了数字集成电路中大量采用的NPN管及电阻外,还采用了PNP管,场效应晶体管,高精度电阻等。(4)除了应用于低电压电器中的电路处,大多数模拟集成电路的电源电压较高,输出级模拟集成电路的电源电压可达几十伏以上。(5)具有内繁外简的电路形式。充分发挥了集成电路的工艺特点和便于应用的特点 另外,数字电路和模拟电路的区别还有:

数字电路复习题及答案

数字电路复习题及答案

数字电路复习题 (注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。)1、逻辑电路可以分为组合逻辑电路电路和时序逻辑电路电路。 2、数字电路的基本单元电路是门电路和触发器。 3、数字电路的分析工具是逻辑代数(布尔代数)。 4、(50.375)10 = (110010.011)2 = (32.6)16 5、3F4H = (0001000000010010 )8421BCD 6、数字电路中的最基本的逻辑运算有与、或、非。 7、逻辑真值表是表示数字电路输入和输出之间逻辑关系的表格。 8、正逻辑的与门等效于负逻辑的或门。 9、表示逻辑函数的4种方法是真值表、表达式、卡诺图、逻辑电路图。 其中形式惟一的是真值表。 10、对于变量的一组取值,全体最小项之和为

1。 11、对于任意一个最小项,只有一组变量的取值 使其值为1,而在变量取其他各组值时 这个最小项的取值都是0。 12、对于变量的任一组取值,任意两个最小项之 积为0。 13、与最小项ABC相邻的最小项有C A。 AB、C B A、BC 14、组合逻辑电路的特点是输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件)。 15、按电路的功能分,触发器可以分为RS、JK、 D、T、 T’。 16、时序电路可分为同步时序逻辑电路和异步时序逻辑电路两种工作方式。 17、描述时序电路逻辑功能的方法有逻辑方程组(含驱动方程、输出方程、 状态方程)、状态图、状态表、时序图。 18、(251)10 =(11111011)2 =(FB)16 19、全体最小项之和为 1 。 20、按照使用功能来分,半导体存储器可分为

数字电路与模拟电路

常用各种集成电路简介,供新手学习 第一节三端稳压IC 电子产品中常见到的三端稳压集成电路有正电压输出的78××系列和负电压输出的79××系列。故名思义,三端IC是指这种稳压用的集成电路只有三条引脚输出,分别是输入端、接地端和输出端。它的样子象是普通的三极管,TO-220 的标准封装,也有9013样子的TO-92封装。 用78/79系列三端稳压IC来组成稳压电源所需的外围元件极少,电路内部还有过流、过热及调整管的保护电路,使用起来可靠、方便,而且价格便宜。该系列集成稳压IC型号中的78或79后面的数字代表该三端集成稳压电路的输出电压,如7806表示输出电压为正6V,7909表示输出电压为负9V。 78/79系列三端稳压IC有很多电子厂家生产,80年代就有了,通常前缀为生产厂家的代号,如TA7805是东芝的产品,AN7909是松下的产品。(点击这里,查看有关看前缀识别集成电路的知识) 有时在数字78或79后面还有一个M或L,如78M12或79L24,用来区别输出电流和封装形式等,其中78L调系列的最大输出电流为100mA, 78M系列最大输出电流为1A,78系列最大输出电流为1.5A。它的封装也有多种,详见图。塑料封装的稳压电路具有安装容易、价格低廉等优点,因此用得比较多。 79系列除了输出电压为负。引出脚排列不同以外,命名方法、外形等均与78系列的相同。 因为三端固定集成稳压电路的使用方便,电子制作中经常采用,可以用来改装分立元件的稳压电源,也经常用作电子设备的工作电源。电路图如图所示。 注意三端集成稳压电路的输入、输出和接地端绝不能接错,不然容易烧坏。一般三端集成稳压电路的最小输入、输出电压差约为2V,否则不能输出稳定的电压,一般应使电压差保持在4-5V,即经变压器变压,二极管整流,电容器滤波后的电压应比稳压值高一些。 在实际应用中,应在三端集成稳压电路上安装足够大的散热器(当然小功率的条件下不用)。当稳压管温度过高时,稳压性能将变差,甚至损坏。 当制作中需要一个能输出1.5A以上电流的稳压电源,通常采用几块三端稳压电路并联起来,使其最大输出电流为N个1.5A,但应用时需注意:并联使用的集

数字电子技术基础试题及答案

D C B A D C A B ++《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1.?有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。 2.三态门电路的输出有高电平、低电平和(高阻)3种状态。 3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5. 已知某函数?? ? ??+??? ??++=D C AB D C A B F ,该函数的反函数F = ( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有(16)根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。 11. =(AB )。 12. 13 二、分) 1.?函数 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( C )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( C )个。 A .16 B.2 C.4 D.8

数字电路复习指导部分答案

第一章 逻辑代数基础 数制转换 1. 10= ( )2 =( )8=( )16 2. 16=( )2=( )10 3. 2=( )8=( )10 写出下列数的八位二进制数的原码、反码、补码 原码,就是用最高位表示数符(0表示正数、1表示负数)。正数,原码=反码=补码;负数,反码:除符号位以外,对原码逐位取反;补码:反码+1 1.(-35)10= ( )原码= ()反码=()补码 2. (+35)10 = (00100011 )原码= (00100011)反码=(00100011)补码 3. (-110101)2 = ( )原码= ()反码=()补码 4. (+110101)2 = (00110101 )原码= (00110101)反码=(00110101)补码 5. (-17)8=( )原码= ()反码=()补码 . 将下列三位BCD 码转换为十进制数 根据BCD 码的编码规则,四位一组展成对应的十进制数。 1. ()余3码 = (263)10 2. ()8421码= (596)10 分别求下列函数的对偶式Y ‘ 和反函数Y 1. D C B A Y ++=)( D C B A Y ?+?=)(' D C B A Y ?+?=)( 2. D A C B A Y ++= )()('D A C B A Y +??+= D C B A Y ?+?=)( 求下列函数的与非-与非式。 1. B A AB Y += B A AB Y ?= 将下列函数展成最小项之和的标准形式 1. Y=C B B A ?+? C B A C B A C B A C B A C B A C B A C B A A A C B C C B A Y ??+??+??=??+??+??+??=+??++??=)()( 2. Q R S Y +=

模拟与数字电子电路基础作业答案4

作业4 截止日期:2015-5-13(14) 要求:写出步骤,独立完成 内容:第七章12345,6节,第八章“节,第四章第5节】?电路图如下,已知if ,求v°(10分) 参考解答:因为:v=R*i=R*K/v2:V3=K*R;V=V7C*/?; vo=Vs-v=Vs- K * R ; 参考解答:I=V S/(R A+R B+K/V B)=VB/R B;VB(R A+R B)=V S-K*R B;VB=(V S-K*R B)/(R A+R B) 求出下而电路的Thevenin等效电路,注意电路中包含一个dependent电压源,参数匕的单位是欧姆。(15分) 提示:计算鮎时,dependent source不能设为0,参考课本例3.23。 参考解答:先求5比用竹点法:lo=l+iF/U2-a*i=i*Ri;Uc-iF*R2; (l0-i)*R2- a *i=i*R:; i=R:*Io/(R:-R:+ a ); UiK=U2=iF*R2=(lo-i)*R2=R2*lo*(Ri+? )/(&+&+a ); 其次求Rm:R IB=(R I+ a ) *V (Ri+Rfii a );

3.课本第八章练习8.1。(20分) 4.有一个Gate 和Drain 连接在—起的MOSFET ?它的参数是V T 和K 。它的drain-to-source 电压和 drain 电流分别用VR 和iR 表示(20分) a. 写岀该MOSFET 在饱和状态下的V R 和iR 的关系表达式(V &V T )。 b. 建立 MOSFET 在 operating point 为(VR =V R )时的 small signal 模型,并给出 Vr 和 ir 的关 系表达式。 提示:参考课本例8.1。 ZJ 参考解答:a: iR=ios=0.5*K*(VGS -V T )2=0.5*K*(VDS -VT )2=0.5*K*(VR -VT )2 b: ir/Vr=K*(VR-V T ); V r =ir/K*(V R -V T );当 V R 二V R 时? Vr=i r /K*(V R -V T ) MOSFET 在 operating point 为(v R =V R )时的 small signal 模型如卜: r=l/K*(VR-V T ) 5.课本第七章问题7.10o (10分) b : 应用 KVL : WT 严R S -V GS 二0; I D =K* (%-齐)72 ; 参考解答:(1) ⑵ V o =V s -l o *R L =Vs-0.5K(V r V T )2 *RL ; 增益=-K*R L *(V I -V T ); V 参考解答: V

数字电路试题及答案后面附带1doc

数字电路模拟题(答案附后) 注:此为上次考试模拟卷和答案,与本次模拟卷题目相同,但顺序不同,以此卷做参考。 一、 1、数制转换(其中B表示二进制,D表示十进制,H表示十六进制) (1)(10110)B=( )D (2)(0.1011)B=( )D (3)(3B)H=( )D (4) (0.35) H=()D (5) (0.34)D=()H=( )B (6) (1011.101) B=( )D (7) (3F) H =( )D (8) (0.8125) D=( )B (9) (173) D=( )H (10) (0101.0110)B=( )D (11) (8FA.C6)=( )B (12) (0.35 )H = ( )D (13) (73)D =( )H 2、利用逻辑代数的基本公式和常用公式化减下列各式 3、指出下列存储系统各具有多少个存储单元,至少需要几根地址线和数据线? 4、设存储器的起始地址为全0,试指出下列存储系统的最高地址为多少? 二、如图所示为由NMOS管构成的逻辑电路。试写出其逻辑表达式并说明它是什么逻辑电路? 三、双互补对与反相器引出端如图所示,试连接成3输入端或非门。

四、试分析如图所示逻辑电路的功能,写出逻辑表达式和真值表。 1、 2、 3、 五、1、试用三个3输入端与门,一个或门和非门实现语句“A>B”,A和B均为两位二进制数。 2、试用三个3输入端与门,一个或门和数个非门实现语句“A>B”,A和B均为两位二进制数。 3、分别写出同步RS、T触发器的特性表和特性方程。 4、用2输入与非门和反相器设计一个三位的奇偶校验器,即当3位数中有奇数个1时输出为1,否则输出为0。 六、电路如图所示,写出驱动方程、状态方程、列出状态表、画出状态图,并确定逻辑功能。 1、

数字电路第八章练习带答案

第八章(选择、判断、填空共23题) 一.选择题 1、PROM、PLA、PAL三种可编程器件中,()是可编程的。 A、PROM的或门阵列 B、PAL的与门阵列 C、PAL的与门阵列或门阵列 D、PROM的与门阵列 2、PAL是指()。 A、可编程逻辑阵列 B、可编程阵列逻辑 C、通用阵列逻辑 D、只读存储器 3、用PROM进行逻辑设计时,应将逻辑函数表达式表示成()。 A、最简“与—或”表达式 B、最简“或—与”表达式 C、标准“与—或”表达式 D、标准“或—与”表达式 4.可编程逻辑器件PLD,其内部均由与阵列和或阵列组成。其中,与阵列可编程的器件有() A、ROM B、PLA C、PAL D、GAL 5、用PLA进行逻辑设计时,应将逻辑函数表达式变换成()。 A、异或表达式 B、与非表达式 C、最简“与—或”表达式 D、标准“或—与”表达式 6、GAL16V8的最多输入输出端个数为()。 A、8输入8输出 B、10输入10输出 C、16输入8输出 D、16输入1输出 7、ispLSI器件中的GLB是指()。 A、全局布线区 B、通用逻辑块 C、输出布线区 D、输出控制单元 8、SYNARIO是一种() A、时钟信号 B、布线软件 C、通用电子设计工具软件 D、绘图工具 9、GAL是指()。 A、专用集成电路 B、可编程逻辑阵列逻辑 C、通用集成电路 D、通用阵列逻辑 10.在使用isp设计软件时,完成了()这一步之后,既可对器件进行下载编程。 A、设计输入 B、布局布线 C、逻辑仿真 D、JED文件生成 二、判断改错题(判断各题正误,正确的在括号内记“√”,错误的的在括号内记“×”并改正。) 1.PLA的与门阵列是可编程的,或门阵列是固定的。() 2.用PROM实现四位二进制到Gray码的转换时,要求PROM的容量为4 × 4b。()3.进行逻辑设计时,采用PLD器件比采用通用逻辑器件更加灵活方便。() 4.用GAL器件即可实现组合电路功能,又可实现时序电路功能。() 5.ispLSI系列器件是基于可编程数字开关的复杂PLD产品。() 三、填空题 1.PLD是由等四部分电路组成。根据阵列和输出结构的不同,PLD可分为

相关文档
最新文档