同步数字复接器的设计

合集下载

多业务数字复接分接技术的设计与实现的开题报告

多业务数字复接分接技术的设计与实现的开题报告

多业务数字复接分接技术的设计与实现的开题报告一、项目背景数字话路(DS0)是由一个时隙(slot)组成的,时隙长度为125微秒,包含8个比特(bit),每个时隙在传输中承载一个8kHz采样率、8位量化的模拟信号。

为了提高数字话路能力,通常将多个DS0话路复合为一个高速数字通道,称之为倍增通道。

利用倍增通道时,需要使用数字复接分接技术对信号进行复合和分离。

目前,多业务数字复接分接技术在通信领域得到广泛应用,可以实现语音、数据、图像等业务的复合和分离,以及实现各种复杂业务的调度和管理。

因此,本项目旨在设计和实现一种多业务数字复接分接技术,以满足各种通信业务的需求。

二、项目目标本项目的目标是设计和实现一种多业务数字复接分接技术,其具体目标如下:1.实现语音、数据、图像等多种业务的复合和分离;2.支持各种复杂业务的调度和管理;3.提高通信网络的传输效率和稳定性。

三、项目内容本项目的主要内容包括:1.设计和实现多业务数字复接分接技术的基本原理和算法;2.开发复合和分离模块,实现语音、数据、图像等多种业务的复合和分离;3.实现调度管理模块,支持各种复杂业务的调度和管理;4.测试和评估多业务数字复接分接技术的性能和效果。

四、预期成果本项目预期实现以下成果:1.多业务数字复接分接技术的设计和实现;2.能够实现语音、数据、图像等多种业务的复合和分离;3.支持各种复杂业务的调度和管理;4.提高通信网络的传输效率和稳定性。

五、项目计划1.立项和确定项目的目标和范围(2周);2.收集相关资料和文献,并进行分析和研究(4周);3.设计和实现多业务数字复接分接技术的基本原理和算法(8周);4.开发复合和分离模块,实现语音、数据、图像等多种业务的复合和分离(12周);5.实现调度管理模块,支持各种复杂业务的调度和管理(8周);6.测试和评估多业务数字复接分接技术的性能和效果(6周);7.撰写项目报告和总结,并进行论文相关工作(4周)。

一种基于FPGA的数字复接系统的设计与实现

一种基于FPGA的数字复接系统的设计与实现

一种基于FPGA的数字复接系统的设计与实现
引言
数字通信网中,为扩大传输容量和提高传输效率,常运用数字复接技术,将若干低速码流合并成高速码流,通过高速信道传送。

而以往的PDH数字复
接系统大多采用模拟电路或传统ASIC设计,电路复杂庞大且受器件限制,灵
活性和稳定性都很低,系统的调试修改难度也很大。

近年来可编程器件的应用
日益广泛,使用较多的是现场可编程门阵列(FPGA)和复杂可编程逻辑器件(CPLD)。

FPGA器件性能优越,使用方便,成本低廉,投资风险小,使用FPGA设计可以完全根据设计者需要开发ASIC芯片,可方便地反复编写和修
改程序,即使制成PCB后仍能进行功能修改。

本文将着重介绍运用FPGA技
术实现基群与二次群之间复接与分接系统的总体设计方案。

数字复接基本原理及系统构成
二次群帧结构及其复接子帧结构
按ITU-TG.742协议,工作在8448kbit/s的采用正码速调整的二次群复接设备帧结构如图1所示,一帧共有848bit,前12位帧码组包括帧同步码10位,码型为1111010000;失步对告码,同步为“0”,失步为“1”;国内通信备用码。

Cj1、Cj2、Cj3(j=1,2,3,4)为插入标志码,Vj(j=1,2,3,4)为码速调整插入比特,其作用是调整基群码速。

二次群由四支路的子帧构成,子帧结构如图2
所示,一子帧有212bit,1、2、3位码为帧码组,记Fj;插入标志码用Cj表示;码速调整插入比特用Vj表示。

图1二次群帧结构。

数字复接

数字复接

系统组成
数字复接系统的框图如图6-5所示。
图6-5
数字复接系统是由数字复接器和数字分接器两部分组成。数字复接器是把两个或两个以上的低次群信号按时 分复用方式合并成一个高次群数字信号的设备,它由发定时、码速调整和复接三个基本单元组成,数字分接器是 把已经合成的高次群数字信号分解为原来的低次群数字信号的设备,它由收定时、同步、分接和码速恢复四个单 元组成。
分类
异步复接
同步复接
准同步复接
指被复接的各个输入支路的时钟都是出自同一个时钟源,即各支路的时钟频率完全相等的复接方式。复接时 由于各个支路信号并非来自同一地方,各支路信号到达复接设备的传输距离不同,因此到达复接设备时各支路信 号的相位不能保持相同,在复接时应先进行相位调整。例如PCM30/32路基群就是采用这种复接方式。
数字复接技术起先是在PCM系统中提出的。为了提PCM系统的通信容量,一种方法是直接对更多路的语音信号 进行时分复用。例如在PCM30/32路系统中,每个时隙占的时间为3. 9μs.如果我们把每个时隙缩短,显然在每一 帧中就能容纳下更多个话路。这种方法从原理上讲是可行的,但是一味地缩短时隙,势必会对语音信号的抽样、 量化及编码的速度提出极高的要求,实现起来是比较困难的,另一种方法就是将几个经复用后的信号(例如四个 PCM30/32路系统)再次进行时分复用,合并成一个更多路的高速数字信号流.使用这种方法提高了传输速率,但对 于每一个低次群而言,其抽样、量化及编码的速度并没有提高,实现起来较容易,因而得到了广泛使用,显然的, 这第二种方法就是数字复接.
系统
在时分制的PCM通信系统中,为了扩大传输容量,提高传输效率,必须提高传输速率。也就是说想办法把较 低传输速率的数据码流变换成高速码流。数字复接终端就是这种把低速率码流变换成高速率码流的设备。数字复 接系统由数字复接器和数字分接器两部分构成。把两个或两个以上的支路数字信号按时分复用方式合并成单一的 合路数字信号的过程称为数字复接,把完成数字复接功能的设备称为数字复接器。在接收端把一路复合数字信号 分离成各支路信号的过程称为数字分接,把完成这种数字分接功能的设备称为数字分接器。数字复接器和数字分 接器和传输信道共同构成了数字复接系统。

基于FPGA数字复接器设计

基于FPGA数字复接器设计

基于FPGA数字复接器设计
杨湲
【期刊名称】《南阳理工学院学报》
【年(卷),期】2022(14)2
【摘要】设计了一种普通数字复接器,并对该复接器进行了两步改进。

普通复接器在时序控制信号的作用下,将四路信号从三态门依次复接输出;第一步改进是在普通复接器的输出部分增加了D触发器;第二步改进是在第一步改进的基础上,将信号产生与输出部分进行了逻辑结构的优化。

从仿真波形、资源占用结果对比可得:第二步改进后的复接器,组合逻辑资源占用26个,比普通复接器少,复接信号经过30.62 ns输出,比第一步改进后的复接器速度快,并且波形效果好,无毛刺。

【总页数】4页(P55-58)
【作者】杨湲
【作者单位】西华师范大学电子信息工程学院
【正文语种】中文
【中图分类】TN92
【相关文献】
1.基于FPGA的多路数字信号复分接器的设计
2.通信系统中基于FPGA的数字复接器设计
3.基于FPGA的数字分接器及同步复接器设计
4.基于FPGA的多路视频信息数字复接器的设计
5.基于FPGA的星载高速数据复接器的复接模块设计
因版权原因,仅展示原文概要,查看原文内容请购买。

数字通信原理 第5章

数字通信原理 第5章

30
(5)使用者通路F1
保留给使用者(网络提供者)专用,主要 为特定维护而提供临时的数据/语声通路连接。 (6)比特间插奇偶校验8位码(BIP-8)B1 用作再生段误码性能监测。 (7)比特间插奇偶校验24位码(BIP-N×24)字 节B2B2B2
31
(8)自动保护倒换通路(APS)字节K1和 K2(b1~b5) 两个字节用作自动保护倒换(APS)信令。 (9)复用段远端失效指示(MS-RDI)字节K2 (b6~b8)。 MS-RDI用于向发信端回送一个指示信号, 表示收信端检测到来话故障或正接收复用段告 警指示信号( MS-AIS)。 (10)同步状态字节S1(b5~b8)
(2)虚容器(VC) 用来支持SDH的通道层连接的信息结构,它由容 器输出的信息净负荷加上通道开销(POH)组成,即:
VC-n=C-n+VC-n POH
VC的包逢速率是与 SDH网络同步的,因此不同的 VC是互同步的。
37
而VC内部却允许装载来自不同容器的异步净负荷。
分为高阶虚容器和低阶虚容器。 (3)支路单元和支路单元组 支路单元是提供低阶通道层和高阶通道层之间适 配的信息结构。
TU-n=VC-n+TU-n PTR
(4)管理单元和管理单元组
管理单元提供高阶通道层和复用段层之间适配的 信息结构。
AU-n=VC-n+AU-n PTR
38
(3)复用过程
映射是一种在SDH边界处使各支路信号适配进虚容器 的过程。
定位是一种将帧偏移信息收进支路单元或管理单元的过 程。 复用是以字节交错间插方式把TU组织进高阶VC或把AU 组织进STM-N的过程。
④自动保护倒换字节K4(b1~b4):功能与 高阶通道G1(b5~b7)类似。 ⑤增强型远端缺陷指示K4(b5~b7): ⑥备用比特K4(b8):安排将来使用。

第6章数字信号复接

第6章数字信号复接
码速调整(插入码元 )
2112kbit/ s
复接
二次群 f B 8448 kbit / s
10
数字复接系统的构成
(3)数字复接系统的构成
插入 码元
去掉插入 的码元
8448kbit/ s
2048kbit/ s左右 2112kbit/ s
分别速 率调整
2112kbit/ s 2048kbit/ s左右
7
数字复接基本概念
5、数字复接的方法 ●同步复接——是用一个高稳定的主时钟来控制被复接 的几个低次群,使这几个低次群的数码率(简称码速) 统一在主时钟的频率上(这样就使几个低次群系统达到 同步的目的),可直接复接。 ●异步复接——是各低次群各自使用自己的时钟,由 于各低次群的时钟频率不一定相等,使得各低次群的数 码率不完全相同(这是不同步的),因而先要进行码速 调整,使各低次群获得同步,再复接。
15
同步复接的码速变换与恢复
(2)码速变换过程
码速变换前
速率: 2048kbit/ s
码速变换后
速率: 2112kbit/ s
125μs内:256bit
插入8bit
平 均 每 256÷8 = 32 位码插入1位码
264bit
16
同步复接的码速变换与恢复
码速变换电路如下图:
在写入脉冲(频
在读出脉冲(频率
11
《数字通信原理》 同步复接的码速变换与恢复
同步复接的码速变换与恢复
1、同步复接的概念 同步复接是用一个高稳定的主时钟来控制被复接的
几个低次群,使这几个低次群的数码率(简称码速)统 一在主时钟的频率上,可直接复接。
同步复接不需要码速调整,但需要码速变换。
13

PCM复用技术

PCM复用技术

数字复接与同步技术
7) TSl6:信令与复帧同步时隙,用于传送话路信令,如 呼叫、应答等,在复帧结构下分配使用。
8) TS1~TS15和TS17~TS31:共30个时隙,传送30路话 音或数据信号的8位二进制编码码组。
(2)复帧结构 1) 由16个帧组成,帧周期2ms。 2) 采用共路信令方式,将16个帧的TS16集中起来传送信 令,本路信令与本路语音不在一个时隙里传送。 3) 设复帧中包含F0,F1,…F15共16个帧,则: F0的TS16前4位发复帧同步码“0000”,第6位A2为复帧 失步告警码,其余位码备用,可暂发“1”;F1~F15的TS16 前4位码用来依次传送1~15话路的信令码,后4位则依次传 送16~30话路的信令码。
图6.3 同步时分复用原理图
数字复接与同步技术
2.异步时分复用(STDM):又被称为统计时分复用或 智能时分复用(ITDM),允许动态分配信道的时间片,以 实现按需分配。如果某路信号源没有信息发送,则允许其他 信号源占用这个时间片,这样可大大提高信道的利用率,但 控制复杂。其原理如图6.4所示。
图6.4 异步时分复用原理图
数字复接与同步技术 图6.5 PCM30/32路制式基群帧结构
数字复接与同步技术
(1)帧结构 1) 帧周期:125s为1个抽样周期。 2)32个时隙,帧长为32×8=256bit。 3) 每时隙8bit,时隙的时间宽度为125÷32=3.9s。 4) 每比特时长为125÷256=0.488s。 图6.5 PCM30/32路制式基群帧结构 5 ) PCM30/32 路 系 统 一 次 群 的 总 的 码 速 率 为 fb=8 000×[(30+2)×8]=2.048Mbit/s。 6) TS0:帧同步码、监视码时隙,接收端在识别出帧同步 码组后,即可建立正确的路序。 偶数帧TS0:用于传送帧同步码,码型为0011011; 奇数帧TS0:第2位码固定发送“1”,作为监视码,监测 出现假同步码组;第3位码为失步告警用,以A1表示;第4~ 8位码为国内通信用,暂时定为“1”。 每一帧TS0的第1位留给国际通信用也可用于CRC校验码, 不用时固定发“1”。

数字复接

数字复接



采用2Mb/s基群数字速率系列和复接等 级具有如下一些好处: (1)复接性能好,对传输数字信号结构没 有任何限制,即比特独立性较好; (2)信令通道容量大; (3)同步电路搜捕性能较好(同步码集中 插入); (4)复接方式灵活,可采用N~(N+1)和 N~(N+2)两种方式复接; (5)2Mb/s系列的帧结构与数字交换用的 帧结构是统一的,便于向数字交换统一化方向 发展。
FDMA and TDMs
frequency
time TDMA
frequency time
第一节
二、TDM原理
时分复用(TDM)原理
1、TDM系统组成(示意图) A、发送端 旋转开关描述时分作用,轮流接通第一到第K路信 号。 旋转开关每旋转一周,完成一次时隙分配,一周 时间 称一帧,每接通一路,就是每一帧取一次样。 一帧时间就是信号的取样周期TS 。


这样, 对每路信号的处理时间 (抽样、量化和编码)不到1 μs, 实际 系统只有0.95 μs(这种对120路话音信号 直接编码复用的方法, 称为PCM复用)。 如果复用的信号路数再增加, 比如480路, 则每路信号的处理时间更短。 要在如此 短暂的时间内完成大路数信号的PCM复 用, 尤其是要完成对数压扩PCM编码, 对电路及元器件的精度要求就很高, 在 技术上实现起来也比较困难。
第二节
PCM基群帧结构
3、规定:每16帧构成一个复帧(传送共路信令)。 4、TS16 ⑴ 第F0子帧中的TS16 0 0 0 0 × A2 × ×(固定为复帧同步码) ×:保留(备用)。 A2:复帧失步对告码 A2 = 1 失步 A2 = 0 同步
⑵ 第F1— F15子帧中的TS16
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

1 湖南文理学院课程设计报告 课程名称: 通信系统课程设计 系 部: 电气与信息工程学院 专业班级: 通信08102班 学 号: 200816020229 学生姓名: 王恒一 指导教师: 王立 完成时间: 2011-12-26 报告成绩:

评阅意见:

评阅教师 日期 2

目 录 摘 要............................................................. 1 第一章 设计简介及方案论述.............................................. 1 1.1数字复接概述.................................................... 1 1.2设计目的和设计要求:............................................ 1 1.2.1设计目的 .................................................. 1 1.2.2设计要求 .................................................. 1 第二章 同步数字复接器的总体设计........................................ 2 2.1四路同步复接器的原理框图模型.................................... 2 2.2系统的设计与实现................................................ 4 2.2.1系统顶层设计 .............................................. 4 2.2.1.1四路同步复接器的VHDL建模............................ 4 2.2.2系统的底层设计 ............................................ 7 2.2.2.1分频器的建模与VHDL程序设计.......................... 8 2.2.2.2内码产生器.......................................... 10 2.2.2.3内码控制器.......................................... 11 2.2.2.5输出模块............................................ 15 第三章 问题及分析解决方法............................................. 17 3.1时延问题以及分析处理........................................... 17 3.2毛刺信号问题以及分析处理....................................... 17 3.3 VHDL语言调试过程中遇到的一些问题.............................. 18 致 谢.............................................................. 18 参考文献.............................................................. 19 1

摘 要 本文主要介绍了基于CPLD/FPGA可编程逻辑器件的同步数字复接器设计。在现代数字通信网中,我们经常为了提高传输效率,需要将若干路低速数字信号合并成一路高速数字信号,以便通过高速信道进行数据传输。实现此功能的数字设备成为数字复接系统。在数字复接系统中,发送端主要由时钟产生、码速调整、复接三部分组成,接收端主要由定时脉冲形成、分接、码速恢复三部分组成。 本文在深入了解可编程逻辑器件及硬件描述语言的基础上,完成了同步数字复接器的分块建模,包括分频器、内码控制器、内码产生器、时序产生器和输出电路五大模块,以及相应的VHDL实现过程,对在设计过程中遇到的毛刺现象等问题进行了讨论,并在信号提取方面有了进一步的认识。 【关键词】CPLD/FPGA VHDL 数字复接 数字分接 2

Abstract In this paper, based on CPLD/FPGA programmable logic devices and hardware description language VHDL, to achieve synchronous digital multiplexer design. In modern digital communication networks, we often order to improve the transmission efficiency, the need for a number of low-speed digital signal path all the way into high-speed digital signals, in order to carry out high-speed data channel. Achieve this function digital devices known as digital multiplexer system. Multiplexer in the digital system, the sending end by the clock generation, code speed adjustment multiplexer is composed of three parts, the receiving end from time to time by the pulse shape, tap, code speed the restoration of three parts. The block modeling of Synchronous Digital Multiplexer is based on in-depth understanding of programmable logic devices and hardware description language, including the frequency divider、Code controller、Code generator、time program controller and output circuit, as well as the realization of the corresponding VHDL processes encountered in the design of glitches and other issues were discussed, and signal extraction in a further understanding of aspects. 【Key words】CPLD/FPGA VHDL digital multiplexing digital demulplexing 1

第一章 设计简介及方案论述 1.1数字复接概述 在时分制的PCM通信系统中,为了扩大传输容量,必须提高传输速率。传输路数越多,每路样值8比特码占用的时间就越小,每个比特的时宽就越小,对应的频宽(传输速率)就越大。 一个样值(8比特)占用的时宽 基 群: 3.9us 二次群: 0.997us 三次群: 0.23us 四次群: 0.057us 高次群的轮流采样在技术上不可能实现,只能采用数字复接方式实现高次群的传输。我们把这种两路或两路以上的低速数字信号合并成一路高速数字信号的过程称为数字复接。 在时分制的PCM通信系统中,为了扩大传输容量,提高传输效率,必须提高传输速率。也就是说想 办法把较低传输速率的数据码流变换成高速码流。数字复接终端就是这种把低速率码流变换成高速率码流的设备。数字复接系统由数字复接器和数字分接器两部分构 成。把两个或两个以上的支路数字信号按时分复用方式合并成单一的合路数字信号的过程称为数字复接,把完成数字复接功能的设备称为数字复接器。在接收端把一 路复合数字信号分离成各支路信号的过程称为数字分接,把完成这种数字分接功能的设备称为数字分接器。数字复接器和数字分接器和传输信道共同构成了数字复接系统

1.2设计目的和设计要求: 1.2.1设计目的 通过对同步复接器的建模和设计,掌握同步复接的原理以及应用。 1.2.2设计要求 (1)阐述同步复接原理; (2)进行同步复接器的建模和设计; (3)写出详细的设计报告。 2

第二章 同步数字复接器的总体设计 2.1四路同步复接器的原理框图模型 简单的思路同步复接器组成框图如图6。为了简单和容易实现,坚定设计任务要求为:同步时钟为256kHz,每个时隙为8 位,四路支路信码可通过拨码开关预置;四路支路信码以同步复接方式合成一路帧长为32 位复用串行码。其中一个时隙(一路支路信号)作为帧同步码并去为x1110010(巴克码),因此数据码实际为三路共24 位码。

四路同步复接器原理框图模型 同步复接信号的帧结 3

框图说明 (1)分频器1:4.096MHZ的晶体振荡器方波信号经分频后,得到256KHZ的时钟信号。 (2)八选一数据选择器:在硬件功能上相当于74LS151数据选择器,其功能表如表5-2所示。 (3)分频器2、译码器:其功能是产生四路时序信号,以控制选通开关,依次按路(每路八位)选通四路支路码,并合并成一路复用串行码。译码器的功能表如表5-2所示。 (4)计数器:由于在每个数据选择器中有八位数据需要选择,即有八种状态,因此需要八种控制信号,依次选择每路支路信号的每一位,并按位以时钟节拍送入支路选通开关,等待时序信号控制。 (5)拨码器:每路的拨码器为八位开关,往上拨,则对应的那一位为高电平,往下拨则为低电平。采用拨码器的好处,在此相当于提供了一个任意置数的四路数字信源,特别适合检验系统的设计结果。 时序信号与对应的合路信号及其帧结构 依照原理框图和上述功能表,用波形表示各类信号产生过程和同步复用信号的产生,如图7所示。

时序信号及对应的合路信号帧结构

相关文档
最新文档