采用AD9833DDS芯片实现水声遥控信号的合成
ad9833产生正弦波使用说明

Writing 0x3FFF
2011-10-11
12
实现方案( 实现方案(七)
写相位寄存器
D15.D14必须置为11, 寄存器被存储 D13决定哪个
2011-10-11
13
谢谢!
宋宁
songning.psups@
2011-10-11
14
AD9833型可编程波形发生器是一款为各种需要得到高精度正弦波、三角波、 方波信号的应用而设计的器件,该器件采用第三代频率合成技术——直接数字频率合 成技术,以“相位”的概念进行频率合成,不仅可以产生不同频率的正弦波,而且可 以控制波彤的初始相位,还可以产生三角波和方波。
2011-10-11
3
研究现状
传统方法
传统的频率合成器有直接频率合成器和锁相环两种。直接频率合成方法但 由于锁相环式频率合成器具有很好的窄带跟踪特性。 直接频率合成方法优势,劣势: 具有频率转换时间短、噪声性能好等优 点。采用大量的倍频、分频、混频和滤波环节,导致直接频率合成器的结构 复杂、体积庞大。 锁相环合成方法优势,劣势: 可以很好地选择所需频率信号,抑制杂散 分量,并且避免了大量的滤波器,有利于集成化和小型化。但由于锁相环本 身是一个惰性环节,锁定时间较长,故频率转换时间较长。除此之外,由模 拟方法合成的正弦波的参数都很难控制。
2011-10-11
4
研究现状( 研究现状(二)
DDS
优势:
相对带宽很宽,频率转换时间极短(可小于20ns),频率分辨率很高(典型值为 0.001Hz),全数字化结构便于集成,输出相位连续,频率、相位和幅度均可实现程控。
劣势:
由于集成电路器件的速度限制,目前DDS 的上限频率还不能做得很高。
2011-10-11
频率合成技术DDS介绍—AD系列

频率合成技术DDS介绍—AD系列常用的频率合成技术(FS, Frequency Synthesis)有模拟锁相环、数字锁相环、小数分频锁相环(fractional-N PLL Synthesis)等,直接数字合成(Direct Digital Synthesis-DDS)是近年来新的FS技术。
1.频率合成技术的发展现状由于直接数字频率合成器采用全数字方式实现频率合成,它直接对参考正弦时钟进行抽样和数字化,然后通过数字计算技术进行频率合成。
因此,它具有其它频率合成方法无法比拟的优点,频率转换速度快、频率分辨率高、输出相位连续、可编程、全数字化易于集成、体积小、功耗低等。
直接数字频率合成器在现代电子器件、通信技术、医学成像、无线、PCS/PCN 系统、雷达、卫星通信等众多领域得到了各方应用。
2.DDS与模拟PLL性能比较(1)输出分辨率小只要相位累加器的位宽足够大,参考时钟频率足够小,则分辨率可以很小:AD9850(参考时钟频率fc=125MHz)的相位累加器为32位,分辨率0.03Hz;AD9830(参考时钟频率fc=50MHz)的相位累加器为32位,分辨率0.012Hz;AD9852(参考时钟频率fc=300MHz)的相位累加器为48位,分辨率1*10-6Hz。
相反,模拟锁相环的合成器的分辨率为1KHz,它缺乏数字信号处理的固有特性。
(2)输出频率变换时间小一个模拟锁相环的频率变换时间主要是它的反馈环处理时间和压控振荡器的响应时间,通常大于1ms。
整片DDS合成器的频率变换时间主要是DDS的数字处理延迟,通常为几十个ns(AD9850最小43ns)。
(3)调频范围大一个负反馈环的带宽输出参考频率决定了模拟锁相环的稳定的调频范围;整片的DDS合成器是不受稳定性的影响的,在整个Nyquist频率范围内是可调的。
(4)相位噪声DDS优于PLL的最大优势就是它的相位噪声。
由于数字正弦信号的相位与时间成线形关系,整片的DDS输出的相位噪声比它的参考时钟源的相位噪声小。
AD9833 数控频率计

国家电工电子实验教学中心电子系统课程设计设计报告设计题目:数控脉冲信号发生器学院:电子信息工程学院专业:自动化0903班学生姓名:胡晋学号:09212068指导教师:马庆龙2012 年 1 月 2 日目录1设计任务要求 (2)1.1 任务 (2)1.2 设计要求 (2)1.2.1 基本部分 (2)1.2.2 发挥部分 (2)2 设计方案及论证 (2)2.1 任务分析 (2)2.2 方案比较 (3)2.3 系统结构设计 (5)2.4 具体电路设计 (5)2.4.1 单片机与人机交互电路 (5)2.4.2 DDS模块电路 (6)2.4.3 信号放大模块电路 (8)3 制作及调试过程 (9)3.1 制作与调试流程 (9)3.2 遇到的问题与解决方法 (9)4 系统测试 (9)4.1 测试方法 (9)4.2 测试数据 (10)4.3 数据分析和结论 (10)5 系统使用说明 (10)5.1 系统外观及接口说明 (10)5.2 系统操作使用说明 (12)6 总结 (13)6.1 本人所做工作 (13)6.2 收获与体会 (13)6.3 缺陷与不足 (13)6.4 对本课程的建议 (14)7 参考文献 (14)附录一单片机主程序流程图 (15)1设计任务要求1.1 任务设计并制作一个数字控制脉冲信号发生器。
1.2 设计要求1.2.1 基本部分(1)输出1kHz~15kHz的方波脉冲信号,占空比50%,波形良好,无明显失真。
(2)信号发生器输出电阻不限,在负载电阻为100Ω时,输出脉冲信号电平满足TTL电平要求。
(3)输出信号频率可通过拨码开关输入二进制数字预置,步进频率1kHz(即可输出信号频率1kHz、2kHz、3kHz、……、15kHz),要求拨码开关所预置的二进制数值即为输出频率值(单位:kHz)。
输出信号频率的精度和稳定度要求优于10-4。
1.2.2 发挥部分(1)输出信号频率范围2.0kHz~20.0kHz,步进频率0.1kHz(即可输出信号频率2.0kHz、2.1kHz、2.2kHz、……、19.9kHz,20.0kHz)。
DDS芯片AD9832的原理及应用

DDS芯片AD9832的原理及应用2006.05.07 湖南大学电气与信息工程学院江玉蓉周有庆吴桂清来自:国外电子元器件摘要:AD9832是AD公司生产的直接数字频率合成器。
它体积小、重量轻、操作方便,同时具有极高的频率辩率。
文章介绍了直接数字频率合成器(DDS)AD9832的原理,分析了AAD9832的内部结构、引脚功能以及在高频测试仪中的应用。
关键词:直接数字频率合成器 DDS AD9832 高频测试仪直接数字频率合成是一种新的频率合成技术和信号产生方法。
直接数字频率合成器(DDS)具有超高速的频率转换时间,极高的频率分辨率和较低的相位噪声,在频率改变与调频时,DDS器件能够保持相位的连续,因此很容易实现频率、相位和幅度调制。
此外,该器件还具有可编程控制的突出优点。
因此,直接数字频率合成器得到了越来越广泛的应用,成为当今电子系统及设备中频率源的首选器件。
1 DDS的基本原理DDS的原理框图如图1所示。
图中相位累加器可在每一个时钟周期来临时将频率控制码所决定的相位增量Δphase累加一次,如果记数大于2N,则自动溢出,而只保留后面的N位数字于累加器中。
正弦查询表ROM用于实现从相位累加器输出的相位值到正弦幅度值的转换,并根据输入到正弦查询表ROM的相位值取出ROM中与其对应的数字量,然后送到DAC中将其转变为模拟量,最后通过滤波器输出一个很纯的正弦波信号。
其输出频率fout与时钟频率fclk及频率控制码决定的相位增量Δphase有关。
可用下式算出:fout=(Δphase/2N)fclk式中,N是相位累加器的比特数。
根据采样定理,DDS的最高输出频率应小于fclk/2,而实际只能达到40%fclk。
DDS的最小频率分辨率可由下式给出:Δfmin=fclk/2N因此,只要N足够大,即累加器的位数具有足够的长度,以能得以所需的频率分辨率。
2 AD9832芯片介绍2.1 AD9832的内部结构AD9832是AD公司生产的一款完整的DDS芯片,它的最高时钟频率可达25MHz。
ad9833产生正弦波使用说明

5
研究内容
结构框图(耦合?VDD/CAP?)
2011-10-11
6
实现方案( 实现方案(一)
SPI协议
SCLK — Serial Clock (output from master) MOSI/SIMO — Master Output, Slave Input (output from master) MISO/SOMI — Master Input, Slave Output (output from slave) SS — Slave Select(active low; output from master) Example: AD9833 从进主出 , AD7980 主进从出
Writing 0x3FFF
2011-10-11
12
实现方案( 实现方案(七)
写相位寄存器
D15.D14必须置为11, 寄存器被存储 D13决定哪个
2011-10-11
13
谢谢!
宋宁
songning.psups@
2011-10-11
14
传统方法
传统的频率合成器有直接频率合成器和锁相环两种。直接频率合成方法但 由于锁相环式频率合成器具有很好的窄带跟踪特性。 直接频率合成方法优势,劣势: 具有频率转换时间短、噪声性能好等优 点。采用大量的倍频、分频、混频和滤波环节,导致直接频率合成器的结构 复杂、体积庞大。 锁相环合成方法优势,劣势: 可以很好地选择所需频率信号,抑制杂散 分量,并且避免了大量的滤波器,有利于集成化和小型化。但由于锁相环本 身是一个惰性环节,锁定时间较长,故频率转换时间较长。除此之外,由模 拟方法合成的正弦波的参数都很难控制。
2011-10-11
7
AD9832原理及应用

AD9832原理及应用AD9832是一款数字频率合成器芯片,由ADI(Analog Devices Inc.)公司推出,通过数字和模拟技术实现了高精度和高稳定性的频率生成功能。
AD9832常用于信号发生器、通信设备、测量仪器等电子设备中,能够生成多种频率和波形的信号。
AD9832的原理基于直接数字频率合成(Direct Digital Frequency Synthesis, DDS)技术。
该技术通过数字控制的方式,以数字信号产生器为核心,输出高精度和稳定性的频率信号。
DDS技术的核心是相位累积器(Phase Accumulator)和相位查找表(Phase Look-Up Table),将输入的参考时钟频率与相位累积器和相位查找表结合,生成目标输出频率。
1.双路输出:AD9832能够同时输出两个相位不同的信号,可用于实现正交调制等应用。
2.高分辨率:相位累积器的位数决定了AD9832输出频率的精度,AD9832具有28位的相位累积器,具有很高的分辨率。
3.高稳定性:AD9832内部集成了温度传感器和电压基准源,能够自动校准并补偿温度和电压的变化,保证了输出频率的稳定性。
4.SPI接口:AD9832采用SPI接口与外部控制器通信,可以实现频率和相位的动态修改。
5.工作电压范围广:AD9832能够在单电源供电范围2.3V至5.5V内正常工作,适用于不同应用场合。
1.信号发生器:AD9832能够生成多种频率和波形的信号,可以用于产生测试信号、校准仪器等,在电子测试和研发领域有广泛应用。
2.通信设备:AD9832在通信设备中可用于频率调制、解调和时钟同步等功能,如频率合成器、调制解调器等。
3.测量仪器:AD9832能够精确生成特定频率的信号,用于频率测量、频谱分析等仪器,如频谱分析仪、网络分析仪等。
4.音频设备:AD9832可以用于音频合成和音频调制,如合成器、音频调制器等。
5.其他应用:AD9832还可以应用于医疗设备、雷达技术、无线电广播、遥控器等领域,具体应用由用户根据需求设计。
dds信号发生器
电信1202班
人人卓越作品展示
作品名称:
简单介绍:DDS 即直接数字频率合成。
本作品综合考虑性能及成本,决定用ADI 公司的AD9833作为DDS 芯片。
主控芯片用TI 公司的MSP430F2254。
用AD603作为程控放大器控制输出信号的幅值,在输出口加上峰值检测,实现峰峰值的闭环控制,输出电压更加精确。
模拟开关选择输出的波形类型,五阶椭圆滤波滤除杂波。
为满足题目驱动大负载的需求,在最后加一个BUF634缓冲器放大电流,以
达到驱动大负载的目的。
小组成员介绍
组长:张国昌
其余成员:熊吉、沈豪健、罗林溢
心得体会:通过这次人人卓越计划,我们组成员通过几个月的
努力做出了一个完整的成品,虽然这其中的过程比较苦涩艰
辛,但是在我们组成员的相互鼓励下,我们还是坚持下来了。
在期间,我们从零开始学习信号、430单片机等一些知识,然后用于实践。
用altium designer 软件设计PCB 板,发到工厂去做出来,并通过手工焊接出成品。
这个过程虽然艰苦,但是当我们看到示波器上一个个漂亮的正弦波
时,我们都觉得这是值得的。
基于DDS的基本原理设计的低频信号发生器
基于DDS的基本原理设计的低频信号发生器低频信号发生器是一种能够产生低频电信号的设备,广泛应用于电子、通信、声学等领域的实验、测试和调试中。
在设计低频信号发生器时,基于DDS(Direct Digital Synthesis,直接数字合成)的原理,可以有效地生成稳定、精确的低频信号。
DDS基本原理:DDS是一种采用数字技术直接产生波形信号的技术,其基本原理是利用数字计算机和其它逻辑电路将高稳定度的时钟信号分频,通过DAC(数字模拟转换器)输出相应的模拟信号。
具体步骤如下:1.频率和相位累加器:DDS中的关键元件是频率和相位累加器。
频率累加器根据输入的控制字频率,以固定的速度递增或递减,并产生一个周期范围内的数字相位输出。
相位累加器则将相位信息输出给DAC。
2.正弦波表:DDS中会预先存储一个周期范围内的正弦波表。
相位输出经过插值之后,会得到一个数值,然后该数值通过正弦波表查表,得到该相位上的正弦波取样值。
3.插值滤波器:DDS通常采用插值滤波器对正弦波表输出进行低通滤波,以去除高频噪声成分。
1.选择合适的时钟源和DDS芯片:首先需要选择一个高稳定度的时钟源,如TCXO(温度补偿型晶体振荡器)。
然后选择合适的DDS芯片,如AD9850或AD9833,这些芯片已经有成熟的设计方案和丰富的技术资料。
2.建立控制电路:根据DDS芯片的规格书和应用电路设计指南,使用微控制器或PLC实现控制电路。
该电路应能够控制频率、相位和幅度等参数,并能与外部设备进行交互。
3.数字信号处理:在设计中,需要进行一系列的数字信号处理,包括频率累加器和相位累加器的递增或递减实现,正弦波表查表的插值运算,以及插值滤波器的设计和滤波处理等。
4.输出电路设计:输出电路应采用高精度DAC进行数字模拟转换,并根据设计要求进行滤波和放大等处理,以产生稳定、精确的低频信号。
5.整体系统测试与调试:完成设计后,需要对整个系统进行全面测试和调试,包括频率范围测试、频率精度测试、稳定度测试、波形畸变测试等。
基于DDS的低频信号发生器的设计
基于DDS的低频信号发生器的设计发布时间:2023-07-21T07:08:48.136Z 来源:《科技潮》2023年14期作者:沙莎[导读] 信号发生器是一种能提供各种频率、波形和输出电平电信号的设备,在生产实践和科技领域中有着广泛的应用。
各种波形曲线以用三角函数方程式来表示。
长春电子科技学院吉林长春 130012摘要:随着现代测量技术和现代通信技术的发展,信号源通常都要求要有具备高稳定度和高精度。
直接数字频率合成(DDS)技术的出现为新一代信号发生器的设计与实现提供了理论依据和技术支持。
本文将在概述信号发生器以及DDS的基础上,对基于DDS的低频信号发生器设计展开探讨。
关键词:DDS;低频信号发生器;设计1相关概述1.1信号发生器信号发生器是一种能提供各种频率、波形和输出电平电信号的设备,在生产实践和科技领域中有着广泛的应用。
各种波形曲线以用三角函数方程式来表示。
能够产生多种波形,如三角波、锯齿波、矩形波(含方波)、正弦波的电路被称为函数信号发生器。
1.2 DDSDDS一般指DDS信号发生器,DDS信号发生器采用直接数字频率合成(Direct Digital Synthesis,简称DDS)技术,把信号发生器的频率稳定度、准确度提高到与基准频率相同的水平,并且可以在很宽的频率范围内进行精细的频率调节。
采用这种方法设计的信号源可工作于调制状态,可对输出电平进行调节,也可输出各种波形。
2基于DDS的低频信号发生器设计2.1系统设计的基本原理系统采用单片机的MSP430F149为控制核心,对DDS芯片AD9833进行控制和配置,匹配相对参数,输入相关的数值,得到幅值、波形以及频率的信号的变化情况。
如图1所示,鉴于矩形键盘有利于信号频率、幅值以及波形参数的输入,所以输入键盘采用4*4的矩形键盘。
一般情况下,输出波形的过程中会有干扰出现,应采取措施避免干扰,文中采取限幅滤波法进行滤波。
AD9833的波形幅值为0.65V,远远小于实际应用中所需的幅值,不能满足需求,应将过滤之后的波幅值放大。
AD9833应用笔记
AD9833是可编程波形发生器,能够产生正弦波、三角波、方波输出。
波形发生器广泛应用于各种测量、激励和时域响应领域,AD9833无需外接元件,输出频率和相位都可通过软件编程,易于调节,频率寄存器是28位的,主频时钟为25MHz时,精度为0.1Hz,主频时钟为1MHz时,精度可以达到0.004Hz。
可以通过3个串行接口将数据写入AD9833,这3个串口的最高工作频率可以达到40MHz,易于与DSP和各种主流微控制器兼容。
AD9833的工作电压范围为2.3V-5.5V。
AD9833还具有休眠功能,可使没被使用的部分休眠,减少该部分的电流损耗,例如,若利用AD9833输出作为时钟源,就可以让DAC休眠,以减小功耗,该电路采用10引脚MSOP型表面贴片封装,体积很小。
AD9833的主要特点如下:频率和相位可数字编程;工作电压为3V时,功耗仅为20mW;输出频率范围为0MHz-12.5MHz;频率寄存器为28位(在25MHz的参考时钟下,精度为0.1Hz);可选择正弦波、三角波、方波输出;无需外界元件;3线SPI接口;温度范围为-40℃-+105℃。
2 AD9833的结构及功能2.1 电路结构AD9833是一块完全集成的DDS(Direct Digital Frequency Synthesis)电路,仅需要1个外部参考时钟、1个低精度电阻器和一个解耦电容器就能产生高达12.5MHz的正弦波。
除了产生射频信号外,该电路还广泛应外于各种调制解调方案。
这些方案全都用在数字领域,采用DSP技术能够把复杂的调制解调算法简化,而且很精确。
AD9833的内部电路主要有数控振荡器(NCO)、频率和相位调节器、Sine ROM、数模转换器(DAC)、电压调整器,其功能框图如图1所示。
AD933的核心是28位的相位累加器,它由加法器和相位寄存器组成,每来1个时钟,相位寄存器以步长增加,相位寄存器的输出与相位控制字相加后输入到正弦查询表地址中。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
o一 2 N
D C作为信号源的方案越来越不能满 的精确度、分辨率及稳定度的要求。 A 足现代水声通信 的需求 ,尤其是对 比
式中 :K 是由外部控制电路来预
本文给出的是用于海 缆水声遥控 置的。当时钟频率f ^ 与相位累加器位数
浮标定位系统的信号产 N一定时,输出频率 f仅仅取决于 K。 n 生 电路 ,由于采用 D S K为频率控制字: D 技术 ,整个 电路软硬件
水声通信质量。而作为水声信号发射 广为应用的一项频率合成 技术 ,它具
器 的信号产生单元 ,更是整个通信系 有频率转换时间短、 频率分辨率高、 输 D S基本工作原理是 :每产生一个时 D 统信源的核心部件。早期 的信号产生 出 相 位 连 续 和 使 用 灵 活 等 特 点 。 钟脉冲 ,相位累加器就将累加器输 出
浦) 公司的A M7处理 器L C 18配合 ,开发的便携式水声遥控 发射 连续信号 的相位 出发 ,将一个正弦信 R P 24
器 已获得 成 功 应 用 。
号取样、 量化 、 编码, 形成一个正弦函
数表储存在 R M 中。 O 合成时改变相位
增量 , 由于相位增量不同, 一个周期内
为参 考时钟时 ,理论上最大 输出频率 传播速度为 10 米 , 2 0 秒
为1. H ( 2 M z实际输出大概是参考时钟 左右 ,在遥控 的距离 内 5
的 4 %) 0 ,输 出频率的频率分辨率约为 信号的传输时间长达数
0 5 z 当采用 1 z .H , 0 MH 作为参考时钟 秒钟 。为保证工作的可
如图 2 所示。 MF K S 方式, 其时序波形
所示。 遥控信号的 MC K 5脚) L ( 为外部参考频率信号 如 图4
的输入端, D T (脚) S L 7 、 … 和 “ ”代码分别用 S A A6 、 C I 脚) q 0 1
维普资讯
Idu t n r n sr Co t y ol
采用A 9 3 D 芯片实现水声遥控信号的合成 D 83 S D
北京工业大学电子信息与控制工程学院 王铁流 罗维平 83D 9 3 DS芯片产生水声遥控信号的电路 设计方案。由于采用 D S芯片 A 9 3 D D 8 3I作原理 DD S技术 ,使整个 电路 的软硬件结构十分 简单。该芯片与NX ( P 恩智 AD 83中使用的 D 93 DS技术是从
关键 词 : 水声 遥控 ;信 号合 成 ;A M 处理 器 ;D S R D
引言
中的重要部分 ,它的性 能直接影响到
较复杂的相位调制 , 精度、 分辨率和稳 的取样 点数也不 同,这样 产生 的正弦 信号频率也就不 同,从而达到频率合
水声信号发射器是水声通信技术 定度不高。
直接数字频率合成( S DD )是 目前 成的效果。 DDS工 作原理框 图如 图 1 所示 。
进一步扩展 。而伴 随着水声通信领域 些性能非常适合 用来作为水声信号发 的字长为 N,则 D S输出频率为 : D 的发展 , 对水声信号的调制、 发送的要 射器的信号产生单元 ,可 以满足现代
求也越来越高 ,因此 ,单独 由单片机 水声通信对信号 建立 时间、输 出频率
J
,
一
磁
时 ,最大输出频率为 0 MHz . 5 ,输 出的 靠性 ,在满足使用要求 频率分辨率约为00 4 z . H 。根据不 同输 的前提下信号的传输码 0 出范围和精度要求,可选用不 同的参 率设计 的很低。水声发 考时钟来实现 。 D 83 A 9 3 采用 1 个管脚 射器发射的遥控信号采 0 的MS P O 封装结构 , 其管脚结构示意图 用 非 相 干 调 制 中 的
由于水声信号频率 不高 ,后来开始使 可通过软件编程控制。该芯片 内部有 与该相位对应单元 中的幅度量化编码 用单片机控制D AC技术的水声信号发 2 8位 的频率 寄存器 ,主频 时钟 为 2 值 ,经 D A转换器将其转换为模拟取 5 / 生器 , 可以达到较好的效果。 但是C U MHz ,精度为 01 z P 时 . H ,除了产生正 样值 ,再经低通滤波器平滑得到符合 在逐点控制 D C输出时要 占用大量机 弦波、 A 三角波 、 方波之外还可产生各种 要求的模拟信号 。 时,影响了设备 的显示和操作功能的 调制信号 , 其最大功耗仅为2m 这 0 W。 设参考时钟频率为 , 相位累加器
单元都是使用数 字电路和模拟 电路等 AD 8 3 DI 9 3是A 公司生产的一款低功耗 的累积相位 与预置的相位增 量相加 , 分立元件搭建而成, 在体积、 效率和信 D DS可编程波形发生器 该芯片无需 然后以相加后的结果作为地址 ,对波
号质量都难以满足便携式设备的要求。 外接元件 ,输出信号 的频率和相位都 形 R M 进行寻址 ,取出波形 R M 中 O O
,
芯片来实现 。对于复杂 的调制信号 , 通过A M7 R
, =o 0 且 N
( 3 )
处理器 L C 1 8 P 2 4 编程控
D S的最大输出频率  ̄N q i 采 制A 9 3 , D ty us t D 8 3 硬件上也无 样定理决定 , 即为f2 A 8 3 /。 D9 3 的频率 须变动 控制字是2 位 , 以当采用2 MH 作 8 所 5 z 水声信号在水 中的
图 1D S工作 原 理框 图 D
=
结构十分简单。
芋0 J C ,
( 2 )
w wep . mc 2 0 . 童弓蔗品t暴 8 w . wc . e o n・ 0 7 5 3
维普资讯
当K I = 时,D DS所能产生的正弦 简单 ,很容易采用 D DS 信号的最低频率即频率分辨率为: