实验三触发器及应用
触发器的功能及应用

实验五触发器的功能及应用一、实验目的1、学会测试触发器逻辑功能的方法。
2、进一步熟悉RS触发器、集成JK触发器和 D触发器的逻辑功能及触发方式。
3、进一步熟悉数字逻辑实验箱中单脉冲和连续脉冲发生器的使用方法。
二、实验仪器及设备1、数字逻辑实验台2、万用表 1只3、双踪示波器XJ4328\XJ4318 一台4、元器件:74LS00、74LS74 各1块,74LS20、74LS76 各1块导线若干三、实验线路图四、实验内容(简单实验步骤、实验数据及波形)1、基本RS触发器逻辑功能测试利用数字逻辑实验箱测试由与非门组成的基本RS触发器的逻辑功能,R、S接电平开关,Q、Q2、集成JK触发器逻辑功能测试(1) 直接置0和置1端的功能测试(2)JK逻辑功能的测试按下表测试并记录JK触发器的逻辑功能(表中CP信号由实验箱操作板上的单次脉冲发(3)JK触发器计数功能测试使触发器处于计数状态(J=K=1),CP信号由实验箱操作板中的连续脉冲(矩形波)发生器提供,可分别用低频(f= 1~10HZ)和高频(f=20~150KHZ)两档进行输入,分别用实验箱上的LED电平显示器和XJ4328双踪示波器观察工作情况,记录CP与Q的工作波形,Q状态更新发生在CP的下降沿。
Q信号的周期是CP信号周期的两倍。
3、集成D触发器逻辑功能测试(1)D触发器逻辑功能的测试按下表测试并记录D触发器的逻辑功能(表中CP信号由实验箱操作板上的单次脉冲发(2) D触发器计数功能测试使触发器处于计数状态(D= ),CP端由实验箱操作板中的连续脉冲(矩形波)发生器提供,可分别用低频(f= 1-10HZ)和高频(f=20-150KHZ)两档进行输入,分别用实验箱上的LED电平显示器和XJ4318/XJ4328双踪示波器观察工作情况,记录CP与Q的工作波形, Q 状态更新发生在CP的上升沿。
Q信号的周期是CP信号周期的两倍。
五、实验结果分析(回答问题)1、画出工作波形图。
实验三锯齿波同步移相触发电路实验

实验三锯齿波同步移相触发电路实验一、实验目的(1)加深理解锯齿波同步移相触发电路的工作原理及各元件的作用。
(2)掌握锯齿波同步移相触发电路的调试方法。
二、实验所需挂件及附件锯齿波同步移相触发电路I、II由同步检测、锯齿波形成、移相控制、脉冲形成、脉冲放大等环节组成,其原理图如图3-6所示。
图3-6锯齿波同步移相触发电路I原理图由V3、VD1、VD2、C1等元件组成同步检测环节,其作用是利用同步电压UT来控制锯齿波产生的时刻及锯齿波的宽度。
由V1、V2等元件组成的恒流源电路,当V3截止时,恒流源对C2充电形成锯齿波;当V3导通时,电容C2通过R3、V3放电;调节电位器RP1可以调节恒流源的电流大小,改变对电容的充电时间,从而改变了锯齿波的斜率;控制电压Uct 、偏移电压Ub和锯齿波电压在V5基极综合叠加,从而构成移相控制环节,RP2、RP3分别调节控制电压Uct和偏移电压Ub的大小;V6、V7构成脉冲形成放大环节,C5为强触发电容用于改善脉冲的前沿,由脉冲变压器输出触发脉冲,电路的各点典型波形如图3-7所示。
本装置设有两路锯齿波同步移相触发电路,分别为I和II,它们在电路上完全一样,只是锯齿波触发电路II输出的触发脉冲相位与I恰好互差180O,供完成单相整流及逆变电路实验用。
电位器RP1、RP2及RP3均已安装在挂箱的面板上,同步变压器副边已在挂箱内部接好,所有的测试信号均在面板上引出。
四、实验内容(1)锯齿波同步移相触发电路的调试。
(2)锯齿波同步移相触发电路各点波形的观察和分析。
五、思考题(1)锯齿波同步移相触发电路有哪些特点?答:其基本构成与正弦波触发器相似,包含同步移相、脉冲形成与脉冲输出三大基本部分。
其不同之处在于以锯齿波同步信号电压代替正弦波同步信号电压,以及增设了双脉冲环节、脉冲封锁环节及强触发环节等辅助环节。
这种电路需要的触发功率较小,并且电路简单,工作可靠,使用也比较方便。
(2)锯齿波同步移相触发电路的移相范围与哪些参数有关?答:与控制电压Uct、偏移电压Ub、及锯齿波电压在VT4基极的电压有关(3)为什么锯齿波同步移相触发电路的脉冲移相范围比正弦波同步移相触发电路的移相范围要大?答:在正弦波触发电路中直接一同步变压器的二次绕组所输出的同步电压与Uc,Ub叠加来进行移相控制,而锯齿波触发电路则通过锯齿波形成电路将正弦波同步电压变成锯齿波同步信号电压。
实验三锯齿波同步移相触发电路实验

实验三锯齿波同步移相触发电路实验一、实验目的(1)加深理解锯齿波同步移相触发电路的工作原理及各元件的作用。
(2)掌握锯齿波同步移相触发电路的调试方法。
序号型号备注1 DJK01 电源控制屏该控制屏包含“三相电源输出”等几个模块。
2 DJK03-1 晶闸管触发电路该挂件包含“锯齿波同步移相触发电路”等模块。
3 双踪示波器自备三、实验线路及原理锯齿波同步移相触发电路I、II由同步检测、锯齿波形成、移相控制、脉冲形成、脉冲放大等环节组成,其原理图如图3-6所示。
图3-6锯齿波同步移相触发电路I原理图由V3、VD1、VD2、C1等元件组成同步检测环节,其作用是利用同步电压U T来控制锯齿波产生的时刻及锯齿波的宽度。
由V1、V2等元件组成的恒流源电路,当V3截止时,恒流源对C2充电形成锯齿波;当V3导通时,电容C2通过R3、V3放电;调节电位器RP1可以调节恒流源的电流大小,改变对电容的充电时间,从而改变了锯齿波的斜率;控制电压U ct、偏移电压U b和锯齿波电压在V5基极综合叠加,从而构成移相控制环节,RP2、RP3分别调节控制电压U ct和偏移电压U b的大小;V6、V7构成脉冲形成放大环节,C5为强触发电容用于改善脉冲的前沿,由脉冲变压器输出触发脉冲,电路的各点典型波形如图3-7所示。
本装置设有两路锯齿波同步移相触发电路,分别为I和II,它们在电路上完全一样,只是锯齿波触发电路II输出的触发脉冲相位与I恰好互差180O,供完成单相整流及逆变电路实验用。
电位器RP1、RP2及RP3均已安装在挂箱的面板上,同步变压器副边已在挂箱内部接好,所有的测试信号均在面板上引出。
四、实验内容(1)锯齿波同步移相触发电路的调试。
(2)锯齿波同步移相触发电路各点波形的观察和分析。
五、思考题(1)锯齿波同步移相触发电路有哪些特点?答:其基本构成与正弦波触发器相似,包含同步移相、脉冲形成与脉冲输出三大基本部分。
其不同之处在于以锯齿波同步信号电压代替正弦波同步信号电压,以及增设了双脉冲环节、脉冲封锁环节及强触发环节等辅助环节。
实验五--------触发器及应用教学文案

实验五--------触发器及应用实验五触发器及应用院系:信息科学与技术学院 专业:电子信息工程姓名:刘晓旭学号:2011117147 一:实验目的1. 掌握RS ,D,JK 触发器的电路结构及其逻辑功能。
2. 学习各种触发器功能的测试及应用方法。
3.掌握触发器的应用。
二:实验器材74LS00四2输入与非门 74LS20二4输入与非门 74LS74双D 正沿触发器 74LS76双JK 触发器蜂鸣器,三极管,电阻若干,示波器,函数信号发生器,稳压电源三:实验内容1. 单次脉冲发生器按照图5.7(a )所示电路接线即构成单次脉冲发生器。
工作时,每按一次按键就从Q 端输出工作脉冲。
波形如图5.7(b )所示。
脉冲宽度T 0取决于开关按下的时间,用双踪示波器同时观察 Q,Q 波形。
图1波形如图(2)图22.测试D 触发器的逻辑功能将D 触发器74LS74的S D ,R D 和D 分别接逻辑开关,CP 接单次脉冲。
Q,Q 接发光二极管,按D 触发器的逻辑功能进行测试,记录测试结果。
按照图示连接电路图3当1D 接高电平时,给电路一个单次脉冲,Q 总是处于高电平; 当1D 接低电平时,给电路一个单次脉冲,Q 总是处于低电平。
满足D 触发器的特性表(1):表13.测试JK 触发器的逻辑功能。
JK 触发器74LS76按图所示的电路连线,用函数发生器输出0~5V 方波信号作图示图4波形如图5:图54,触发器的相互转换 (1) JK 触发器转换成T 触发器,按图(a ),(b)所示连接电路,组成T ,T ’触发器,记录测试结果:图6特性图如表2表2当T=1时,每来一个脉冲信号,,状态就反转一次,而T=0时,cp 信号到达后,它的波形不变波形如图7所示:图7T ’触发器的电路如图8所示:图8波形如图9所示:图9(2) 按照图5.5将D 触发器转换成T 触发器,验证其功能。
电路如图图10波形如图11所示:特性如表2所示。
数据库触发器实验实训报告

一、实验背景随着信息技术的飞速发展,数据库技术在各行各业中的应用越来越广泛。
数据库触发器作为数据库管理系统的重要组成部分,具有强大的功能,能够帮助用户实现复杂的数据操作和业务逻辑。
为了提高学生对数据库触发器的理解与应用能力,我们开展了数据库触发器实验实训。
二、实验目的1. 掌握触发器的概念、作用及分类;2. 熟悉触发器的创建、修改和删除操作;3. 学会使用触发器实现业务规则和数据完整性;4. 提高数据库编程能力,为以后的实际工作打下基础。
三、实验环境1. 操作系统:Windows 102. 数据库:MySQL 5.73. 编程语言:Python四、实验内容1. 触发器的基本概念触发器是一种特殊的存储过程,它在特定事件发生时自动执行。
触发器可以分为两大类:DML触发器和DDL触发器。
DML触发器包括INSERT、UPDATE和DELETE触发器,用于在数据操作时执行特定的逻辑;DDL触发器用于在数据定义语言操作时执行特定的逻辑。
2. 触发器的创建以MySQL为例,创建触发器的语法如下:DELIMITER //CREATE TRIGGER 触发器名称BEFORE|AFTER INSERT|UPDATE|DELETE ON 表名BEGIN-- 触发器逻辑END;//DELIMITER ;例如,创建一个名为before_insert_trigger的触发器,在向bookinfo表插入数据之前执行:DELIMITER //CREATE TRIGGER before_insert_triggerBEFORE INSERT ON bookinfoFOR EACH ROWBEGINIF NEW.price > 100 THENSIGNAL SQLSTATE '45000' SET MESSAGE_TEXT = 'Book price should not exceed 100';END IF;END;//DELIMITER ;3. 触发器的修改修改触发器的语法与创建触发器类似,只需要使用ALTER TRIGGER语句:ALTER TRIGGER 触发器名称BEFORE|AFTER INSERT|UPDATE|DELETE ON 表名BEGIN-- 触发器逻辑END;例如,修改上述触发器,限制书籍价格不超过50元:DELIMITER //ALTER TRIGGER before_insert_triggerBEFORE INSERT ON bookinfoFOR EACH ROWBEGINIF NEW.price > 50 THENSIGNAL SQLSTATE '45000' SET MESSAGE_TEXT = 'Book price should not exceed 50';END IF;END;//DELIMITER ;4. 触发器的删除删除触发器的语法如下:DROP TRIGGER IF EXISTS 触发器名称;例如,删除上述触发器:DROP TRIGGER IF EXISTS before_insert_trigger;5. 触发器与存储过程的区别触发器和存储过程都是数据库编程的重要工具,但它们之间存在一些区别:(1)触发器在特定事件发生时自动执行,而存储过程需要手动调用;(2)触发器只能包含一个语句块,而存储过程可以包含多个语句块;(3)触发器不能返回结果集,而存储过程可以返回结果集。
(Multisim数电仿真)JK触发器精选全文

可编辑修改精选全文完整版实验3.8JK触发器一、实验目的:1. 熟悉JK触发器的功能和触发方式,了解异步置位和异步复位的功能。
2. 掌握用示波器观察触发器输出波形。
3. 了解触发器之间的转换,并检验其逻辑功能。
二、实验准备:触发器具有记忆功能,它是数字电路中用来存贮二进制数字信号的单元电路。
触发器的输出不但取决于它的输入,而且还与它原来的状态有关。
触发器接Q表示;触发器接收信号之后的状态叫次态,用收信号之前的状态叫初态,用nn1Q表示。
为了从根本上解决电平直接控制问题,人们在同步触发器的基础上设计了主从RS触发器。
但主从R S触发器中R、S之间仍存在约束的缺点,为了克服它,人们又设计出主从JK触发器。
图3.8.1为主从JK触发器74LS76的内部电路图;由图可看出JK 触发器是下降沿到来时翻转的。
由真值表可以看出J 、K 在任何情况下都能有输出,不存在约束问题,故应用非常广泛。
由图3.8.1还可以看出,JK 触发器具有异步置位端D S 和异步复位端D R 。
表3.8.1: 无论CP 处于高电平还是低电平,都可以通过在D S 或D R 端加入低电平将触发器置1或置0。
JK 触发器的特征方程为:n n n Q K Q J Q +=+1................................................................3.8.1三、计算机仿真实验内容:1. 异步置位PR (即D S )及异步复位CLR (即D R )功能的测试:(1). 从电子仿真软件Multisim7基本界面左侧左列真实元件工具条的“TTL ”元件库中调出JK 触发器74LS76D ;从“Basic ”元件库中调出单刀双掷开关SPDT 两只;从“Source ”元件库中调出电源Vcc 和地线,将它们放置在电子平台上。
(2). 从电子仿真软件Multisim7基本界面左侧右列虚拟元件工具条的指示元件列表中选取红(1X )、蓝(2X )两种颜色指示灯各一盏,将它们放置在电子平台上。
数电实验——精选推荐

实验一门电路一、实验目的1. 熟练掌握用示波器观察波形和测量时间参数的方法。
2. 熟练掌握数字电子技术学习机的使用方法。
3.正确理解TTL与非门(74系列)的逻辑功能、外部特性及主要的技术指标,掌握验证与非门逻辑功能及测量外部特性的方法。
二、实验设备示波器,信号发生器,万用表,学习机。
三、设计要求74LS10与非门电压要求,管脚排列参见附录电源电压Vcc:5V±0.5V高电平输入电压:VIH>2V低电平输入电压:VIL<0.8V1. 测试与非门的逻辑功能2. 与非门外特性的测试(1)电压传输特性的测试电压传输特性是指输出电压Vo随输入电压Vi变化的规律。
Vo=f(Vi)设计测试电路图,自制数据表格。
改变Rw的值,测量Vo与Vi,填入自制表中。
画出特性曲线,并找出输出的高低电平(VOH 和VOL)。
(2)输入特性的测试Ii=f(Vi)设计测试电路图,自制数据表格。
改变Rw,测Ii和Vi。
画出特性曲线,并找出输入短路电流ILS 和输入高电平电流IIH。
(3)输入负载特性的测试Vi=f(Rw)方法同上。
(4)高电平输出特性的测试V OH =f(Io)|Vi=低电平方法同上。
当IOH =400uA时,测出VOH的值。
高电平输出特性测试到此点为止。
(5)低电平输出特性的测试V OL =f(Io) |Vi=高电平方法同上。
当VOL =0.2V时,测Io的值,记为IOL,IOL就是允许灌入与非门的最大电流。
3. 与非门动态参数平均传输延迟时间tpd与非门可以作为非门使用。
由于输入与输出之间存在传输延迟,所以将3个门(或奇数门)首尾相接就构成一个环形振荡器。
如图1-1所示。
由分析可知,这个电路的振荡周期和非门的平均延迟时间的关系为tpd≈T/6。
用示波器测出其振荡频率,(若比频率太高,可适当增加非门的个数,可以降低频率),即可求得门电路的tpd值。
图1-1环形振荡器四、设计和实验方法1. 用示波器测量平均传输延迟时间tpd时,结合示波器时间量程扩大5倍的旋钮进行测量周期。
d触发器及其应用实验报告

d触发器及其应用实验报告D 触发器及其应用实验报告一、实验目的本次实验旨在深入理解 D 触发器的工作原理,掌握其逻辑功能和特性,并通过实际应用实验,探究其在数字电路中的重要作用。
二、实验原理D 触发器是一种具有存储功能的基本数字电路单元。
它在时钟脉冲(CLK)的上升沿或下降沿,将输入数据(D)传送到输出端(Q)。
其逻辑表达式为:Q(n+1) = D (在时钟上升沿或下降沿时)当 CLK 为低电平时,触发器保持原状态不变;当 CLK 变为高电平时,输出 Q 跟随输入 D 的状态变化。
三、实验设备与材料1、数字电路实验箱2、示波器3、逻辑分析仪4、若干导线5、集成电路芯片(如 74LS74 等)四、实验步骤1、搭建电路按照实验原理图,在数字电路实验箱上连接好 D 触发器的电路。
将D 输入端与逻辑电平开关相连,CLK 端连接时钟信号源,Q 和 Q' 输出端连接到指示灯或逻辑分析仪。
2、测试逻辑功能通过改变 D 输入端的逻辑电平,观察在不同的时钟脉冲作用下,输出端 Q 的状态变化,并记录结果。
验证 D 触发器的逻辑功能是否符合预期。
3、观察时钟脉冲使用示波器观察时钟脉冲的波形,确保其频率和占空比符合实验要求,并且稳定可靠。
4、应用实验(1)构建二分频电路将 D 触发器的输出端 Q 与 D 输入端相连,利用其在时钟上升沿时的状态翻转特性,实现对输入时钟信号的二分频功能。
观察输出信号的频率和占空比,并与理论计算值进行对比。
(2)数据存储与传输通过控制 D 输入端的数据,在特定的时钟脉冲下,将数据存储在 D 触发器中,并在需要时将其输出,模拟数据的存储和传输过程。
将多个 D 触发器级联起来,构建一个简单的计数器电路,观察计数器的计数过程和输出结果。
五、实验数据与结果分析1、逻辑功能测试记录不同输入状态下 D 触发器的输出结果,如下表所示:| D 输入| CLK 脉冲| Q 输出|||||| 0 |上升沿| 0 || 1 |上升沿| 1 |从实验结果可以看出,D 触发器在时钟上升沿时,能够准确地将输入数据 D 传输到输出端 Q,实现了预期的逻辑功能。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
实验三触发器及应用
触发器(Trigger)是一种特殊的电路组件,可以在特定的输入条件下产生输出信号。
触发器常常用于数字电路设计、时序控制、存储器单元和计数器等应用中。
实验三触发器主要包括RS触发器、JK触发器和D触发器。
以下将分别介绍这三种触发器的原理及其应用。
1. RS触发器
RS触发器是一种最基本的触发器,在数字电路设计中非常常见。
它由两个交叉反馈的NAND门组成。
其中,R和S是设置和复位输入,Q和Q'是输出。
当R=0,S=1时,输出为0,当R=1,S=0时,输出为1。
当R=0,S=0或者R=1,S=1时,输出保持不变。
RS触发器的应用非常广泛,特别是在存储器单元和计数器中。
例如,可以使用RS触发器来设计一个简单的RS触发器存储器单元,将其应用于存储二进制数据。
此外,RS触发器还可以与其他触发器组合,构建更复杂的序列逻辑电路。
2. JK触发器
JK触发器是基于RS触发器改进而来的触发器,它具有RS触发器所拥有的功能,并且还可以解决RS触发器中输入同时为1时的不确定性问题。
JK触发器由两个交叉反馈的NAND门组成。
其中,J和K是设置和复位输入,Q和Q'是输出。
当J=1,K=0时,输出为1;当J=0,K=1时,输出为0;当J=1,K=1时,
输出与之前的状态取反;当J=0,K=0时,输出保持不变。
JK触发器的应用也非常广泛。
它可以用于设计计数器、频率除法器、位移寄存器等。
例如,可以使用JK触发器设计一个计数器,实时计算输入的脉冲数量。
此外,JK触发器还可以用于构建时序控制电路,实现时序逻辑功能。
3. D触发器
D触发器是一种特殊的触发器,其中输入D作为数据输入,而不是设置或复位输入。
D触发器由一个NAND门和一个反相器组成。
其中,D是数据输入,CLK 是时钟输入,Q和Q'是输出。
当时钟信号上升沿到来时,D触发器的输出将与D输入同步,并保持在下一个时钟上升沿之前的状态。
D触发器是存储器元件中最常用的触发器之一。
它可以用于设计存储器单元、寄存器、移位寄存器、状态机等。
例如,可以使用D触发器设计一个4位二进制加法器,用于实现数字电路中常见的加法运算。
总的来说,触发器是数字电路设计中不可或缺的基础组件。
通过合理地应用不同类型的触发器,可以实现各种数字电路和逻辑功能,包括存储器单元、计数器、频率除法器、位移寄存器、状态机等。
同时,触发器还可以与其他逻辑门和触发器组合,构建更复杂的时序控制电路。