数据判别电路设计

合集下载

数据判别电路设计1

数据判别电路设计1

课程设计(论文)任务及评语院(系):电子与信息工程学院教研室:学号学生姓名专业班级课程设计(论文)题目数据判别电路设计课程设计(论文)任务设计一个3个数的数据判别电路,要求能够判别3个8位二进制数是否相等,最大数是谁,最小数是谁,并分别给出相应的输出信号,并用MAX+PLUSⅡ验证设计的正确性。

设计要求:1.熟练掌握组合逻辑电路的设计思路和方法;2.熟练掌握MAX+PLUSⅡ原理图输入方法;3.熟练掌握MAX+PLUSⅡ仿真方法并对设计进行仿真验证,直至得出正确的设计方案;4.熟练掌握MAX+PLUSⅡ编程下载方法并利用EDA 实验箱验证设计的正确性;5.熟练掌握数据判别电路的设计方法。

报告要求:1.能够对原理及设计方案进行适当的说明;2.按照给定的模板要求完成设计报告。

指导教师评语及成绩平时成绩(20%):论文成绩(50%):答辩成绩(30%):总成绩:指导教师签字:学生签字:年月日在数字电路中,经常需要对两个位数相同的二进制数进行比较,以判断它们的相对大小或者是否相等,用来实现这一功能的逻辑电路就成为数值比较器。

集成数值比较器74LS85是4位数值比较器,两个4位数值比较器串联而成为一个8位数值比较器。

对于此数据判别电路的设计,本文先采用由集成数值比较器74LS85和一些逻辑门组成的电路来实现3个八位二进制数的大小判别。

由于需要比较三个数(设为C、D、E)的大小,故需要用上面所述的8位比较器三片(用到74LS85共6片),即分别将C、D、E、三个数进行两两比较。

通过此电路可以判别3个八位二进制数的大小。

3个八位二进制数判别总共有19种输出,除掉相同的输出结果最终共7种结果。

通过MAX+plus软件方针可以得到最终结果。

关键词:比较器;74LS85;逻辑门;二进制。

第1章数据判别电路设计的思路构想 (1)1.1一位数值比较器 (1)1.2两位数值比较器 (2)1.3集成数值比较器 (3)第2章数据判别电路设计 (5)2.1.数值比较器的位数扩展 (5)2.2三个8位二进制数大小比较电路的实现 (5)2.3数据判别器电路的仿真 (8)第3章总结 (10)参考文献 (11)第1章数据判别电路设计的思路构想1.1一位数值比较器在数字电路中,经常需要对两个位数相同的二进制数进行比较,以判断它们的相1位数值比较器是多位比较器的基础。

当变量a、b、c、d有3个或3个以上为1时,输出为y=1,输

当变量a、b、c、d有3个或3个以上为1时,输出为y=1,输

1 用与非门设计一个四变量表决电路。

当变量A 、B 、C 、D 有3个或3个以上为1时,输出为Y=1,输入为其它状态时输出Y=0。

2 用与非门设计一个故障指示电路。

两台电动机同时工作时,绿灯亮;一台电动机发生故障时,黄灯亮;两台电动机同时发生故障时,红灯亮。

写出详细的设计报告。

3 利用74LS151选择器实现3输入多数表决器。

写出详细的设计报告。

4 A 、B 、C 和D 四人在同一实验室工作,他们之间的工作关系是:⑴ A 到实验室,就可以工作;⑵ B 必须C 到实验室后才有工作可做;⑶ D 只有A 在实验室才可以工作。

请将实验室中没人工作这一时间用逻辑表达式表达出来。

5 设计一个解决如下问题的逻辑电路:一盏路灯,从四个地点(A 、B 、C 、D )都能独立进行控制。

写出详细的设计报告。

6 旅客列车分特快、直快、慢车等三种。

它们的优先顺序由高到低依次是特快、直快、慢车。

试设计一个列车从车站开出的楼机电路7 试用74LS138实现下列逻辑函数(允许附加门电路),画出连线图。

,C A Y 1=Y 2+=8 用与非门设计一个A,B,C 三人表决电路,当表决某个提案时,多数人同意,提案通过,同时A 具有否决权。

写出详细的设计报告。

9 试用74LS151实现逻辑函数, 画出连线图。

(1)BC A Y +=(2) Y (A,B,C)=()∑7,5,3,1m10 用与非门设计如下电路:在3个输入信号中A 的优先权最高,B 次之,C 最低,它们的输出分别是Y1,Y2,Y3,要求同一时间内只有一个信号输出。

如有两个及两个以上的信号同时输入时,则只有优先级最高的有输出。

写出详细的设计报告。

11 用译码器实现下列逻辑函数,画出连线图。

(1)Y(A,B,C)=()∑6,5,4,3m(2)Y(A,B,C)=()∑11,9,5,3,1m12 用逻辑门电路实现以下电路:输入一个四位二进制数,当输入“1”的个数为偶数,输出是“1”;当输入“1”的个数为奇数时,输出是“0”。

数字电路课程设计四路抢答器

数字电路课程设计四路抢答器

数字电路课程设计——四路抢答器专业:班级:姓名:学号:组员:指导教师:一、二、 1、 2、三、 1、数字电子技术课设—— 四路抢答器设计题目四路竞赛抢答器设计目标掌握四路竞赛抢答器电路的设计、组装与调试方法。

熟悉数字集成电路的设计和使用方法。

设计任务抢答器参赛者分为 4 组, 每组序号分别为 1、2、3、4,按键 SB0~SB3 分别对应 4 个组, 抢答者按动本组按键, 组号立即在 LED 显示器上 显示,同时封锁其他组的按键信号。

系统设置外部清除键,按动清除键, LED 显示器自动清零灭灯。

抢答器具有数据锁存和显示的功能。

抢答开始后, 若有选手按动抢 答按钮, 该选手编号立即锁存, 并在抢答显示器上显示该编号 (LED 显示), 同时扬声器给出音响提示, 封锁输入编码电路, 禁止其他 选手抢答。

抢答选手的编号一直保持到主持人将系统清零为止。

抢答器具有定时(30 秒)抢答的功能。

当主持人按下开始按钮后, 定时器开始计时,显示时间,若无人抢答,计时到 30 秒的时候, 扬声器发出声响, 声响持续 1 秒。

若参赛选手在 30 秒内有人抢答, 扬声器响,同时 LED 灯亮,并保持到主持人将系统清零为止。

可用 555 定时器和一定数值的电阻和电容产生频率为 1KHz 的脉冲, 作为触发器的 CLK 信号。

再经分频器输出秒脉冲作为定时器的 CLK 信号。

四 、 进度安排序号 内容 时间1 课题介绍 0.5 学时2 查找资料理论设计并仿真 2 学时3 安装、调试电路 2 学时4 技术指标测试 1 学时5 答辩 0.5 学时五 、 设计方案1 、 所需电路元器件:74LS74×2 555 定时器× 1 74LS160×54、5、2、 3、74LS20×174LS00×274LS04×12 、各芯片的引脚图及功能表74LS74 引脚图及其功能真值表555 定时器的引脚排列图74LS160 引脚图管脚图74LS160 的功能真值表74LS20 引脚图及其功能真值表74LS00 引脚图及其功能真值表74LS04 引脚图及其功能真值表六、各部分电路设计原理1 、判别电路:需要 74LS74 两个芯片, 74LS20,74LS00,74LS04 各一个,开关 5 个 K1,K2,K3,K4,K5, 1KHZ 的脉冲,指示灯等,按照总体设计电路图 (见七、总体电路分析设计四路及过程) 连接,首先使每个芯片都正常工作,在第一个 D 触发器中, 2 接 K1,12 接 K2, 5 和9 分别接指示灯, 6、8 接到四输入的非门上,第二个 D 触发器中,2 接 K3, 12 接 K4, 5 和 9 分别接指示灯, 6、8 也接到四输入的非门上,而两个 D 触发器中的 1 和 13 共四个口分别连在一起接开关K5,两个 D 触发器中 3 和 11 都连在一起,接出一根红线 L1,然后在将 74LS20 的输出端接在 74LS04 的输入端,其中的输出端接74LS00 输入一端,另一个输入端接 1KHZ 的脉冲,它的输出正好接在红线 L1 上,此时完成了抢答器。

实验内容实验一基于小规模(SSI)基本门电路的组合逻辑电路设计

实验内容实验一基于小规模(SSI)基本门电路的组合逻辑电路设计

z实验内容:实验一 基于小规模(SSI)基本门电路的组合逻辑电路设计一、实验目的(1)掌握基于小规模(SSI)基本门电路的组合逻辑电路设计的基本方法;(2)用实验验证所设计电路的逻辑功能。

二、实验内容(1)设计一个裁判电路,如举重比赛有三个裁判,一个主裁判,两个副裁判。

试举是否成功的判决,由每个裁判按下一个自己面前的按钮来决定,只要两个以上的裁判(其中必需包含主裁判)判明成功,表示成功的灯才亮,请设计这个电路。

(2)设计一个优先电路,它有A、B和C三个输入信号,且分别由PA、PB和PC输出,同一时间内只能有一信号通过,其优先顺序:A最先,B其次,C最后。

(3)设计一个2线至4线译码电路。

当A0=0,A1=0时,则B0端输出为1,其余B1、B2、B3各端输出为0;当A0=1,A1=0,则B1端输出为1,其余各端为0;其它状态依此类推,其输出控制三态门,以构成一个频率选择电路。

(4)是设计用两只开关同时控制一只楼梯中电灯的逻辑电路。

(5)试用异或门设计一个四位B/G(二进制码转换格雷码)或G/B的变换。

(6)设计一个实现四舍五入的组合电路。

(7)试设计两个一位二进制数A=B、A>B和A<B的比较电路。

(8)设计一个加减器,即在附加变量M控制下,既能做加法运算又能做减法运算的电路。

三、实验仪器与器材(1)仪器:数字电子技术实验箱、三用表、直流稳压电源、双踪示波器;(2)器材:74LS00 (四—2输入与非门)74LS04 (六非门)74LS20 (二—4输入与非门)74LS32 (四—2输入或门)74LS86 (四—2输入与非门)74LS126 (三态门)等等。

实验二 中规模(MSI)常用组合电路及其应用一、实验目的(1)验证几种常用组合逻辑电路的逻辑功能;(2)掌握各种逻辑门的应用。

二、实验内容(1)试用多片8线-3线优先编码器74LS148组成32线-5线优先编码器。

(2)试用多片4线-16线译码器74LS154组成5线-32线译码器。

数字电路设计案例-两个二进制数是否相等的判别电路设计

数字电路设计案例-两个二进制数是否相等的判别电路设计

数字电路设计案例-两个⼆进制数是否相等的判别电路设计【数字电路设计案例】两个⼆进制数是否相等的判别电路设计【题⽬】设有两个⼆进制数A 、B ,现设计⼀数字逻辑电路,要求:当A=B 时,电路输出F=1;否则F=0。

【分析】如何判断两个⼆进制数相等,⾸先必须是两个⼆进制数的位数相等;然后,逐位判别两个⼆进制数相应位的数码是否相同即可。

【解】设A i 、B i 是⼆进制数A 、B 第i 位上的两个数码。

它们的取值组合真值表如表1所⽰。

表1:第i 位上的两个数码Ai 、Bi 取值组合真值表表中F i 为第i 位两个数码判别相等与否的输出函数。

由真值表可知,逻辑函数表达式如下:i F =Ai Bi +AiBi =Bi Ai可见,Ai 、Bi 为“同或”运算,即“异或”运算的⾮运算。

其电路图组成如下(图1)所⽰:如果两个⼆进制数各有两位数码,则对应位都必须同时相等时,才可以说两个⼆进制数相等。

设A (A 1、A 0)、B (B 1、B 0)是两个各含有两位的⼆进制数,其各位的不同取值真值表如(表2)所⽰,如两⼆进制数相等时,必有A 1=B 1,A 0=B 0。

表2:⼆进制数A (A 1、A 0)、B (B 1、B 0)其各位的不同取值真值表B i A i(图1)由上表可知,输出逻辑函数表达式F 为:0101010101010101B B A A B B A A B B A A B B A A F +++= )()(000011000011B A B A B A B A B A B A +++= )() (00001111B A B A B A B A +?+= 0011B A B A ⊕?⊕=由输出函数F 的表达式,可画出其电路原理图如图2所⽰。

所以,两个⼆进数要相等,必须所有对应位同时满⾜相等。

因此,对于有n 位的两个⼆进制数来说,必有A n-1=B n-1,A n-2=B n-2,……,A 1=B 1,A 0=B 0。

二极管的符号、判别、参数和分类电路设计

二极管的符号、判别、参数和分类电路设计

二极管的符号、判别、参数和分类电路设计二极管符号二极管(国标)二极管的判别及参数1.简述半导体是一种具有特殊性质的物质,它不像导体一样能够完全导电,又不像绝缘体那样不能导电,它介于两者之间,所以称为半导体。

半导体最重要的两种元素是硅(读“guī”)和锗(读“zhě”)。

我们常听说的美国硅谷,就是因为那里有好多家半导体厂商。

二极管应该算是半导体器件家族中的元老了。

很久以前,人们热衷于装配一种矿石收音机来收听无线电广播,这种矿石后来就被做成了晶体二极管。

二极管最明显的性质就是它的单向导电特性,就是说电流只能从一边过去,却不能从另一边过来(从正极流向负极)。

我们用万用表来对常见的1N4001型硅整流二极管进行测量,红表笔接二极管的负极,黑表笔接二极管的正极时,表针会动,说明它能够导电;然后将黑表笔接二极管负极,红表笔接二极管正极,这时万用表的表针根本不动或者只偏转一点点,说明导电不良(万用表里面,黑表笔接的是内部电池的正极)。

常见的几种二极管中有玻璃封装的、塑料封装的和金属封装的等几种。

像它的名字,二极管有两个电极,并且分为正负极,一般把极性标示在二极管的外壳上。

大多数用一个不同颜色的环来表示负极,有的直接标上“—”号。

大功率二极管多采用金属封装,并且有个螺母以便固定在散热器上。

2.半导体二极管的极性判别及选用(1) 半导体二极管的极性判别一般情况下,二极管有色点的一端为正极,如2AP1~2AP7,2AP11~2AP17等。

如果是透明玻璃壳二极管,可直接看出极性,即内部连触丝的一头是正极,连半导体片的一头是负极。

塑封二极管有圆环标志的是负极,如IN4000系列。

无标记的二极管,则可用万用表电阻挡来判别正、负极,万用表电阻挡示意图见图T304。

根据二极管正向电阻小,反向电阻大的特点,将万用表拨到电阻挡(一般用R×100或R×1k挡。

不要用R×1或R×10k挡,因为R×1挡使用的电流太大,容易烧坏管子,而R×10k挡使用的电压太高,可能击穿管子)。

《EDA技术及应用》实验指导书

《EDA技术及应用》实验指导书

实验一组合逻辑器件设计一、实验目的1、通过一个简单的3-8译码器的设计,掌握组合逻辑电路的设计方法。

2、掌握组合逻辑电路的静态测试方法。

3、初步了解QUARTUS II原理图输入设计的全过程。

二、实验主要仪器与设备1、输入:DIP拨码开关3位。

2、输出:LED灯。

3、主芯片:EP1K10TC100-3。

三、实验内容及原理三-八译码器即三输入,八输出。

输出与输入之间的对应关系如表1-1-1所示。

表1-1 三-八译码器真值表四、预习要求做实验前必须认真复习数字电路中组合逻辑电路设计的相关内容(编码器、译码器)。

五、实验步骤1、利用原理图设计输入法画图1-1-1。

2、选择芯片ACEX1K EP1K10TC100-3。

3、编译。

4、时序仿真。

5、管脚分配,并再次编译。

6、实验连线。

7、编程下载,观察实验结果。

图1-1 三-八译码器原理图六、实验连线用拨码开关的低三位代表译码器的输入(A,B,C),将之与EP1K10TC100-3的管脚相连;用LED灯来表示译码器的输出(D0~D7),将之与EP1K10TC100-3芯片的管脚相连。

拨动拨档开关,可以观察发光二极管与输入状态的对应关系同真值表中所描述的情况是一致的。

七、实验结果八、思考题在输入端加入使能端后应如何设计?附:用硬件描述语言完成译码器的设计::LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY T2 ISPORT(A: IN STD_LOGIC_VECTOR(2 DOWNTO 0);Y: OUT STD_LOGIC_VECTOR(7 DOWNTO 0));END T2;ARCHITECTURE A OF T2 ISBEGINWITH A SELECTY <= "00000001" WHEN "000","00000010" WHEN "001","00000100" WHEN "010","00001000" WHEN "011","00010000" WHEN "100","00100000" WHEN "101","01000000" WHEN "110","10000000" WHEN OTHERS;END A;实验二组合电路设计一、实验目的1、掌握组合逻辑电路的设计方法。

数字电子技术课程设计课题汇总

数字电子技术课程设计课题汇总

数字电子技术课程设计1、总体要求:(1)设计、安装、调试各单元电路;(2)设计系统逻辑电路图,安装、测试总电路逻辑功能,以满足设计功能要求;(3)写出设计报告.设计报告要求:写出详细的设计过程(含系统总逻辑电路图) 、调试步聚、测试结果及心得体会。

2、给定条件:(1)只能利用实验室实验设备条件;(2)只能采用实验室提供的中小规模电路进行设计。

3、设计题目与要求:元件清单仅供参考1)数字式竞赛抢答器设计任务与要求(1)设计一个可容纳8组参赛的数字式抢答器,每组设一个按钮,供抢答使用。

(2)抢答器具有第一信号鉴别和锁存功能,使除第一抢答者外的按钮不起作用。

(3)设置一个主持人“复位”按钮。

(4)主持人复位后,开始抢答,第一信号鉴别锁存电路得到信号后,由指示灯显示抢答组的编号,同时扬声器发出2~3秒的音响。

2)数字钟设计要求1.功能要求①基本功能:以数字形式显示时、分、秒,小时计数器的计时要求为:12翻1,并要求能手动快较时、快较分或慢较时、慢较分.2.步聚要求(1)拟定数字钟电路的组成框图,要求先实现电路的基本功能,后扩展功能,使用的器件少,成本低.(2)在通用电路板上安装电路,只要求显示时分.元件清单74LS1606片4线-10线译码器74L S48 6片四2输入正或门74LS32 1片74LS044片74LS20 4片四2输入与非门74LS00 4片74LS081片7476N1片74LS85D5片蜂鸣器3)汽车尾灯控制电路设计要求为:假设汽车尾部左右两侧各有三个指示灯(用发光二极管模拟)。

(1) 汽车正常运行时指示灯全灭;(2)右转弯时,右侧三个指示灯按右循环顺序点亮;(3)左转弯时,左侧三个指示灯按左循环顺序点亮;(4) 临时刹车时,所有指示灯同时闪烁。

用三个开关控制指示灯的点亮状态。

其中两个是转向控制开关:[1]用于左转;[2]用于右转;还有一个是模拟脚踏制动(刹车)开关。

元件清单4)LED循环显示控制电路一、设计任务及原理:LED循环显示控制电路就是对于一组LED(16个),通过不同的工作模式可按照一定的规律来点亮或者熄灭。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

课程设计(论文)任务及评语
摘要
在数字电路中,经常需要对两个位数相同的二进制数进行比较,以判断它们的相对大小或者是否相等,用来实现这一功能的逻辑电路就成为数值比较器。

集成数值比较器74LS85是4位数值比较器, 两个4位数值比较器串联而成为一个8位数值比较器。

对于此数据判别电路的设计,本文先采用由集成数值比较器74LS85和一些逻辑门组成的电路来实现3个八位二进制数的大小判别。

由于需要比较三个数(设为C、D、E)的大小,故需要用上面所述的8位比较器三片(用到74LS85共6片),即分别将C、D、E、三个数进行两两比较。

通过此电路可以判别3个八位二进制数的大小。

3个八位二进制数判别总共有19种输出,除掉相同的输出结果最终共7种结果。

通过MAX+plus软件方针可以得到最终结果。

关键词:比较器;74LS85;逻辑门;二进制。

目录
第1章数据判别电路设计的思路构想 (1)
1.1一位数值比较器 (1)
1.2 两位数值比较器 (2)
1.3集成数值比较器 (3)
第2章数据判别电路设计 (5)
2.1.数值比较器的位数扩展 (5)
2.2 三个8位二进制数大小比较电路的实现 (5)
2.3数据判别器电路的仿真 (8)
第3章总结 (10)
参考文献 (11)
第1章数据判别电路设计的思路构想
1.1一位数值比较器
在数字电路中,经常需要对两个位数相同的二进制数进行比较,以判断它们的相
1.2 两位数值比较器
电路利用了1位数值比较器的输出作为中间结果。

它所依据的原理是,如果两位数A1A0和B1B0的高位不相等,则高位比较结果就是两数比较结果,与低位无关。

这时,由于中间函数(A1=B1)=0,使三个与门G均封锁,而或门都打开,低位
比较结果不能影响或门,高位比较结果则从或门直接输出。

如果高位相等,即(A1=B1)=1,使三个与门均打开,同时由(A1>B1)=0和(A1<B1)=0作用
或门也打开,低位的比较结果直接送达输出端,即低位的比较结果决定两数谁大、谁小或者相等。

1.3集成数值比较器
我们以74LS85为例来说明集成数值比较器。

1.集成数值比较器74LS85得功能集成数值比较器74LS85是4位数值比较器,其功能如下:
表1.3 功能表
从功能表可以看出,该比较器的比较原理和两位比较器的比较原理相同。

两个4位数的比较是从A的最高位A3和B的最高位B3进行比较,如果它们不相等,则该位的比较结果可以作为两数的比较结果。

若最高位A3=B3,则再比较次高位A2和B2,余类推。

显然,如果两数相等,那么,比较步骤必须进行到最低位才能得到结果。

真值表中的输入变量包括A3与B3、A2与B2、A1与B1、A0与B0和A与B的
比较结果。

其中A和B是另外两个低位数,IA>B、IA<B和IA=B是它们的比较结果。

设置低位数比较结果输入端是为了能与其他数值比较器连接,以便组成位数更多的数值比较器。

上式与逻辑图一致。

由上式可以看出,仅对4位数进行比较时,应对IA>B、IA<B和IA=B进行适当处理,即IA>B=IA<B=0,IA=B=1。

第2章数据判别电路设计
2.1.数值比较器的位数扩展
现在来讨论一下数值比较器的位数扩展问题。

数值比较器的扩展方式有串联和并联两种。

下图表示两个4位数值比较器串联而成为一个8位数值比较器。

图2.1 4位数值比较器的位扩展
我们知道,对于两个8位数,若高4位相同,它们的大小则由低4位的比较结果确定。

因此,低4位的比较结果应作为高4位的条件,即低4位比较器的输出端应分别与高4位比较器的IA>B、IA<B、IA=B端连接。

2.2 三个8位二进制数大小比较电路的实现
由于需要比较三个数(设为C、D、E)的大小,故需要用上面所述的8位比较器三片(用到74LS85共6片),即分别将C、D、E、三个数进行两两比较。

共得到三组(共9个)输出端,将三组输出端组合,输出结果如下图:
图2.2 三个数比较输出端组合的逻辑电路
写出每一种输出结果并综合比较,共得出如上的19种输出,由于输出里面有很多一样的结果,(比如:三个输出分别是C<D、C<E、D<E和三个输出为C<D、C<E、D=E,这两种输出得到的结果都是C最小,E最大),当输出的结果一样时可以用一个或门两在一起,最终共可以得到7种结果,其总的电路图如下:
图2.3 数据判别器总电路
由上图可知,任意输入三个8为二进制数,其比较结果只能有7种结果中的一种,(图中的输出端CE理解C为最小、E最大,CDE理解为C=D=E,其他的类似)。

2.3数据判别器电路的仿真
根据如上所设计的电路图,进行仿真,结果如下:
(1)输入满足C=D=E时,输出端CDE(表示三个数相等)为高电平:
图2.4
(2)输入满足,E=10000000,C=D=0时,输出DE和CE为高电平:
图2.5
(3)输入满足,E=D=0,C=10000000时,输出端DC,EC为高电平:
图 2.6
(4)输入满足,E=C=0,D=10000000时,输出端CD,ED为高电平:
图 2.7
第3章总结
在数字电路中,经常需要对两个位数相同的二进制数进行比较,以判断它们的相对大小或者是否相等,用来实现这一功能的逻辑电路就成为数值比较器。

对于此数据判别电路的设计,本文先采用由集成数值比较器74LS85和一些逻辑门组成的电路来实现3个八位二进制数的大小判别。

通过此电路可以判别3个八位二进制数的大小。

3个八位二进制数判别总共有19种输出,除掉相同的输出结果最终共7种结果。

通过MAX+plus软件方针可以得到最终结果。

参考文献
[1] 唐志宏.数字电路与系统.大连理工大学城市学院电子技术研究室
[2] 阎石、王红编.数字电子技术第五版
[3] 蔡惟铮.电子技术基础试题精选与答题技巧.哈尔滨工业大学出版社出版
[4] 胡晓光、崔建宗、王建华.数字电子技术基础
[5] 陈志武主编.数字电子技术基础辅导教案.西北工业大学出版社
[6] 曹林根.数字逻辑.海交通大学出版社。

相关文档
最新文档