历年数字电子技术试卷分析-51页文档资料
【精品】数字电子技术基础试卷及答案8套(可编辑

数字电子技术基础试卷及答案8套------------------------------------------作者------------------------------------------日期数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。
设各触发器初态为“0”。
AB二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。
试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
23FM 2 M 1 F0 01 1101三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B ”,A 、B 均为两位二进制数,即A (A 1、A 0),B (B 1、B 0)。
要求用三个3输入端与门和一个或门实现。
四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。
123Y ACY ABC ABC BC Y BC ABC=⎧⎪=++⎨⎪=+⎩ 74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)已知同步计数器的时序波形如下图所示。
试用维持-阻塞型D 触发器实现该计数器。
要求按步骤设计。
六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-1图5-2七.45八.(10分) 电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.2.对应画出V C 、V 01、A 、B 、C 的波形。
并计算出V 01波形的周期T=?。
157 6 8 42 R 1NE5553R 2C1Vc+0.01uJK 1QQ&&V CCV 01ABCC 10K10KT 1T 267数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。
数字电子技术试卷和问题详解

数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.100001100001是8421BCD 码,其十进制为 861 。
3.逻辑代数的三种基本运算是 与 , 或 和 非 。
4.三态门的工作状态是 0 , 1 , 高阻 。
5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。
6.施密特触发器的主要应用是 波形的整形 。
7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为。
8.实现A/D 转换的主要方法有 , , 。
二.判断题(10)1.BCD 码即8421码 ( 错 )2.八位二进制数可以表示256种不同状态。
( 对 )3.TTL 与非门与CMOS 与非门的逻辑功能不一样。
( )4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。
(对 )5.计数器可作分频器。
( 对 )三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
解;D B A Y +=-2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1 六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
期末考试数字电子技术试题及答案(DOC)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术复习题分析资料

n 1
AQ AQ n A
n
Qn
× ×
Qn1
1 0
A
五.画图题
• 2.已知输入信号X,Y,Z的波形如图3所示,试 画出 F XYZ X Y Z XYZ X Y Z 的波形。
化简有:
X 1 0 0 1 0 Y 1 0 1 0 0 Z 1 1 1 0 0 F 1 1 1 1 0
m7 m6
m15 m14
m11 m10
4 变量卡诺图
5.请用卡诺图化简下面的逻辑函数
给定约束条件为:AB+CD=0 解:1、先化成标准式 表示式:Y=A B =AB + AB
Y (A B)C D ABC A C D ( A B A B )C D ABC A C D A BC D A B C D ABC A C D
当J=K=1时构成T'触发器
Q
n+1
= S + RQ
n
RS 0
Q
n 1
约束条件
Q n1 D
n
J Q KQ n
Qn 1 TQ n T Qn T Qn
当J=K=1时构成T'触发器
Q
n 1
Q
n
六.应用题
• 1、分析如图所示组合逻辑电路的功能。 A • (1)、写出表达式 &
1
五.画图题
1.试画出下列触发器的输出波形 (设触发器的初态为0)。 (1).
n1 n Q D Q 解:状态方程
(2)
解: CP
当J=K=A时有 Q A
1 1 0 0
n 1
AQ AQn
n
数字电子技术试卷及答案打印版.doc

)oAE F!O 0 1 10 1 1 00 1 1 00 11011 101 1 1 1 1 11 1 111 1 1 1 1 10 1 1 io|_ 1 1(10 分)A. P=AB+CF=A B+CC・F= AB +C(A) ABCD (B)AB(C+D) (C) A +B+C+ D (D)A+B+C+D3、 Y=*= + C+Z) + C 的反函数为 ((A) m^B 顼万. C (B) P=4l^g)CD-C (C) Y = (A + B^CDC (D) Y = (A + B)CDC4、 卡诺图③、④表示的逻辑函数最简式分别为 ( )和( (1) L(A,B,C) = B + ABC + AC +AB(2)UA, B, C, D) = Z 贞(0,1,4,6,9,13) + 二 d(2,3,5,7,l 1,15)三、分析设计题。
(共70分) 1、分析图1 所示时序 逻辑电路 的逻辑功 能,并写出 输出和输 入的逻辑 表达式。
A. F=B +DB. F=B+DC. F=BD+西D. F=BD+ ~BD 5、逻辑电路如图⑤,函数式为(D. F=A+B C6、 2048X 8位RAM 芯片,其数据线的个数是:()O(A)ll (B)8 (C)14(D)2U7、 下列逻辑函数表达式中与F=AB+JB 功能相 同的是( )oA. A ㊉8B.万㊉8C. A®BD.8、下列逻辑电路中是时序逻辑电路的 是()。
A.变量译码器 B.加法器3、试用74HC138 (其逻辑框图如下图2所示) 和适当的逻辑门实现函数 L(A, B,C) = 了万亍 +ABC + ABC + ABC (15 分)一、选择题。
(每空2分,共20分) 1、 十进制数25用8421 BCD 码表示为( A.10 101 B.0010 0101 C.100101 D.101012、 下列各式中的四变量A 、B 、C 、D 的最小项 是:(C.数码寄存器D.数据选择器)o)o9. ROM 属于(A.组合逻辑电路 二、化简下列逻辑表达式。
燕山大学历年数字电路试卷分析

5. 某RAM有6条地址线和8条数据线(即I/O线),计算其存储容量为多少? 0011 0001 0011 0110 0100 1000 0111 0101 0110 0001 0110 1110 0110 0111 0110 0001
0011 0110 0100 1000 0111 0101 0110 0001 0110 1110 0110 0111 0110 0001 0110 1110 0110 1110 0111 0010 0110 0001 0110 1110 0011 0010 0011 0000 0011 0000 0011 0110 0011 0100 0011 0001 0011 0110 0100 1000 0111
1. 何谓ROM和RAM? 二者主要区别是什么?
A/D转换器,哪一个转换速度快?并定量说明为什么? 0110 1110 0111 0010 0110 0001 0110 1110 0011 0010 0011 0000 0011 0000 0011 0110
3. 若将15.36kHz的脉冲转换成60Hz的脉冲,计算出最少需要多少个触 0100 1000 0111 0101 0110 0001 0110 1110 0110 0111 0110 0001 0110 1110 0111 0010 发器才能构成此分频器?
若用此RAM扩展存储容量为1K ×8位的RAM,计算最少需要多少片?
0100 1000 0111 0101 0110 0001 0110 1110 0110 0111 0110 0001 0110 1110 0111 0010 0110三、 0110 1110 0011 0010 0011 0000 0011 0000 0011 0110 0011 0100 0011 0001 0001
数字电子技术试题库及答案(学霸专用,用了都说好)资料

数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。
B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。
数字电子技术期末考试精彩试题含问题详解

《数字电子技术》考试试卷(第一套)课程号2904025035 考试时间100 分钟(注:集成电路CD4532、74HC138、74HC151的功能见附表)一、填空题(共28分)1、(2分)(5E.8)H=( 94.5 )D=( 10010100.0101 )8421BCD。
2、(2分)逻辑函数L = + A+ B+ C +D = ( 1 )。
3、(2分)由传输门构成的电路如下图所示,当A=0时,输出L= B 。
4、(2分)三态门可能输出的三种状态是低电平、高电平和高阻态_。
5、(3分)A/D转换器一般要经过_ 采样__、保持、量化和__编码__这4个步骤,A/D转换器的转换速度主要取决于转换类型。
对双积分型A/D 转换器、并行比较型A/D转换器和逐次比较型A/D转换器的相对速度进行比较,转换速度最快的是_并行比较型A/D转换器__。
适用专业年级(方向):应用物理、电信科技2010级考试方式及要求:闭卷笔试题号一二三四五六七总分得分阅卷人时,n+1Q = n Q ,当0J K ==时,n+1Q = n Q 。
二、用公式法将下列逻辑函数化简为最简与或式 (12分)(,,,)F A B C D ABCD ABD BC BCD ABC =++++F=AB(C+D)+B(C +D )+C B A 2分 =ABC+ABD+ B D + B C +C B A 2分 = ABC+ABD+ B D + B C 2分=B(AC+C +AD+D ) 2分 =B(A+C +D ) 2分 =AB+B C +B D 2分三、用卡诺图法将下列逻辑函数化简为最简与或式 (10分)L (A,B,C,D )=∑m (0,1,3,5,7, 9)+∑d (10~15) 解:6分L D ABC =+ 4分 四、(16分)在举重比赛中有A 、B 、C 三名裁判,A 为主裁判,B 、C 为副裁判。
当两名或两名以上裁判(且必须包括A 在)认为运动员上举杠铃合格时,按动电钮可发出裁决合格信号(即输出Z 为1)。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
VI(V) 6 5 4 3 2 1 0
VO
0 5端未外接电压 VO
0 5端外接电压VCO=5V
2.5 1.5 t
t
t
返回
信息学院00级数字试卷2019.7.1
一、求下列逻辑函数的最简与或式。(20分)
y1 ABABBCBCACDE(公式法)
y2
ACCDAB
B
CBADCE( 公式法)
y3 ACACDABEFBDEBCDEBCDEABEF公式法
电气学院00级数字试卷2019.1.13
一、求下列逻辑函数的最简与或式(方法不限) (20分)
y1
AC(CD
AB)
BC
B
AD
CE
y2 AB AC A B(A B)
y3(A, B,C, D) AB BC CD DA
y4A, B,C, D (m0, m1, m3, m4, m7, m8, m9)
D、 Y AB CD
4 . 与 Y A B C D A C DE B D E A C D E 逻辑关系相同的是(
)5 分
A、 Y AB C D B DE AC D E
B 、 Y ( A C E )( B D E )
2.当VREF= - 8V时,简单计算并画出VO时序波形 (注:设十进制加
法计数器74160初始状态Q3Q2Q2Q0=0011)。 (13分)
计算步骤:
1
2
3
4
5
6
7
8
9 10
CP
VO
0
七、用边沿JKFF设计同步时序电路,能实现下面时序图所描述逻 辑功能(13分)
1 23 4
CP
Q0 Q1 Y
八、 1.指出此电路的名称; 2.按已知条件定性画出VO波形(已知:VCC=6V)。 (7分)
4. 555定时器可以用来构成多谐振荡器,欲改变其振荡频率,可以调 整那些参数?
5. 某RAM有6条地址线和8条数据线(即I/O线),计算其存储容量为多少? 若用此RAM扩展存储容量为1K ×8位的RAM,计算最少需要多少片?
C
功能表
R
&
S1 S0
三、
A
00
B
1.写出图示电路中Y的逻辑式;
2.填写功能表;
参考功能表
S A1 A0 Y
0 0 0 D0
0 0 1 D1
0 1 0 D2
0 1 1 D3
1
0
五、请画出下述各触发器Q端的输出波形,设各触发器的起始状态均 为“0”状态。 (10分)
A& B
1D
Q1
A 1J
Q2
CP
C1
CP
C1
Q1
B 1K
Q2
CP A B
Q1 Q2
六、
1.说出图示电路中I、II部分的名称和功能;
y4 ABBCDABBC(图形法)
约束条件 AB: CABDACDBCD0
二、请回答下列问题 (15分) 1. 直接A/D转换器中的并联比较型和反馈比较型哪一个转换速度快? 2. 权电阻网络D/A转换器与倒T型电阻网络D/A转换器各有何特点? 3. 组合逻辑电路和时序逻辑电路各有何特点? 4.判断下列逻辑电路,正确的画对号(√),错误的画叉号( X )
电路原来的状态。 B、移位寄存器的输出仅仅取决于该时刻的输入,与电路原来的状
态无关。 C、卡诺图是逻辑函数唯一的表示方法。 D、ROM是组合电路。
3 . 与 Y A B A C BC C D 逻辑关系相同的是(
)5 分
A、 Y AC D
B、 Y AB C D
C 、 Y A C D
(&12分) Y
A
01 10 11
3.请用一个2-4线译码器和4个三态与非门实现功能表中的功能。
(提示:译码器译码规则可自行确定,反变量可直接作为输入变量)
S1 S0
VCC
R
&
A B
&
Y
A
功能表
S1 S0 Y 00 01 10 11
2-4线译 码器
Y0
S1
Y1
Y2
S0
Y3
请为此译码器设计译码规则表: S1 S0 Y0 Y1 Y2 Y3
五、试用集成同步十进制计数器74160和数据选择器设计一个逻辑
电路,要求每输入七个时钟脉冲(CP)为一个循环,并且在第2和第 6个脉冲到来时,输出端Z有时钟脉冲(CP)信号输出,其它时间输
出信号为零。(注:可附加必要的门电路) ( 10分)
六、给定555定时器电路。 (10分) 1. 如果输入是一个三角波,输出的是一个方波。 ①连接相应电路;②画出输出波形。(5分)
Vcc
&
VIH
Y1=VOL
悬空
TTL电路
()
VIH
&
VIH
Y2=VOL
10K
CMOS电路 ()
&
Y3=VOL
51欧姆 TTL电路 ()
VIL =1
Vcc
Y4=VOH
5.1K
CMOS电路
三、试用三输入端与非门和反向器设计一个1位全加器(20分)
四、用JK触发器和门电路设计一个带进位的五进制加法计数器(15分)
&
EN EN
&
EN EN
&
EN EN
&
EN EN
四、用双四选一数据选择器74LS153设计一位全加器,按图示端
子接线(A1A0端),写出设计步骤,画出电路图(可附加必要 门电路)。74LS153逻辑框图和参考功能表如下所示。(10分)
接被加数
Y1
Y2
A1
74LS153
接加数
A0 S 1 D10 D如果在“5”号端分别加高低两个电平值,输出端加发音设备 后,能连续发出高低音频率。①连接相应电路
七、逻辑图给出如下,图中所用元件为74LS04和74LS20(G4,G5 为一片)。 (10分) 1. 请分析该电路的逻辑功能? 2. 若A、B、C输入端由于误操作全被对地短路,输出Z应是什么值? 3. 若A、B、C端全未被接入(悬空),输出Z应是什么值? 4. 若G4门的输出端被接地,则可能会出现什么情况?
约束条件:AB AC 0
二、请回答下列问题 (15分)
1. 何谓ROM和RAM? 二者主要区别是什么?
2.2. 如果时钟频率为1MHz,8位逐次渐近型A/D转换器和8位双积分型 A/D转换器,哪一个转换速度快?并定量说明为什么?
3.3. 若将15.36kHz的脉冲转换成60Hz的脉冲,计算出最少需要多少个 触发器才能构成此分频器?
返回
04年春季学期
1.下列叙述正确的是( )5分 A、通常把存储容量和存取速度作衡量ADC和DAC性能的重要指标 B、转换精度和转换速度是RAM和ROM性能优劣的主要指标。 C、并联比较型ADC的转换速度要高于逐次渐近型ADC的速度。
2.下列叙述正确的是( )5分 A.数值比较器的输出不仅取决于当时的输入信号,而且还取决于