锁相环原理及应用
什么是电子电路中的锁相环及其应用

什么是电子电路中的锁相环及其应用电子电路中的锁相环(Phase-Locked Loop,简称PLL)是一种广泛应用的反馈控制电路,用于将输入信号的相位与频率与参考信号的相位与频率同步,从而实现信号的稳定性和精确性。
锁相环在通信、计算机、音频处理等领域都有重要的应用。
一、锁相环的工作原理锁相环主要由相位比较器(Phase Detector)、环形数字控制振荡器(VCO)和低通滤波器(LPF)组成。
相位比较器用来比较输入信号和参考信号的相位差,输出一个宽度等于相位差的脉冲信号。
VCO根据相位比较器输出的脉冲信号的宽度和方向来调节输出频率,使其与参考信号的频率和相位同步。
LPF用来滤除VCO输出信号中的高频成分,保证输出的稳定性。
二、锁相环的应用1. 通信领域:在数字通信系统中,锁相环被广泛应用于时钟恢复、时钟生成和时钟变换等方面。
通过锁相环可以实现对时钟信号的稳定传输,提高通信系统的可靠性和容错性。
2. 音频处理:在音频设备中,锁相环被用于时钟同步和抖动消除。
通过锁相环可以实现音频数据的同步传输和精确抖动控制,提高音质和信号稳定性。
3. 数字系统:在数字系统中,锁相环可用于时钟恢复、频率合成和位钟提取等方面。
通过锁相环可以实现对时钟信号的稳定提取和精确合成,确保系统的可靠运行。
4. 频率调制与解调:在调制与解调系统中,锁相环被应用于频偏补偿和相位同步。
通过锁相环可以实现对信号频偏和相位偏移的补偿,保证调制与解调的准确性和稳定性。
5. 频谱分析:锁相环还可以应用于频谱分析仪中,通过锁相环可以实现频率分析的准确性、稳定性和精确性。
三、锁相环的特点1. 稳定性:锁相环可以通过调整VCO的输出频率来实现输入信号和参考信号的同步,从而提高信号的稳定性。
2. 精确性:锁相环可以通过精确的相位比较和频率调节,实现对信号相位和频率的精确控制,提高信号处理的准确性。
3. 自适应性:锁相环可以根据输入信号和参考信号的变化自动调节,适应不同输入条件下的信号同步要求。
锁相环的组成和原理及应用

锁相环的组成和原理及应用一.锁相环的基本组成许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。
锁相环路是一种反馈控制电路,简称锁相环(PLL)。
锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。
因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。
锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。
锁相环通常由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成,锁相环组成的原理框图如图8-4-1所示。
锁相环中的鉴相器又称为相位比较器,它的作用是检测输入信号和输出信号的相位差,并将检测出的相位差信号转换成uD(t)电压信号输出,该信号经低通滤波器滤波后形成压控振荡器的控制电压uC(t),对振荡器输出信号的频率实施控制。
二.锁相环的工作原理锁相环中的鉴相器通常由模拟乘法器组成,利用模拟乘法器组成的鉴相器电路如图8-4-2所示。
鉴相器的工作原理是:设外界输入的信号电压和压控振荡器输出的信号电压分别为:(8-4-1)(8-4-2)式中的ω0为压控振荡器在输入控制电压为零或为直流电压时的振荡角频率,称为电路的固有振荡角频率。
则模拟乘法器的输出电压uD为:用低通滤波器LF将上式中的和频分量滤掉,剩下的差频分量作为压控振荡器的输入控制电压uC(t)。
即uC(t)为:(8-4-3)式中的ωi为输入信号的瞬时振荡角频率,θi(t)和θO(t)分别为输入信号和输出信号的瞬时位相,根据相量的关系可得瞬时频率和瞬时位相的关系为:即(8-4-4)则,瞬时相位差θd为(8-4-5)对两边求微分,可得频差的关系式为(8-4-6)上式等于零,说明锁相环进入相位锁定的状态,此时输出和输入信号的频率和相位保持恒定不变的状态,uc(t)为恒定值。
锁相环原理及应用

•
当N1栅极加上控制电压uc后,它 能改变流过P1,亦即流过P2中的电流,起 到uc控制充电电流的作用。分析可得
•
uc U TN ED U TP I0 R1 R2
(5-30)
式中UTN 和UTP 分别为N沟道和P 沟道场效应管的阈电压。将(5-30)式代入 (5-29)式,得到
uc U TN ED U TP I0 8R1CT 8R2CT
• • • • • • • • • • •
•
• •
•
Pin 3, 9 = VSS VDD = 5V 70 5 55 205 mA VDD = 10V 530 20 410 710 mA VDD = 15V 1500 50 1200 1800 mA VOL LOW Level Output Voltage VDD = 5V 0.05 0 0.05 0.05 V VDD = 10V 0.05 0 0.05 0.05 V VDD = 15V 0.05 0 0.05 0.05 V VOH HIGH Level Output Voltage VDD = 5V 4.95 4.95 5 4.95 V VDD = 10V 9.95 9.95 10 9.95 V VDD = 15V 14.95 14.95 15 14.95 V VIL LOW Level Input Voltage VDD = 5V, VO = 0.5V or 4.5V 1.5 2.25 1.5 1.5 V Comparator and Signal In VDD = 10V, VO = 1V or 9V 3.0 4.5 3.0 3.0 V VDD = 15V, VO = 1.5V or 13.5V 4.0 6.25 4.0 4.0 V VIH HIGH Level Input Voltage VDD = 5V, VO = 0.5V or 4.5V 3.5 3.5 2.75 3.5 V Comparator and Signal In VDD = 10V, VO = 1V or 9V 7.0 7.0 5.5 7.0 V
锁相环的基本原理和应用讲解

6
123
2020/9/30
如果VCO 的频率在开始时低于输入参 考频率,相应比较器的输出偏正。此正输 出电压经滤波后加至VCO,强制VCO 的 频率增加,直至 VCO的频率和相应与输 人参考信号的频率与相应精确相同为止。
7
123
2020/9/30
如果VCO的频率增加到高于输入参考频 率,则发生与上述相反的过程。相应比较 器的输出减少,使VCO 的频率降低,以 锁定到与输入参考相同的频率上。
Fmin = 1 / R2( C1+32pf )
17
123
2020/9/30
键控移频 ( FSK )
VCC
R1
VCO VCC
9
4 Fo
5 00 K
8
(SET FREQ)
5
6 7 11
C1
R2
0 .1 U
1 00 K
U1
U2
NOT
R3 NOT
POT2
123
C2
CAP
fig2 FSK
18 2020/9/30
C2 5 10 0 p
123
OPAMP
10 Uo
Rl 1 0k
fig 2 F -- V
tl e
Size
N
A4 21
20DF2ialte0e::/9/30
15 E:
4. PLL锁相环电路分析
4.1 4046比较器I和II的特点
比较器I的特点是:两个输入信号的电平状态相 异时( 一个是高电平,一个是低电平),输山信号 V为高电平:反之为低电平。当两个输入信号的
误差
fo
低通滤波器
线性压控振荡器
计数器 10
锁相环PLL原理与应用

V V
2—9KHZ频率合成器
9V 100K 10K 47n
16 13 9
晶振
14
40 46
Uo 4
1K Hz
3
11
67 5 8
10 0K
1n
9V
3 16 RE SET
14
15
40 17
8
13
2 4 7 10 1 5 6 9 11
X2 X4 X6 X8 X1 X3 X5 X7 X9
3)拨盘开关式1—999KHZ
百位
A VD D
4X 100 K
8421
十位
A VD D
4X 100 K
8421
个位
A VD D
4)健盘置数式1—999KHZ频率合 成器 (P12)
• 就是用数字健盘以及某些数字IC替代拨盘 V开关构成1——999KHZ频率合成器。最终
应做到:当顺序按键盘旳任意三个健(如 5.9.2)时,则输出信号旳频率就为592KHz。 置数部分旳框图如图
捕获带旳测量
• 环路失锁后,缓慢变化信号源频率, 从高端或低端向4046A旳中心 频率接近,当信号源频率分别为fP H和fPL时,环路又锁定。则环路捕 获带ΔfP = fPH-fPL。
f H f P fL f o L P f H H f H
ωn、ξ旳测量 P(8)
9V
9V
10K
W1
10K
16 15 14 13 12 11 10
9
晶振
14
4
OU T
1K Hz
PD 2
40 46
VC O
3
8
5 11 6
7
锁相环的基本原理和应用

锁相环的基本原理和应用1. 什么是锁相环锁相环(Phase-Locked Loop,简称PLL)是一种电路模块,其基本原理是通过对输入信号和参考信号的相位进行比较和调节,以使输出信号与参考信号保持稳定的相位差。
锁相环广泛应用于通信、测量、频率合成等领域,因其能够实现信号调频、时钟控制等功能而备受关注。
2. 锁相环的基本结构锁相环由相位比较器(Phase Comparator)、环路滤波器(Loop Filter)、振荡器(VCO)和分频器(Divider)组成。
其基本结构如下所示:•相位比较器:相位比较器用于比较输入信号和参考信号的相位差,并产生一个与相位差成正比的控制电压。
•环路滤波器:环路滤波器用于平滑相位比较器输出的控制电压,并将其转换成稳定的直流电压。
•振荡器:振荡器根据环路滤波器输出的控制电压来调节其输出频率,使其与参考信号频率保持一致。
•分频器:分频器将振荡器输出的信号进行频率分频,以产生一个与参考信号频率一致且稳定的输出信号。
3. 锁相环的工作过程锁相环的工作过程可以分为四个阶段:捕获(Capture)、跟踪(Track)、保持(Hold)和丢失(Lose)四个阶段。
•捕获阶段:在捕获阶段,锁相环通过不断调节VCO的频率,使其与参考信号频率逐渐接近,并将相位差逐渐减小。
•跟踪阶段:当锁相环的输出频率与参考信号频率相等时,进入跟踪阶段。
在该阶段,VCO的频率和相位与输入信号保持一致。
•保持阶段:在保持阶段,锁相环维持着与输入信号相同的相位和频率。
任何相位和频率的变化都会通过反馈回路进行补偿。
•丢失阶段:如果输入信号的频率超出锁相环的捕获范围,锁相环无法跟踪该信号,进入丢失阶段。
在该阶段,锁相环输出的信号频率与输入信号频率不一致。
4. 锁相环的应用锁相环在各个领域有着广泛的应用,下面列举几个常见的应用:•频率合成器:锁相环可以将稳定的参考频率合成为其他频率,广泛用于通信、雷达、测量等领域。
锁相环工作原理

锁相环工作原理锁相环(Phase-Locked Loop,简称PLL)是一种常用的电子电路,用于实现频率合成、时钟恢复、相位同步等功能。
它由相位比较器、低通滤波器、电压控制振荡器和分频器等组成。
本文将详细介绍锁相环的工作原理及其各个组成部分的功能和作用。
一、相位比较器(Phase Detector)相位比较器是锁相环的核心部分,其作用是比较输入信号和反馈信号的相位差,并输出相应的控制信号。
常用的相位比较器有边沿比较器、恒幅比较器和恒相位比较器等。
相位比较器的输出信号经过滤波后,作为电压控制振荡器的输入。
二、低通滤波器(Low-Pass Filter)低通滤波器主要用于滤除相位比较器输出信号中的高频噪声,保留其直流分量。
它可以采用RC电路或者激励响应滤波器等形式。
滤波后的信号经过放大后,作为电压控制振荡器的输入。
三、电压控制振荡器(Voltage-Controlled Oscillator,简称VCO)电压控制振荡器是锁相环的核心部件之一,它根据输入的控制电压来产生相应频率的输出信号。
VCO的频率与输入电压成正比关系,通过调节输入电压的大小,可以实现对输出信号频率的控制。
四、分频器(Divider)分频器用于将VCO的输出信号进行频率分频,得到所需的参考信号。
分频器通常采用可编程分频器,可以根据需要选择不同的分频比。
参考信号经过分频后,与输入信号经过相位比较器输出的控制信号相比较,得到相位误差信号。
五、反馈回路锁相环的反馈回路起到了关键的作用,它将分频器输出的参考信号反馈给相位比较器,与输入信号进行比较,从而实现相位同步。
通过不断调节VCO的频率,使得输入信号和参考信号的相位差保持在一个很小的范围内,实现了稳定的频率合成或时钟恢复。
六、工作原理锁相环的工作原理可以概括为以下几个步骤:1. 初始状态下,输入信号和参考信号的相位差较大,相位比较器输出的控制信号经过滤波器放大后,作为VCO的输入电压。
2. VCO根据输入电压产生相应频率的输出信号,经过分频器分频后得到参考信号。
锁相环技术原理及其应用

锁相环技术原理及其应用一、锁相环技术原理1.1 基本概念锁相环(Phase-Locked Loop,PLL)是一种调节电路,能够通过控制其输出信号相位与参考信号相位之间的差值,使输出信号频率与参考信号频率一致,并且其输出信号相位与参考信号精确同步。
锁相环可以用于频率合成、时钟恢复、数字信号处理、射频通信等领域。
1.2 工作原理锁相环主要由相位比较器、低通滤波器、时钟发生器、可变增益放大器和电压控制振荡器等组成。
其中,相位比较器的作用是将参考信号和反馈信号进行比较,然后得到相位误差信号。
低通滤波器的作用是将相位误差信号进行平滑处理,得到直流误差信号。
时钟发生器的作用是产生参考信号。
可变增益放大器的作用是将误差信号放大后作为电压控制振荡器的控制电压。
电压控制振荡器的作用是产生锁相环输出信号,并且通过调节电压来控制输出信号的频率和相位。
1.3 稳定性分析锁相环的稳定性与参考信号的稳定性和相位比较器的带宽以及低通滤波器的截止频率等因素有关。
稳定性分析主要是评估锁相环输出信号的频率精度和相位噪声。
二、锁相环技术应用2.1 频率合成频率合成是利用锁相环技术将一个较低频率信号转换为高频率信号。
其中,参考信号是一个较低频率信号,产生参考信号的时钟发生器经过倍频器将参考信号的频率增加到所需的合成频率,然后经过相位比较器和滤波器控制电压控制振荡器的输出频率。
频率合成广泛应用于通信、广播、雷达、卫星导航等领域。
2.2 时钟恢复时钟恢复是一种将时钟信号从数据信号中恢复出来的技术。
锁相环可以通过将数据信号作为反馈信号,将时钟信号从数据信号中恢复出来。
时钟恢复广泛应用于数字通信和数字音频领域。
2.3 数字信号处理锁相环可以通过将输入信号与锁相环输出信号相比较,将输入信号变换的频率和相位误差降到很小,从而使输入信号的相位和频率与输入信号一致。
锁相环广泛应用于数字信号处理,例如数字滤波器、数字混频器、数字降噪器等。
2.4 射频通信锁相环在射频通信中的应用非常广泛,主要用于频率合成、时钟恢复等领域。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
锁相电路(PLL)及其应用自动相位控制(APC)电路,也称为锁相环路(PLL),它能使受控振荡器的频率和相位均与输入参考信号保持同步,称为相位锁定,简称锁相。
它是一个以相位误差为控制对象的反馈控制系统,是将参考信号与受控振荡器输出信号之间的相位进行比较,产生相位误差电压来调整受控振荡器输出信号的相位,从而使受控振荡器输出频率与参考信号频率相一致。
在两者频率相同而相位并不完全相同的情况下,两个信号之间的相位差能稳定在一个很小的围。
目前,锁相环路在滤波、频率综合、调制与解调、信号检测等许多技术领域获得了广泛的应用,在模拟与数字通信系统中已成为不可缺少的基本部件。
一、锁相环路的基本工作原理1.锁相环路的基本组成锁相环路主要由鉴频器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分所组成,其基本组成框图如图3-5-16所示。
图1 锁相环路的基本组成框图将图3-5-16的锁相环路与图1的自动频率控制(AFC)电路相比较,可以看出两种反馈控制的结构基本相似,它们都有低通滤波器和压控振荡器,而两者之间不同之处在于:在AFC环路中,用鉴频器作为比较部件,直接利用参考信号的频率与输出信号频率的频率误差获取控制电压实现控制。
因此,AFC系统中必定存在频率差值,没有频率差值就失去了控制信号。
所以AFC系统是一个有频差系统,剩余频差的大小取决于AFC系统的性能。
在锁相环路(PLL)系统中,用鉴相器作为比较部件,用输出信号与基准信号两者的相位进行比较。
当两者的频率相同、相位不同时,鉴相器将输出误差信号,经环路滤波器输出控制信号去控制VCO ,使其输出信号的频率与参考信号一致,而相位则相差一个预定值。
因此,锁相环路是一个无频差系统,能使VCO 的频率与基准频率完全相等,但二者间存在恒定相位差(稳态相位差),此稳态相位差经鉴相器转变为直流误差信号,通过低通滤波器去控制VCO ,使0f 与r f 同步。
2.锁相环路的捕捉与跟踪过程当锁相环路刚开始工作时,其起始时一般都处于失锁状态,由于输入到鉴相器的二路信号之间存在着相位差,鉴相器将输出误差电压来改变压控振荡器的振荡频率,使之与基准信号相一致。
锁相环由失锁到锁定的过程,人们称为捕捉过程。
系统能捕捉的最大频率围或最大固有频带称为捕捉带或捕捉围。
当锁相环路锁定后,由于某些原因引起输入信号或压控振荡器频率发生变化,环路可以通过自身的反馈迅速进行调节。
结果是VCO 的输出频率、相位又被锁定在基准信号参数上,从而又维持了环路的锁定。
这个过程人们称为环路的跟踪过程。
系统能保持跟踪的最大频率围或最大固有频带称为同步带或同步围,或称锁定围。
捕捉过程与跟踪过程是锁相环路的两种不同的自动调节过程。
由此可见,自动频率控制(AFC )电路,在锁定状态下,存在着固定频差。
而锁相环路控制(PLL )电路,在锁定状态下,则存在着固定相位差。
虽然锁相环存在着相位差,但它和基准信号之间不存在频差,即输出频率等于输入频率.这也表明,通过锁相环来进行频率控制,可以实现无误差的频率跟踪.其效果远远优于自动频率控制电路.3.锁相环路的基本部件1)鉴相器(PD —Phase Detector )鉴相器是锁相环路中的一个关键单元电路,它负责将两路输入信号进行相位比较,将比较结果从输出端送出。
鉴相器的电路类型很多,最常用的有以下三种电路.(1)模拟乘法器鉴相器,这种鉴相器常常用于鉴相器的两路输入信号均为正弦波的锁相环电路中。
(2)异或门鉴相器,这种鉴相器适合两路输入信号均为方波信号的锁相环电路中,所以异或门鉴相器常常应用于数字电路锁相环路中。
(3)边沿触发型数字鉴相器,这种鉴相器也属于数字电路型鉴相器,对输入信号要求不严,可以是方波,也可以是矩形脉冲波.这种电路常用于高频数字锁相环路中。
图2 是异或门鉴相器的鉴相波形与鉴相特性曲线。
图2 异或门鉴相器的鉴相波形与鉴相特性曲线a) 异或门鉴相器 b) 鉴相器输出波形 C) 鉴相特性2)环路滤波器(LF-Loop Filter )鉴相器输出的电压信号是交流电压,它并不能直接控制压控振荡(VCO )电路,鉴相器输出的电压信号必须经过环路滤波器平滑滤波后,才能用于控制VCO 电路。
环路滤波器从实质上讲也是低通滤波,其作用主要是滤除鉴相器输出误差电压中的高频及干扰成分,得到控制电压d U ,因为控制电压d U 是决定VCO 工作频率的电压,因此它的变化对锁相环路的性能参数有很大的影响关系。
图3是目前比较常用的三种环路滤波器电路。
从图中可以看出,三种电路的复杂程度不一样。
第一种简单的滤波器所用元件最少,电路也最简单。
有源比例积分滤波器,使用元件最多,电路也比较复杂。
图3 环路滤波器a)简单RC 滤波器 b)RC 比例积分滤波器 c) 有源比例积分滤波器但从滤波效果的角度来衡量,有源比例积分滤波器的滤波效果最好,简单RC 滤波器滤波效果最差,RC 比例积分滤波器的滤波效果介于二者之间。
设计电路时,可以根据锁相环路的要求选择不同的环路滤波器。
3)压控振荡器(VCO-Voltage Controlled Oscillator )压控振荡器(VCO )是锁相环(PLL )的被控对象。
压控振荡器是一个电压—频率变换装置,在环路中作为频率可调振荡器,其振荡频率应随输入控制电压线性地变化。
它输出的信号根据锁相环的不同要求,可分为正弦波压控振荡器与非正弦波压控振荡器两大类.正弦波压控振荡器一般由LC点式振荡器与变容二极管组成.它的工作原理与计算公式和电容三点式正弦波振荡器完全一样。
由于正弦波VCO受到变容二极管结电容变化围的限制,因此一般振荡频率变化围都不是太大。
非正弦波压控振荡器的种类较多,由于它的频率变化围大,控制线性好,所以应用比较广泛。
这类压控振荡器常见的几种电路有射极定时压控多谐振荡器、积分型施密特压控振荡器、数字门电路压控振荡器。
图4是两种方波压控振荡器电路。
图4两种方波压控振荡器电路a) 积分施密特VCO电路 b) CMOS门电路VCO电路二、锁相环路的基本特性1.良好的载波跟踪特性。
无论输入锁相环的信号是已调制或未调制的,只要信号中包含有载波成分,就可将环路设计成一个窄带跟踪滤波器,跟踪输入信号载波成分的频率与相位变化,环路输出信号就是需要提取的载波信号。
载波跟踪特性包含窄带、跟踪和弱输入载波信号的放大三重含意。
2.调制跟踪特性。
当环路具有适当宽度的低频通带时,压控振荡器输出信号的频率与相位就能跟踪输入调频或调相信号的频率与相位的变化。
3.窄带滤波特性。
锁相环路通过环路滤波器的作用,具有窄带滤波器特性,当压控振荡器的输出频率锁定在输入参考频率上时,位于信号频率附近的干扰成分将以低频干扰的形式进入环路,绝大部分的干扰会受到环路滤波器低通特性的抑制,从而将混进输入信号中的噪声和杂散干扰滤除掉。
在设计较好时,这个通带能做得极窄,例如在几十兆赫的频率围,实现几十赫甚至几赫的窄带滤波。
这种窄带滤波特性是任何LC、RC及石英晶体等滤波器均难以达到的。
4.低门限特性。
锁相环路也是一个非线性器件,用作鉴频器时同样存在门限效应,但锁相环路的门限并不取决于输入信噪比而取决于环路信噪比,由于环路的窄带特性,环路信噪比明显高于输入信噪比,环路能在低输入信噪比条件下工作,即具有低门限的优良特性。
5.锁定状态无剩余频差,易于集成化等。
三、集成锁相环74HC4046单片锁相环集成电路74HC4046是一种高速CMOS混合电路,含有锁相环路全部功能的单片集成锁相环电路,其最高工作频率可达18MHz。
它的部功能框图及标准应用电路,如图5所示。
从图5中74HC4046的外接元件可以看出,集成锁相环只需外接极少的元件,即可组成一个完整的锁相电路。
以图5的电路为基准,根据各种用途对电路的不同要求,在锁相环电路中若配不同的应用电路,即可组成各种类型的应用电路。
例如,在74HC4046的3脚、4脚之间插人N分频电路,就可以组成频率合成器电路。
图5 74HC4046部功能框图及标准应用电路四、锁相环路的应用1.在空间技术中的应用——窄带跟踪接收机(锁相接收机)锁相接收机是一种具有窄带跟踪性能的接收机。
主要用于空间技术中的测速与测距,来确定飞行器的运行轨道。
由于飞行器发射功率小,通信距离远,所以收到的信号极其微弱。
另外,考虑到信号有多普勒频移以及振荡器产生的频率漂移,接收机的中频通带又必须足够宽,这样,接收机解调器前的信噪功率比必然相当低,一般在-10~-30dB左右。
采用窄带锁相跟踪接收机由于它的带宽很窄,又能跟踪信号,因此,能大大提高接收机的信噪比。
—般说来,可比普通接收机信噪比提高30~40dB,这一优点是很重要的。
图6是锁相接收机的简化框图。
其工作过程如下:图6 锁相接收机的简化框图混频器输入信号电压为1()u t ,它是调频高频信号,中心频率为1ω,,它与外差本振信号2()u t 相混频,2()u t 频率为2ω,它是由压控振荡器频率2/M ω经M 次倍频后得到的。
混频后输出的中频信号3()u t ,其中频频率为3ω,312ωωω=-,经中频放大器放大后在鉴相器与下一个频率稳定的本地标准中频参考信号4()u t 进行相位比较,4()u t 的频率为4ω。
如果两者的频率有偏差,鉴相器的输出电压()d u t 经环路滤波器滤波后就去调整压控振荡器的振荡频率,使混频器的输出频率被锁定在本地标准中频上,即34ωω=。
由图可见,接收机的中频放大器设置在环路部,依靠环路的跟踪作用,中频信号的频率将保持在调谐回路的中心。
这样,中频放大器的通频带可以做得很窄(例如3~300Hz ),只需覆盖调频信号在载波频率固定情况下的占据频宽就够了。
在载频因多普勒频移等原因产生较大漂移的情况下,由于窄带跟踪环路的作用,将使载频有漂移的已调信号频谱,经混频后仍能准确地落在中频通频带的中央,这就实现了窄带跟踪。
在实际空间通信中,飞行器实际的多普勒频移产生的频率变化要比调频信号本身占据的频宽大得多,因而必须采用锁相环构成的窄带跟踪滤波器,才能使这种空间通信有满意的结果,这种窄带跟踪接收机的灵敏度很高,接收微弱信号的能力很强。
2.在调制解调技术中的应用(1)锁相调频电路应用图7所示的锁相环路调频器电路,可以获得载波频率稳定度很高的调频信号。
实现PLL 调频的条件是,调制信号的频谱要处于环路低通滤波器通带之外,并且调制指数不能太大。
这样,锁相环路实际上是载波跟踪环,调制信号不能通过低通滤波器,也就不能参与环路的交流反馈,因而调制信号对锁相环路没有影响,压控振荡器的中心频率被锁定在晶体振荡频率上。
同时,调制信号加在压控振荡器上,对其中心频率进行调制,因此,输出调频信号的中心频率稳定度与晶振频稳度有相同的数量级,而调频灵敏度则与VCO 的电压控制灵敏度相同,克服了直接调频中心频率稳定度不高的缺点。