PCB--LAYOUT面试基本试题
PCB 面试题

答:1. 基本上, 将模/数地分割隔离是对的。 要注意的是信号走线尽量不要跨过有分割的 地方(moat), 还有不要让电源和信号的回流电流路径(returning current path)变太大。
2. 晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号, 必须满足loop gain与phase的规范, 而这模拟信号的振荡规范很容易受到干扰, 即使加ground guard traces可能也无法完全隔离干扰。 而且离的太远, 地平面上的噪声也会影响正反馈振荡电路。 所以, 一定要将晶振和芯片的距离进可能靠近。
5。 关于高速PCB设计中信号层空白区域敷铜接地问题
Байду номын сангаас
问:在高速PCB设计中,信号层的空白区域可以敷铜,那么多个信号层的敷铜是都接地好呢, 还是一半接地,一半接电源好呢?
答:般在空白区域的敷铜绝大部分情况是接地。 只是在高速信号线旁敷铜时要注意敷铜与信号线的距离, 因为所敷的铜会降低一点走线的特性阻抗。 也要注意不要影响到它层的特 性阻抗, 例如在dual stripline的结构时。
2。在高速设计中,如何解决信号的完整性问题?差分布线方式是如何实现的?对于只有一个输出端的时钟信号线,如何实现差分布线?
答:信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。一般以前者side-by-side 实现的方式较多。 要用差分布线一定是信号源和接收端也都是差分信号才有意义。所以对只有一个输出端的时钟信号是无法使用差分布线的。
28道《PCB布线及设计》考试题及答案(面试题一)

28道《PCB布线及设计》考试题及答案(面试题一)一、如何处理实际布线中的一些理论冲突的问题?问:在实际布线中,很多理论是相互冲突的;例如:1。
处理多个模/数地的接法:理论上是应该相互隔离的,但在实际的小型化、高密度布线中,由于空间的局限或者绝对的隔离会导致小信号模拟地走线过长,很难实现理论的接法。
我的做法是:将模/数功能模块的地分割成一个完整的孤岛,该功能模块的模/数地都连接在这一个孤岛上。
再通过沟道让孤岛和“大”地连接。
不知这种做法是否正确?2。
理论上晶振与CPU的连线应该尽量短,由于结构布局的原因,晶振与CPU的连线比较长、比较细,因此受到了干扰,工作不稳定,这时如何从布线解决这个问题? 诸如此类的问题还有很多,尤其是高速PCB布线中考虑EMC、EMI问题,有很多冲突,很是头痛,请问如何解决这些冲突?答:1. 基本上, 将模/数地分割隔离是对的。
要注意的是信号走线尽量不要跨过有分割的地方(moat), 还有不要让电源和信号的回流电流路径(returning current path)变太大。
2. 晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号, 必须满足loop gain与phase的规范, 而这模拟信号的振荡规范很容易受到干扰, 即使加ground guard traces可能也无法完全隔离干扰。
而且离的太远, 地平面上的噪声也会影响正反馈振荡电路。
所以, 一定要将晶振和芯片的距离进可能靠近。
3. 确实高速布线与EMI的要求有很多冲突。
但基本原则是因EMI 所加的电阻电容或ferrite bead, 不能造成信号的一些电气特性不符合规范。
所以, 最好先用安排走线和PCB叠层的技巧来解决或减少EMI的问题, 如高速信号走内层。
最后才用电阻电容或ferrite bead的方式, 以降低对信号的伤害。
二、在高速设计中,如何解决信号的完整性问题?差分布线方式是如何实现的?对于只有一个输出端的时钟信号线,如何实现差分布线?答:信号完整性基本上是阻抗匹配的问题。
面试PCB面试题目

1.写一个"标准"宏MIN ,这个宏输入两个参数并返回较小的一个。
2. 给定一个整型变量a,写两段代码,第一个设置a的bit3,第二个清除a的bit 3。
在以上两个操作中,要保持其它位不变.3.语句for( ;1 ;);它是什么意思?do……while和while……do有什么区别?4.用变量a给出下面的定义: a) 一个整型数b)一个指向整型数的指针c)一个指向指针的的指针,它指向的指针是指向一个整型数5.关键字sta tic的作用是什么?volati le有什么含意?6.下面的代码就使用了__inter rupt关键字去定义了一个中断服务子程序(ISR),请评论一下这段代码的。
__inte rrupt double comput e_are a (double radius){ double area = PI * radius * radius;printf("\nArea= %f", area);return area;}7.下面的代码输出是什么,为什么?void foo(void){ unsign ed int a = 6;int b = -20;(a+b > 6) ? puts("> 6") : puts("<= 6");}8.某单片机片内提供10位精度的AD转换器,AD转换结束后得到值为0x355,现只需8位精度, 写出代码把结果存在变量x中,并写出x的二进制值.unsign ed char x;x= ;x的值(二进制):9.在PCB设计中,嵌入式系统的外部晶振在布线时要注意什么?10单片机上电后没有运转,要检查什么?2 . 写一个"标准"宏MIN ,这个宏输入两个参数并返回较小的一个。
pcb工程师面试问题汇总

pcb layout工程师的面试试题?1.PCB Layout 流程、工艺要求及注意事项;2.相关产品PCB Layout的安规规范和EMC要求;3.标准且常用的零件封闭尺寸(如SOP-8);4.基本的电路知识;5.PCB 的制作流程(注意及Layout流程区别)等。
6.实际操作能力(重要PCB工程师笔试题及答案一.填空1.PCB上的互连线按类型可分为 _微带线_和带状线2引起串扰的两个因素是_容性耦合和_感性耦合[hide]3.EMI的三要素:发射源传导途径敏感接收端4.1OZ铜的厚度是1.4 MIL5.信号在PCB(Er为4)带状线中的速度为:6inch/ns6.PCB的表面处理方式有:喷锡,沉银,沉金等pcb layout工程师的工作是需要很好的耐心的,而且更需要细心。
面试是你整个求职过程中最重要的阶段。
成败均决定于你面试时的表现。
每个人都能够学会怎么出色地面试,而且绝大多数的错误都可以预期并且避免,下面这些将给你带来成功的契机。
精心准备所有面试有可能需要的东西,比如文凭,身份证复印件,pcb 设计简历,相片等等,绝不能在这点上让人感到你是一个不认真的人。
完整地填妥公司的表格–即使你已经有简历。
即使你带了简历来,很多公司都会要求你填一张表。
你愿意并且有始有终地填完这张表,会传达出你做事正规、做事善始善终的信息。
面试前先自己预演一下,尝试你会被问及的各种问题和答案,即使你不能猜出所有你可能被问的问题,但思考它们的过程会让你减轻紧张而且在面试时心里有底。
用减轻紧张的技巧来减少你的不安,深呼吸以使自己冷静下来。
公众人物有很多舒缓压力的方法会帮助你进行面试。
在面试临近时练习一下如何放松自己,譬如放慢语速,你越放松越会觉得舒适自然,也会流露出更多的自信。
留心你自己的身体语言,尽量显得精警、有活力、对主考人礼貌。
用眼神交流,在不言之中,你会展现出对对方的兴趣。
PADS把你碰到的每一个人看成是面试中的重要人物,一定要对每一个你接触的人都彬彬有礼,不管他们是谁以及他们的职务是什么,每个人对你的看法对面试来说都可能是重要的。
pcb工程师面试一般会问什么

竭诚为您提供优质文档/双击可除pcb工程师面试一般会问什么篇一:工程师面试问题解答工程师面试问题解答1.什么是三宝四口三宝:安全帽、安全带、安全网四口:通道口、预留洞口、楼梯口、电梯井口五临边:阳台边、屋面周边、楼层边、升降口临边、基坑临边2.五通一平指什么道通、水通、电通、暖通、讯通平整土地七通一平:道通、水通、电通、暖通、气通(燃气)、讯通、邮通?(排水通)平整土地3.建筑容积率与建筑密度的定义是什么用公式表达建筑容积率就是总建筑面积与总占地面积之比(通常总建筑面积不包含地下室部分)建筑密度也就是建筑覆盖率,为总建筑面积与一楼的建筑面积之比。
4.三控两管一协调指什么三控:质量控制、进度控制、投资控制两管:合同管理、信息管理一协调:组织协调四控三管一协调:质量控制、进度控制、成本控制、安全控制三管:合同管理、资料档案管理、信息管理一协调:组织协调5.挡土墙的受力有几种挡土墙的受力有三种:主动土压力、静止土压力、被动土压力(详细请参看挡土墙一文中的内容)6.如果阳台漏水,原因是什么阳台漏水的原因有:排水不畅(放坡不够)地漏管套管未封堵好。
阳台板开裂阳台板有孔隙、有通透的钢筋外漏(浇筑质量不好)阳台门窗的地坎过低阳台地面没有下沉(板应低于室内板)7.竣工验收有哪些内容规定的有:人防、消防、规划、燃气、环保、电梯、防雷、在质监站监督下的主体竣工验收等验收。
实际上还有:供水部门的验收(水表井、环管、水质检验)、供电部门的高压柜验收(包括供电表、引入线路)、逐套验收等分享到:搜房微博阅读(13995)|评论(1)|转载(18)|收藏|举报/意见前一篇:基础工程的模板施工后一篇:甲方工程师在项目开发各阶段的作用篇二:pcblayout工程师笔试题目pcblayout工程师笔试题目一,填空1串扰的两个因素是()和()2emi的三要素(),(),()3pcb表面处理方式有(),(),()等4差分信号线的布线的基本原则(),()二,选择1影响阻抗的因素有()a线宽b线长c介电常数dpp厚度e绿油2减少串扰的方法()a增加pp厚度b3w原则c保持回路完整性d相邻层走线正交e减小平行走线长度三,回答题1pcblayout的过程2mos管、ic、电容的封装有哪些(每个不少于3例)3常用的画图软件有哪几种?4用mos管搭出一个二输入与非门?5画出not,nand,noR的符号真值表?6Rs232、Rs458的区别?7简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流流向?简述单片机应用系统的设计原则?8单片机上电后没有运转,首先要检查什么?篇三:硬件工程师必懂的pcb常用语pcb常用语1.a-stagea阶段指胶片(pRepReg)制造过程中,在补强材料的玻织布或棉纸,在通过胶水槽进行含浸工程时,其树脂之胶水(Varnish,也译为清漆水),尚处于单体且被溶济稀释的状态,称为a-stage.相对的当玻织布或棉纸吸入胶水,又经热风及红外线干燥后,将使树脂分子量增大为复体或寡聚物(oligomer),再集附于补强材上形成胶片.此时的树脂状态称为b-stage.当再继续加热软化,并进一步聚合成为最后高分子树脂时,则称为c-stage2.additionagent添加剂----改进产品性质的制程添加物,如电镀所需之光泽剂或整平剂等即是.3.adhesion附着力----指表层对主体的附着强弱而言,如绿漆在铜面,或铜皮在基材表面,或镀层与底材间之附着力皆是.4.annularring孔环----指绕在通孔周围的平贴在板面上的铜环而言.在内层板上此孔环常以十字桥与外面大地相连,且更常当成线路的端点或过站.在外层板上除了当成线路的过站之外,也可当成零件脚插焊用的焊垫.与此字同义的尚有pad(配圈)、land(独立点)等.5.artwork底片---在电路板工业中,此字常指的是黑白底片而言,至于棕色的“偶氮片”(diazoFilm)则另用phototool以名之.pcb 所用的底片可分为“原始底片”masterartwork以及翻照后的“工作底片”workingartwork等.6.back-up垫板是钻孔时垫在电路板下,与机器台面直接接触的垫料,可避免钻针伤及台面,并有降低钻针温度,清除退屑沟中之废屑,及减少铜面出现毛头等功用.一般垫板可采酚醛树脂板或木桨板为原料.7.binder黏结剂各种积层板中的接着树脂部分,或干膜之阻剂中,所添加用以“成型”而不致太“散”的接着及形成剂类.8.blackoxide黑氧化层为了使多层板在压合后能保持最强的固着力起见,其内层板的铜导体表面,必须要先做上黑氧化处理层才行.目前这种粗化处理,又为适应不同需求而改进为棕化处理(brownoxide)或红化处理,或黄铜化处理.9.blindViahole盲导孔指复杂的多层板中,部份导通孔因只需某几层之互连,故刻意不完全钻透,若其中有一孔口是连结在外层板的孔环上,这种如杯状死胡同的特殊孔,称之为“盲孔”(blindhole).10.bondstrength结合强度指积层板材中,欲用力将相邻层以反向之方式强行分开时(并非撕开),每单位面积中所施加的力量(lb/in2)谓之结合强度.11.buriedViahole埋导孔指多层板之局部导通孔,当其埋在多层板内部各层间的“内通孔”,且未与外层板“连通”者,称为埋导孔或简称埋孔.12.burning烧焦指镀层电流密度太高的区域,其镀层已失去金属光泽,而呈现灰白粉状情形.13.card卡板是电路板的一种非正式的称呼法,常指周边功能之窄长型或较小型的板子,如适配卡、memory卡、ic卡、smart卡等.14.catalyzing催化“催化”是一般化学反应前,在各反应物中所额外加入的“介绍人”,令所需的反应能顺利展开.在电路板业中则是专指pth制程中,其“氯化钯”槽液对非导体板材进行的“活化催化”,对化学铜镀层先埋下成长的种子,不过此学术性的用语现已更通俗的说成“活化”(activation)或“核化”(nucleating)或“下种”(seeding)了.另有catalyst,其正确译名为“催化剂”.15.chamfer倒角在电路板的板边金手指区,为了使其连续接点的插接方便起见,不但要在板边前缘完成切斜边(bevelling)的工作外,还要将板角或方向槽(slot)口的各直角也一并去掉,称为“倒角”.也指钻头其杆部末端与柄部之间的倒角.16.chip晶粒、芯片、片状在各种集成电路(ic)封装体的心脏部分,皆装有线路密集的晶粒(dies)或芯片(chip),此种小型的“线路片”,是从多片集合的晶圆(wafer)上所切割而来.ponentside组件面早期在电路板全采通孔插装的时代,零件一定是要装在板子的正面,故又称其正面为“组件面”;板子的反面因只供波焊的锡波通过,故又称为“焊锡面”(solderingside).目前,smt的板类两面都要黏装零件,故已无所谓“组件面”或“焊锡面”了,只能称为正面或反面.通常正面会印有该电子机器的制造厂商名称,而电路板制造厂的ul代字与生产日期,则可加在板子的反面.18.conditioning整孔此字广义是指本身的“调节”或“调适”,使能适应后来的状况,狭义是指干燥的板材及孔壁在进入pth制程前,使先其具有“亲水性”与带有“正电性”,并同时完成清洁的工作,才能继续进行其它后续的各种处理.这种通孔制程发动前,先行整理孔壁的动作,称为整孔(holeconditioning)处理.19.dent凹陷指铜面上所呈现缓和均匀的下陷,可能由于压合所用钢板其局部有点状突出所造成,若呈现断层式边缘整齐之下降者,称为dishdown.20.desmearing除胶渣指电路板在钻孔的摩擦高热中,当其温度超过树脂的tg 时,树脂将呈现软化甚至形成流体而随钻头的旋转涂满孔壁,冷却后形成固着的胶糊渣,使得内层铜孔环与后来所做铜孔壁之间形成隔阂.故在进行pth之初,就应对已形成的胶渣,施以各种方法进行清除,而达成后续良好的连接(connection)的目的.21.diazoFilm偶氮棕片是一种有棕色阻光膜的底片,为干膜影像转移时,在紫外光中专用的曝光用具(phototool).这种偶氮棕片即使在棕色的遮光区,也能在“可见光”中透视到底片下板面情形,比黑白底片要方便的多.22.dielectric介质是“介电物质”的简称,原指电容器两极板之间的绝缘物,现已泛指任何两导体之间的绝缘物质而言,如各种树脂与配合的棉纸,以及玻织布等皆属之.23.diffusionlayer扩散层即电镀时,液中镀件阴极表面所形成极薄“阴极膜”(cathodfilm)的另一种称呼.24.dimensionalstability尺度安定性指板材受到温度变化、湿度、化学处理、老化(aging)或外加压力之影响下,其在长度、宽度,及平坦度上所出现的变化量而言,一般多以百分率表示.当发生板翘时,其pcb板面距参考平面(如大理石平台)之垂直最高点再扣掉板厚,即为其垂直变形量,或直接用测孔径的钢针去测出板子浮起的高度.以此变形量做为分子,再以板。
PCB工程师面试题

PCB工程师面试题PCB工程师面试题(一)PCB工程师是电子行业中非常重要的职位,负责设计和开发印刷电路板(PCB)用于电子产品。
在面试中,被问到关于PCB设计和开发的问题是非常常见的。
以下是一些常见的PCB工程师面试题目和简短答案:1. 什么是PCB?PCB是印刷电路板的缩写,是一种用于电子设备的基础部件。
它由绝缘基板和导电链路组成,连接着电子元件。
2. PCB设计流程包括哪些步骤?PCB设计流程包括:需求分析与规划、原理图设计、PCB布局、走线布线、设计验证和文件输出等步骤。
3. PCB设计软件有哪些常用的?常用的PCB设计软件有Altium Designer、Cadence Allegro、Mentor PADS、KiCad等。
4. PCB设计中有哪些常见的布局规则?常见的PCB设计布局规则包括:保持信号完整性、最短路径设计、电源规划、信号地分离、高频噪声控制等。
5. PCB设计中,走线遇到的常见问题有哪些?常见的走线问题包括:串扰、电磁干扰、信号完整性问题、电源噪声等。
6. PCB设计中如何解决由于高频噪声影响而导致的问题?可以采取以下措施:增加地区域、使用屏蔽和绕线技术、优化电源规划、使用低噪声元件等。
7. PCB设计中,为什么需要差分信号?差分信号可以有效抵消电磁干扰和串扰,提高信号质量和传输速率。
8. 什么是PCB堆叠层?它有什么作用?PCB堆叠层是指将多个PCB板层堆叠在一起,并使用内部电连接将它们连接起来。
它可以提高PCB的集成度,减小电路板的尺寸,提高信号传输速率,并提供更好的信号完整性。
9. 如何避免PCB设计中的电磁相容性(EMC)问题?可以采取以下措施来避免EMC问题:增加电磁屏蔽、使用合适的环境过滤器、合理布局和绕线、选择合适的电源和地引脚。
10. PCB设计中有哪些常见的DFM原则?常见的DFM原则包括:保持最小线径和间距、保证电气摩擦和可焊性、使用规范尺寸和通孔、良好的热管理和机械设计等。
PCB--LAYOUT面试基本试题(doc 12页)

PCB--LAYOUT面试基本试题(doc12页)部门: xxx时间: xxx整理范文,仅供参考,可下载自行编辑LAYOUT面试试题1)请简单说明LAYOUT的流程?简要流程:原理图——新建库需求,网表输入其他需求——(倒入网表)设计要求分析——布局,规则导入——布局确认——(OK)PCB布线、验证、优化——布线确认——设计资料输出——最终确认,结束2)哪些因数会影响布线的阻抗及差分阻抗?不同阻抗如何在同一块板子上实现?答:影响因数:线宽,铜厚,介质介电常数叠层结构,同时影响差分阻抗的还有差分对的间距。
不同阻抗通常采用不同线宽或换层来达到要求3)请问您做过哪此方面的板子,做过主机板吗?请对主机板一此主要零件如VGA、LAN、1394layout时需注意事项做简要描述。
VGA:基本走线要求:1. RED、GREEN、BLUE 必须绕在一起,视情况包GND. R.G.B 不要跨切割。
2 HSYNC、VSYNC 必须绕在一起, 视情况包GND.LAN:基本走线要求1. 同一组线,必须绕在一起。
2 Net: RX,TX:必须differential pair 绕线.1394:基本走线要求:1. Differential pair 绕线,同层,平行,不要跨切割.2. 同一组线,必须绕在一起。
3 与高速信号线间距不小于50milUSB:基本走线要求:1 Differential pair 绕线,同层,平行,不要跨切割.2 同一组线,必须绕在一起4) ALLEGRO中零件PAD共分这此层,请分别解释图中regular pad、thermal relief 、anti pad的意思及三者之间的关系。
Top 、bottom、soldermask-top、soldermask-bottom、pastemask_top、pastemask_bottom之间的关系。
5)在高速PCB设计时我们使用的软件都只不过是对设置好的EMC、EMI规则进行检查,而设计者应该从那些方面去考虑EMC、EMI的规则?怎样设置规则?6)电源以及电源转换部分是系统的心脏,请描述TRACE宽度与流过电流大小的关系。
PCB LAYOUT面试、笔试试题及答案

线路板图设计及制板要求填写制度培训测试题姓名:岗位:部门:成绩:一、填空题(每空2分、共40分)1。
23命名。
4,设5中强调。
6、使用DXP软件设计PCB。
7。
二、判断题(每题2分、共20分)1、线路板版本号根据线路板设计修改情况,序号逐次递增。
(√)2、《线路板制板要求》中线路板文件名、版本号与线路板图上标注的产品型号可不一致。
(×)3、是否编制、更新物料码,须在《线路板制板要求》中说明。
(√)4、定型板发图时:压缩包中只需含有每种线路板所对应的模板图即可。
(×)5、以前在《线路板制板要求》中说明过模板版本及日期,后期发板无需再说明。
(×)6、《钢模板制板要求》不用打印下发,其中须说明集成电路宽度开口尺寸。
(√)7、试制板发图时:需要做钢模板(简易小),同定型板;做铜模板时,也需要《钢模板制板要求》。
(×)8、需要制作阻焊膜钢漏板时,需填写《阻焊膜钢漏板制板要求》,需要打印下发。
(×)9、所有线路板在发板前,必须填写制板要求中‘PCB板修改内容(详述)’一栏,详细描述修改的内容。
(√)10、生产计划部编制计划时,可依据《线路板制板要求》内容,以指导后序的配料、生产。
(√)三、简答题(每题10分,共40分)1、几种产品共用同一个线路板时,如何处理?答:几种产品共用同一个线路板时,PCB文件名需用同一个(避免同一线路板出现多个物料码),须在线路板上标识出所有产品型号。
2、线路板文件名要以产品型号命名,以DDZY1122表型为例,主板、模板、IC卡线路板、模块线路板、主板阻焊膜漏板、电源板、液晶板、灯板文件名分别是什么?答:主板DDZY1122-MAIN.PCB;模板DDZY1122-M.PCB;IC卡线路板DDZY1122-KA.PCB;模块线路板DDZY1122-MK.PCB;阻焊膜漏板DDZY1122-LB.PCB;电源板DDZY1122-POWER.PCB;液晶板DDZY1122-LCD.PCB。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
LAYOUT面试试题1)请简单说明LAYOUT的流程?简要流程:原理图——新建库需求,网表输入其他需求——(倒入网表)设计要求分析——布局,规则导入——布局确认——(OK)PCB布线、验证、优化——布线确认——设计资料输出——最终确认,结束2)哪些因数会影响布线的阻抗及差分阻抗?不同阻抗如何在同一块板子上实现?答:影响因数:线宽,铜厚,介质介电常数叠层结构,同时影响差分阻抗的还有差分对的间距。
不同阻抗通常采用不同线宽或换层来达到要求3)请问您做过哪此方面的板子,做过主机板吗?请对主机板一此主要零件如VGA、LAN、1394layout时需注意事项做简要描述。
VGA:基本走线要求:1. RED、GREEN、BLUE 必须绕在一起,视情况包GND. R.G.B 不要跨切割。
2 HSYNC、VSYNC 必须绕在一起, 视情况包GND.LAN:基本走线要求1. 同一组线,必须绕在一起。
2 Net: RX,TX:必须differential pair 绕线.1394:基本走线要求:1. Differential pair 绕线,同层,平行,不要跨切割.2. 同一组线,必须绕在一起。
3 与高速信号线间距不小于50milUSB:基本走线要求:1 Differential pair 绕线,同层,平行,不要跨切割.2 同一组线,必须绕在一起4) ALLEGRO中零件PAD共分这此层,请分别解释图中regular pad、thermalrelief 、anti pad的意思及三者之间的关系。
Top 、bottom、soldermask-top、soldermask-bottom、pastemask_top、pastemask_bottom之间的关系。
5)在高速PCB设计时我们使用的软件都只不过是对设置好的EMC、EMI规则进行检查,而设计者应该从那些方面去考虑EMC、EMI的规则?怎样设置规则?6)电源以及电源转换部分是系统的心脏,请描述TRACE宽度与流过电流大小的关系。
7)什么叫差分线?为什么要走差分线?走差分线需要注意什么?(1)通俗地说,就是驱动端发送两个等值、反相的信号,接收端端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。
而承载差分信号的那一对走线就称为差分走线。
(2) a.抗干扰能力强,因为两根差分走线之间的耦合很好,当外界存在噪声干扰时,几乎是同时被耦合到两条线上,而接收端关心的只是两信号的差值,所以外界的共模噪声可以被完全抵消。
b.能有效抑制EMI,同样的道理,由于两根信号的极性相反,他们对外辐射的电磁场可以相互抵消,耦合的越紧密,泄放到外界的电磁能量越少。
c.时序定位精确,由于差分信号的开关变化是位于两个信号的交点,而不像普通单端信号依靠高低两个阈值电压判断,因而受工艺,温度的影响小,能降低时序上的误差,同时也更适合于低幅度信号的电路。
(3)等长、等距”。
等长是为了保证两个差分信号时刻保持相反极性,减少共模分量;等距则主要是为了保证两者差分阻抗一致,减少反射。
“尽量靠近原则”有时候也是差分走线的要求之一。
当然所有这些规则都不是用来生搬硬套的.8) PCB 设计时,为何要铺铜?在做pcb 板的时候,为了减小干扰,地线是否应该构成闭和形式?在PCB 设计中,通常将地线又分为保护地和信号地;电源地又分为数字地和模拟地,为什么要对地线进行划分?一般铺铜有几个方面原因:1,EMC.对于大面积的地或电源铺铜,会起到屏蔽作用,有些特殊地,如PGND 起到防护作用。
2,PCB 工艺要求。
一般为了保证电镀效果,或者层压不变形,对于布线较少的PCB 板层铺铜。
3,信号完整性要求,给高频数字信号一个完整的回流路径,并减少直流网络的布线。
4,当然还有散热,特殊器件安装要求铺铜等等原因。
在做PCB 板的时候,一般来讲都要减小回路面积,以便减少干扰,布地线的时候,也不应布成闭合形式,而是布成树枝状较好,还有就是要尽可能增大地的面积。
划分地的目的主要是出于EMC 的考虑,担心数字部分电源和地上的噪声会对其它信号,特别是模拟信号通过传导途径有干扰。
至于信号的和保护地的划分,是因为EMC 中ESD 静放电的考虑,类似于我们生活中避雷针接地的作用。
无论怎样分,最终的大地只有一个。
只是噪声泻放途径不同而已。
9)请说明EMC,ESD的含义。
做过此认证的产品吗?如有请谈谈实施经验。
EMC:电磁兼容ESD:静电释放10)谈谈对DFM的认识及常识。
答:DFM就是可制造性设计一些常识:最小孔径,最小线间距(了解制造商的工艺水平)同种有极性的器件尽量保持方向一致IC放置方向要考虑过锡炉的方向,器件间的最小间距有SMD器件的板子至少需要2个光学定位点一:LAYOUT的一般流程:1、概述本文档的目的在于说明使用PADS的印制板设计软件PowerPCB进行印制板设计的流程和一些注意事项,为一个工作组的设计人员提供设计规范,方便设计人员之间进行交流和相互检查。
2、设计流程PCB的设计流程分为网表输入、规则设置、元器件布局、布线、检查、复查、输出六个步骤.2.1 网表输入网表输入有两种方法,一种是使用PowerLogic的OLE PowerPCB Connection功能,选择Send Netlist,应用OLE功能,可以随时保持原理图和PCB图的一致,尽量减少出错的可能。
另一种方法是直接在PowerPCB中装载网表,选择File->Import,将原理图生成的网表输入进来。
2.2 规则设置如果在原理图设计阶段就已经把PCB的设计规则设置好的话,就不用再进行设置这些规则了,因为输入网表时,设计规则已随网表输入进PowerPCB了。
如果修改了设计规则,必须同步原理图,保证原理图和PCB的一致。
除了设计规则和层定义外,还有一些规则需要设置,比如Pad Stacks,需要修改标准过孔的大小。
如果设计者新建了一个焊盘或过孔,一定要加上Layer 25。
注意:PCB设计规则、层定义、过孔设置、CAM输出设置已经作成缺省启动文件,名称为Default.stp,网表输入进来以后,按照设计的实际情况,把电源网络和地分配给电源层和地层,并设置其它高级规则。
在所有的规则都设置好以后,在PowerLogic中,使用OLE PowerPCB Connection的Rules From PCB功能,更新原理图中的规则设置,保证原理图和PCB图的规则一致。
2.3 元器件布局网表输入以后,所有的元器件都会放在工作区的零点,重叠在一起,下一步的工作就是把这些元器件分开,按照一些规则摆放整齐,即元器件布局。
PowerPCB提供了两种方法,手工布局和自动布局。
2.3.1 手工布局a. 工具印制板的结构尺寸画出板边(Board Outline)。
b. 将元器件分散(Disperse Components),元器件会排列在板边的周围。
c. 把元器件一个一个地移动、旋转,放到板边以内,按照一定的规则摆放整齐。
2.3.2 自动布局PowerPCB提供了自动布局和自动的局部簇布局,但对大多数的设计来说,效果并不理想,不推荐使用。
2.3.3 注意事项a. 布局的首要原则是保证布线的布通率,移动器件时注意飞线的连接,把有连线关系的器件放在一起b. 数字器件和模拟器件要分开,尽量远离c. 去耦电容尽量靠近器件的VCCd. 放置器件时要考虑以后的焊接,不要太密集e. 多使用软件提供的Array和Union功能,提高布局的效率2.4 布线布线的方式也有两种,手工布线和自动布线。
PowerPCB提供的手工布线功能十分强大,包括自动推挤、在线设计规则检查(DRC),自动布线由Specctra的布线引擎进行,通常这两种方法配合使用,常用的步骤是手工—自动—手工。
2.4.1 手工布线a. 自动布线前,先用手工布一些重要的网络,比如高频时钟、主电源等,这些网络往往对走线距离、线宽、线间距、屏蔽等有特殊的要求;另外一些特殊封装,如BG A,自动布线很难布得有规则,也要用手工布线。
b. 自动布线以后,还要用手工布线对PCB的走线进行调整。
2.4.2 自动布线手工布线结束以后,剩下的网络就交给自动布线器来自布。
选择Tools->SPECCT RA,启动Specctra布线器的接口,设置好DO文件,按Continue就启动了Specctra布线器自动布线,结束后如果布通率为100%,那么就可以进行手工调整布线了;如果不到10 0%,说明布局或手工布线有问题,需要调整布局或手工布线,直至全部布通为止。
2.4.3 注意事项a. 电源线和地线尽量加粗b. 去耦电容尽量与VCC直接连接c. 设置Specctra的DO文件时,首先添加Protect all wires命令,保护手工布的线不被自动布线器重布d. 如果有混合电源层,应该将该层定义为Split/mixed Plane,在布线之前将其分割,布完线之后,使用Pour Manager的Plane Connect进行覆铜e. 将所有的器件管脚设置为热焊盘方式,做法是将Filter设为Pins,选中所有的管脚,修改属性,在Thermal选项前打勾f. 手动布线时把DRC选项打开,使用动态布线(Dynamic Route)2.5 检查检查的项目有间距(Clearance)、连接性(Connectivity)、高速规则(High Speed)和电源层(Plane),这些项目可以选择Tools->Verify Design进行。
如果设置了高速规则,必须检查,否则可以跳过这一项。
检查出错误,必须修改布局和布线。
注意:有些错误可以忽略,例如有些接插件的Outline的一部分放在了板框外,检查间距时会出错;另外每次修改过走线和过孔之后,都要重新覆铜一次。
2.6 复查复查根据“PCB检查表”,内容包括设计规则,层定义、线宽、间距、焊盘、过孔设置;还要重点复查器件布局的合理性,电源、地线网络的走线,高速时钟网络的走线与屏蔽,去耦电容的摆放和连接等。
复查不合格,设计者要修改布局和布线,合格之后,复查者和设计者分别签字。
2.7 设计输出PCB设计可以输出到打印机或输出光绘文件。
打印机可以把PCB分层打印,便于设计者和复查者检查;光绘文件交给制板厂家,生产印制板。
光绘文件的输出十分重要,关系到这次设计的成败,下面将着重说明输出光绘文件的注意事项。
a. 需要输出的层有布线层(包括顶层、底层、中间布线层)、电源层(包括VC C层和GND层)、丝印层(包括顶层丝印、底层丝印)、阻焊层(包括顶层阻焊和底层阻焊),另外还要生成钻孔文件(NC Drill)b. 如果电源层设置为Split/Mixed,那么在Add Document窗口的Document项选择Routing,并且每次输出光绘文件之前,都要对PCB图使用Pour Manager的Plane C onnect进行覆铜;如果设置为CAM Plane,则选择Plane,在设置Layer项的时候,要把Layer25加上,在Layer25层中选择Pads和Viasc. 在设备设置窗口(按Device Setup),将Aperture的值改为199d. 在设置每层的Layer时,将Board Outline选上e. 设置丝印层的Layer时,不要选择Part Type,选择顶层(底层)和丝印层的Outline、Text、Linef. 设置阻焊层的Layer时,选择过孔表示过孔上不加阻焊,不选过孔表示家阻焊,视具体情况确定g. 生成钻孔文件时,使用PowerPCB的缺省设置,不要作任何改动h. 所有光绘文件输出以后,用CAM350打开并打印,由设计者和复查者根据“PC B检查表”检查二:LAYOUT的注意事项1:零件排列时各部份电路尽可能排列在一起,走线尽可能短。