上微机原理试卷A及答案

合集下载

微机原理试题及答案

微机原理试题及答案

微机原理试题及答案一、选择题。

1. 下列哪个不是微机系统的基本组成部分?A. 中央处理器。

B. 存储器。

C. 输入设备。

D. 输出设备。

答案,C。

2. 下列哪个不属于微处理器的功能?A. 运算。

B. 控制。

C. 存储。

D. 输入。

答案,D。

3. 以下哪个不是微机系统软件的组成部分?A. 操作系统。

B. 应用软件。

C. 数据库软件。

D. 固件。

答案,C。

4. 下列哪个不是微机系统的外部设备?A. 打印机。

B. 鼠标。

C. 显示器。

D. 内存条。

答案,D。

5. 下列哪个不是微机系统的存储器?A. 内存。

B. 硬盘。

C. CPU。

D. 光盘。

答案,C。

二、填空题。

1. 微机系统的核心部件是______。

答案,中央处理器。

2. 微机系统的内存是用来存储______。

答案,程序和数据。

3. 微机系统的主要输入设备有键盘、______。

答案,鼠标。

4. 微机系统的操作系统是用来管理______。

答案,硬件和软件资源。

5. 微机系统的显示器是用来输出______。

答案,图像和文字。

三、简答题。

1. 什么是微机系统?简要描述其基本组成部分。

答,微机系统是由中央处理器、存储器、输入设备、输出设备和系统总线等基本组成部分组成的计算机系统。

2. 请简要介绍微处理器的功能及其作用。

答,微处理器是微机系统的核心部件,其主要功能包括运算、控制和存储,它负责执行计算机程序中的指令,是计算机的大脑。

3. 请简要介绍微机系统的软件组成部分。

答,微机系统的软件包括操作系统、应用软件和固件,其中操作系统是管理硬件和软件资源的系统软件,应用软件是为用户提供各种功能的软件,固件是存储在计算机芯片中的软件。

四、问答题。

1. 请简要描述微机系统的工作原理。

答,微机系统的工作原理是通过中央处理器执行指令,从存储器中读取程序和数据,经过运算和控制后,将结果输出到显示器或打印机等输出设备上。

2. 请简要介绍微机系统的存储器种类及其特点。

答,微机系统的存储器包括内存、硬盘、光盘等,其中内存用于临时存储程序和数据,速度快但容量小;硬盘用于永久存储数据,容量大但速度较慢;光盘用于存储大量数据,但读写速度较慢。

微机原理试题及答案.docx

微机原理试题及答案.docx

学年第学期微机原理及应用(A)课程试卷卷16班级姓名得分任课教师一、选择题: ( 每题 1.5 分,共 18 分)1、DMAC向 CPU发出请求信号, CPU响应并交出总线控制权后将() 。

反复执行空操作 , 直到 DMA操作结束进入暂停状态 ,直到DMA操作结束进入保持状态 ,直到DMA操作结束进入等待状态 ,直到DMA操作结束2、有一个实时数据采集系统,要求10ms 进行一次数据采集,然后进行数据处理及显示输出,应采用的数据传送方式为()。

无条件传送方式查询方式中断方式直接存储器存取方式3、在数据传送过程中,数据由串行变并行,或由并行变串行的转换可通过()来实现。

计数器寄存器移位寄存器 D 触发器4、8088 CPU输入 / 输出指令可寻址外设端口的数量最大可达()个。

12825616K64K5、CPU响应中断后,通过()完成断点的保护。

执行开中断指令执行关中断指令执行 PUSH指令内部自动操作6、并行接口芯片8255A具有双向数据传送功能的端口是()。

PA 口PB口PC 口控制口7、8088CPU处理动作的最小时间单位是()。

指令周期时钟周期机器周期总线周期8.堆栈是内存中()。

先进先出的 ROM区域后进先出的ROM区域先进先出的 RAM区域后进先出的RAM区域9、计算机中广泛应用的RS-232C实质上是一种()。

串行接口芯片串行通信规程(协议)串行通信接口标准系统总线标准5--110、高速缓冲存储器(CACHE)一般是由()芯片组成。

SRAM DRAM ROM EPROM11、鼠标器是一种()。

手持式的作图部件手持式的座标定位部件12、传送速度单位“ bps”的含义是(手持式的光学字符识别设备手持式扫描器)。

bytes per second bits per secondbaud per second billion bytes per second 二、填空题:(每空 1 分,共12 分)1、CPU 在响应中断后,自动关中。

微机原理及接口技术试题及答案精选全文完整版

微机原理及接口技术试题及答案精选全文完整版

《微机原理及接口技术》试卷(A )适用专业(计算机科学与技术) 使用班级()一、选择题(每题 1 分,共 15 分) 1. 微机中控制总线传送的是 ( )。

A.存储器和I/O 接口的地址码B.微处理器向内存储器和I/O 的命令信号C.存储器和I/O 设备向微处理器传送的状态信号D.B 和C2. 8253可编程定时/计数器,在初始化时写入的最大计数初值是 ( )。

A.0000HB.7FFFHC.65535D.FFFFH3. 在异步串行通信中引入了"波特率因子"的概念,波特率因子为16,64时,接收时钟的频率为波特率的16,64倍,引入波特率因子的目的是 ( )。

A.识别正确的起始位 B.提高接收速度 C.提高采样精度 D.三者都是4. 8086 CPU 标志寄存器共有( )位,其中使用7位,未使用其它位均作为CPU 指令运行后的状态信息和控制标志信息。

A. 8 B. 10 C. 16 D. 205. 8086微处理器CLK 引脚输入时钟信号是由( )提供。

A.8284 B.8288C.8287 D.82896. 最基本的读操作包含4个状态,即T 1 、T 2、T 3和T 4 ,当存储器或 I/O 设备的速度慢于CPU 速度时,在( )状态之间插入1个或几个等待状态T W 。

A. T 3和T 4 B. T 1和T 2 C. T 2和T 3 D. T 1和T 37. 在计算机与外设之间数据的传送方式分为串行传送方式和( )传送方式两类。

A.并行传送方式 B. 同步传送方式 C. 异步传送方式 D. 串/并传送方式8. 8253的( )是软件触发选通方式。

A.方式OB.方式1C.方式2D.方式4 9.串行异步通信协议中一个字符正式发送前,先发送( )低电平有效。

A.两个起始位 B .3个起始位 C. 1.5个起始位 D .1个起始位 10.对8255A 的C 口执行按位置位/复位操作时,写入的端口地址是( )。

微机原理期末试卷A(含答案)

微机原理期末试卷A(含答案)
9.Intel 8237有(C)个完全独立的DMA通道。
A.1 B.2 C.4 D.8
10.存储器在断电后,仍保留原有信息的是(B)
A.RAM,ROM B.ROM,EPROM C.SRAM,DRAM D.PROM,RAM
11.在可编程通信接口电路Intel 8251的接口信号中,有同CPU接口的,有同外部装置接口。下面四个信号中,哪个不是同CPU接口的?(B)。
初始值设置时,要符合控制字中的格式规定,即只写低位字节还是只写高位字节,或高低位字节都写,控制字中一旦规定,具体初始值设定时就要一致
10.简述硬件中断和调用子程序的异同?
答:相同:都需要保护断点,实现返回;都是暂停执行现行程序,转去执行另一段程序。2分
不同点:调用子程序是事先安排好的,调用点固定,并由远调用近调用之分;不会影响标志寄存器的内容。硬件中断是随机的,调用点不固定,都为远调用;会影响标志寄存器的内容。
8.简述8251A的初始化编程流程?
9.8253有几种工作模式,对8253进行初始化编程时,有哪两条原则必须严格遵守?
8253有6种工作模式1分
如下两条原则
1对于每个计数通道进行初始化时,必须先写入控制字,然后写入计数初值。这是因为计数初值的写入格式是由控制字的D5和D4两位编码决定的。写入计数初值时,必须按控制字规定的格式写入。
物理地址为5600H×10H+0070H=56070H2分
2)栈底地址:逻辑地址为5600H:0300H
物理地址为5600H×10H+0300H=56300H
3)数据2010H放置于5600H:006FH和5600H:006EH单元(SP)=006EH3分
3.对于8086CPU计算机系统中,在进行6789H-1234H运算后,试求状态标志SF、ZF、PF、CF、AF、OF的值。

微机原理试题A(答案)[五篇材料][修改版]

微机原理试题A(答案)[五篇材料][修改版]

第一篇:微机原理试题A(答案)一、填空题(本题20分,每空1分)1、8086CPU对I/O端口采用单独编址方式,CPU区分对存储器还是对I/O端口访问的引脚是(M/I),当该引脚是(低电平)电平时表示CPU对I/O端口进行读写。

2、在8086微机系统中,内存单元中的二进制码可以认为是机器操作码、各种进制数据或者ASCII码,设某内存单元有二进制码10000101B;如理解为补码,它代表的十进制数值为(-123 );如理解为BCD码,它对应的十进制数值为(85 )。

3、异步串行需发送的8位二进制数为00111001,如采用一位起始位、一位偶校验位和一位停止位,那么串行口发送的帧信息为(010********B)。

4、设AL=6AH,执行SUB AL,0C7H后,标志位CF为(1),OF为(1)。

5、用2K×4的RAM芯片,组成32K×8的存储容量;需(32片)片该RAM芯片,最少需要(15)根寻址线,其中有(11 )根片内寻址线。

6、8086CPU的响应可屏蔽中断时,响应过程需要两个中断响应周期,每个中断响应周期有(4)个T 状态,在第二个响应周期应该将中断类型号送到CPU数据总线(低8位)上;设该中断类型号为25H,则其中断服务程序的入口地址存放在中断向量表中的首地址为(000094H)的四个连续单元中。

7、执行完REPZ CMPSB后,CX>0,则说明(SI所指定的字符串与DI所指定的字符串不相等)。

8、指令JMP SHORT NEXT,在内序中的偏移地址为202AH(注,这是该指令第1字节所在的地址),设该指令的机器码为EBA9H(其中EBH为操作码,A9H为操作数),执行该指令后,CPU转移到偏移地址IP为(1FD5H )的指令继续工作。

9、芯片8255A的(A口)可工作在双向总线方式,此时需要(5)根联络控制线。

10、8086响应可屏蔽硬件中断申请的条件是(INTR=1(或者有效)和IF=1 )。

微机原理试题答案(A)

微机原理试题答案(A)

微机原理试题答案(A)班级学号姓名成绩一、填空题:33%1. Intel 8086是 16 位的微处理器,Pentium是 32 位的微处理器。

2. 尽管各种微型机的总线类型和标准有所不同,但大体上都包含3种不同功能的总线,即地址总线、数据总线和控制总线。

3. 若有二个数5439H和456AH进行相加,则运算后标志寄存器中的ZF= 0 ,PF= 1 ,AF= 1 ,OF= 1 。

4. 某一测控系统要求计算机输出的模拟控制信号的分辨率必须达到1‰,则应选用的D/A转换器的位数至少是 10 位。

5. 在数据传送过程中,数据由串行变为并行,或由并行变为串行,这种转换是通过接口电路中的_移位__寄存器实现的。

6. 从产生中断的方法来分,8086的中断可分为硬件中断和软件中断两大类,其中硬件中断又可分为两类:可屏蔽中断、不可屏蔽中断,它们分别通过 INTR 、 NMI 这两个引腿引入。

7. 如果0段005CH、005DH、005EH、005FH这4个单元的内容分别为12H、34H、56H、78H,则对应于中断类型号 17H(23)的中断处理子程序入口地址的段地址为 7856H ,偏移量为 3412H 。

8. 若SP=0124H,SS=3300H,在执行INT 60H这条指令后,堆栈栈顶的物理地址为 3311EH9. 设8086要从I/O端口03C0H中读入一个字节,则应该使用的两条指令是 MOV DX,03C0H 、IN AL,DX 。

10. 假设(DS)=2000H,(BX)=1256H,(SI)=528FH,位移量TABLE=20A1H,(232F7H)=3280H,(264E5H)=2450H,则执行指令JMP BX后,(IP)= 1256H执行指令JMP TABLE[BX],(IP)= 3280H执行指令JMP [BX][SI]后,(IP)= 2450H11. 在异步通信中,设每个字符对应1个起始位、7个信息位、1个奇/偶校验位和1个停止位,如果波特率为2400,则每秒能传输的最大字符数为 24012. 某8086系统采用8255A作为并行I/O接口,初始化时CPU所访问的端口地址为0CBH,并设定为方式1输出,则A口的口地址应为 0C8H 。

微机原理试卷A答案

微机原理试卷A答案

一.单选题(每题2分,共20分)1.B 2.B 3.C 4.B 5.B 6.D 7.C 8.D 9.A 10.B二.填空题(每空1分,共22分)1.地址总线、数据总线、控制总线。

2.地址、指令、数据3.写1 4.先进后出5.寄存器间接、直接6.0.02V(或20mV) 7.16KB、3FFFH8.15536 (或3CB0H) 9._62H 、 34H 10. 7FFFH 、 52H 、 60H 11. 02H 、 1 、 1三.程序题(每题6分,共18分)1.INC DPTR 删掉,INC A 改为INC R1 (找到1个错误得1分,改对一个得2分)2. CLR C , CJNE A, #0FFH, 或CJNE A,# -1,; LOOP1: JNC LOOP2 (每空2分) 3.; ANL A,#0FH, SWAP A, ORL A,R1 (每空2分)四.综合题(每题10分,共40分)1.(参考程序)ORG 0000HLOOK: MOV R7,#00HMOV R6,#0FFHMOV DPTR,#2000HLOCK: MOVX A,@DPTRCJNE A,#7FH,LOCK1INC R7LOCK1: INC DPTRDJNZ R6,LOCKSJMP $评分标准:DPTR,计数单元等赋值正确,主循环体结构合理得5分,程序功能实现正常得5分。

2.(参考程序)ORG 0000HLJMP STARTORG 000BHLJMP TIMER0ORG 0030HSTART: MOV SP, #60HMOV TCON,#00HMOV TMOD , #01HMOV TH0,#9EHMOV TL0,#58HSETB EASETB ET0SETB TR0SJMP $TIMER0: MOV TH0,#9EHMOV TL0,#58HCPL P1.0RETI评分标准:TMOD ,TH0,TL0赋值正确得3分,EA,ET0,TR0置位正确得3分,中断程序TH0,TL0重赋值正确得2分,P1.0口操作正确得1分。

微机原理试卷及参考答案3

微机原理试卷及参考答案3

微机原理试卷及参考答案3微机原理与接⼝技术考试试卷(A)专业学号姓名成绩⼀、填空题(共20分)1.总线周期的含义是;8086/8088的基本总线周期由个时钟周期组成;如果CPU的时钟频率为4.77MHz,那么它的⼀个时钟周期为ns,⼀个基本总线周期为ns。

2.8086CPU的M/IO信号是,⾼电平时表⽰。

3.总线传输率是指;若某总线的⼯作频率最⾼为8MHz,数据总线宽度为16位,则该总线的最⼤传输率为M Byte/s。

4.I/O端⼝的编址⽅式有两种,分别为:和。

5.串⾏传输的信息格式⼴泛采⽤着异步和同步格式。

异步格式传送⼀个字符由4部分组成,分别为起始位,位,和停⽌位。

6.在8086系统中,⼀个中断类型号为0DBH的中断服务⼦程序位于从8100H:1234H开始的内存中,则相应的中断⽮量所在的起始物理地址为__,从该地址开始连续4个存储单元存放的内容依次为_、、和_。

7.⽤2k×8的SRAM芯⽚组成16K×16的存储器,共需SRAM芯⽚__⽚,⽚内地址和产⽣⽚选信号的地址分别为_位和_位。

⼆、选择题(包括单项和多项选择,每⼩题2分,共20分)1.下列说法正确的是____。

A.CPU⼀般包括ALU、控制器、寄存器阵列等主要部件。

B.CPU中的程序计数器是控制器的重要部件,总是指向下⼀条指令的地址。

C.指令周期⼀般由⼏个机器周期组成,机器周期是CPU⼯作的最⼩时间单位。

D.8086CPU的寄存器都是16位的,但指令指针是20位。

2.下列说法正确的是____。

A.通⽤寄存器包括AX、BX、CX、DX,它们都可以作为累加器使⽤。

B.使⽤BP做间址寄存器时,默认使⽤DS做段寄存器。

C.做字符串操作时,源指针与⽬的指针使⽤的段寄存器不同。

D.形成堆栈地址的是SS与SP。

3.下列说法正确的是____。

A.8086CPU有1M字节地址空间,其中最低64K是IO地址空间。

B.8086CPU有16位数据线和20位地址线,因此能访问2M字节存储器。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
C、只读存储器D、可擦可编程的只读存储器
4.8086CPU系统主存储器以(A)为单位编址。
A、字节B、字C、双字D、八字节
5.下列指令中,有语法错误的是(C)。
A、MOV [SI],AL B、IN AL, DX
C、MOV [BX+SI],78 D、MOV AX, [1200]
6.现有4K×8位的RAM芯片,它所具有的地址线条数应是(A)条。
7.在中断发生时,CPU总是一个中断处理完再处理下一个中断。(×)
8.DMA方式能处理高速外设与主存间的数据传送,高速工作性能往往能覆盖低速工作需要。因此DMA方式完全可以取代中断方式。(×)
9.指令“ADD AX,[BX+2000H]”是一条不带进位的加法指令,因此该指令执行后进位标志位CF将不受影响。(×)
三、命题稿必须经学院审核,并在考试前两周交教务处。
浙江工业大学2012/2013学年
第二学期试卷
课程微机原理及应用姓名___________________________
班级__________________________学号___________________________
题序





10.X的8位补码是10110100,则X的16位补码是(C)。
A、0000000010110100 B、1000000010110100
C、1111111110110100 D、0111111110110100
二、判断题(1.5分×10=15分)
1.8086CPU的一个总线周期一般由4个状态组成。(√)
C、XCHG AX,BX D、XCHG BX,AX
9.有一8086系统的中断向量表,在0000H:003CH单元开始依次存放34H、FEH、
00H和F0H四个字节,该向量对应的中断类型码和中断服务程序的入口地址分
别为(C)。
A、0EH,34FE:00F0H B、0EH,F000:FE34H
C、0FH,F000:FE34H D、0FH,00F0H:34FEH
1.什么是逻辑地址?什么是物理地址?它们有什么关系?
答:(1)逻辑地址是指程序和指令中表示的一种地址,它包括两部分,段地址和偏移地址。(2分)
(2)物理地址是指CPU对存储器进行访问时实际寻址所使用的地址。(1.5分)
(3)物理地址由段地址左移4位加上偏移地址所获得。(1.5分)
2. .设AX=2875H、BX=34DFH、SS=1307H、SP=8H,依此执行PUSH AX、PUSH BX、POP AX、POP CX后栈顶指针的物理地址变为多少?AX=?BX=?CX=?
4.CPU在执行OUT DX,AL指令时,DX寄存器的内容送到地址总线上,AL寄存器的内容送到数据总线上。
5.变量定义为K1 DB 10H DUP(0),那么LENGTH K1=16,SIZE K1=16
6.8086保护断点时,堆栈的高地址单元存放在CS中,低地址单元存放在IP中。
7.有两个二进制数X=01101010,Y=10001100,试比较它们的大小。
浙江工业大学期终考试命题稿
2012/2013学年第二学期
课程名称
微机原理及应用
使用班级
信息学院11级
教师份数
2
学生份数
490
命题人
陈朋
审核人
命题总页数
6页
每份试卷需用白纸2大张源自命题注意事项:一、命题稿请用A4纸电脑打印,或用教务处印刷的命题纸,并用黑墨水书写,保持字迹清晰,页码完整。
二、两份试卷必须同等要求,卷面上不要注明A、B字样,由教务处抽定A、B卷。
(1)X和Y两个数均为无符号数;X小于Y(填大于、小于或等于)
(2)X和Y两个数均为有符号的补码数。X大于Y(填大于、小于或等于)
8.8086CPU中典型总线周期由4个时钟周期组成,其中T1期间,CPU输出地址信息;如有必要时,可以在T3和T4两个时钟周期之间插入1个或多个TW等待周期。
四、简答题(5分+6分+4分=15分):
A、12 B、13 C、11 D、10
7.下列寻址方式中,段超越前缀不可省略是(B)。
A、DS:[ BX+SI ] B、DS:[ BP+DI ] C、SS:[ BP ] D、DS:[ DI ]
8.程序中连续执行PUSH AX和POP BX两条指令,其功能相当于执行(A)指令。
A、MOV BX,AX B、MOV AX,BX
答:当前栈顶指针=SS*10H+SP=13070H+8H=13078H,依此执行PUSH AX、PUSH BX、POP AX、POP CX后栈顶指针仍为13078H,(1.5分),但AX=34DFH,(1.5分),BX=34DFH,(1.5分),CX=2875H,(1.5分),。
3. .假设8255A的控制字寄存器地址为FF7FH,要求A口和C口的高4位工作在方式0输出,B口和C口的低4位工作于方式0输入,试编写初始化程序。





总评
计分
一、选择题(2分×10=20分)
1.8086指令系统的指令是(D)。
A、单字节指令B、双字节指令C、固定长指令D、可变长指令
2.8086/8088复位后从(B)地址处开始执行程序。
A、00000H B、FFFF0H C、FFFFFH D、FFF0H
3.DRAM是指(B)
A、随机读写存储器B、动态随机读写存储器
10.CPU与外部接口数据传输方式有程序传送、中断、DMA三种方式。(√)
三、填空题(2分×8=16分)
1.8086CPU从功能上讲,其内部结构分为执行单元EU和总线接口单元BIU两大部分。
2.8086CPU的地址总线有20位,可直接寻址1MB的存储空间。
3.总线按其功能可分地址总线AB、数据总线DB和控制总线CB三种不同类型的总线。
附:8255方式0时的控制字格式
D7
D6
D5
D4
D3
D2
D1
D0
1
0
0
A口
C口高4位
0
2.无论是转移指令还是循环控制指令,均可跳转到程序的任意位置。(×)
3.8086CPU进行堆栈操作时,可依需要进行字节或字操作。(×)
4.IRET指令不仅改变CS值,而且还改变IP值。(√)
5.8086 CPU对内部中断进行响应时,无需中断类型码便可找到相应的中断服务程序入口地址。(×)
6.8259A的8个中断源的中断矢量在中断向量表中是连续存放的。(√)
相关文档
最新文档