最新-2007-1《数字电子技术》试题a电气系05级大二使用参考汇总
数字电子技术参考答案

数字电子技术试卷(1)参考答案一.填空1. 1111011,7B2. 8613. 与,或,非 4. 0,1,高阻5. 真值表,逻辑图,逻辑表达式,卡诺图,波形图(时序图) 6. 波形的整形 7. 20伏8. 并行A/D ,串并行A/D ,逐次比较A/D ,双积分A/D (写出三种) 二.判断题1.× 2.√ 3.× 4.√ 5.√三.化简逻辑函数1.D B A Y +=-2.--+=D B A Y四.C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.AQ Q Qn +=-+1,A Q n =+1六.采用D 触发器,-=122Q Q D ,--=231Q Q D ,1230Q Q Q D -+=电路图略。
将非工作状态101,110,111带入方程得次态,101→001,110→101→001, 111→001,电路可以自启动。
七.f =65Hz数字电子技术(2)参考答案 一.填空题(16)1. 100011.110,23.C 2. 0,13. 当前输入,原状态4. 0,1,高阻;任何时候,只能有1个三态门被选通。
5. 有两个稳态,在触发信号作用下状态可相互转变,有记忆功能 6. 延时 7. 5.5v 8. 13二.判断题(10)1.√ 2.× 3.×4.√ 5.√三.化简题(14)1. B Y =2. -++=D A C B Y 四.(15)CD A B A Y --+= 五.(15)--+=B A Qn 11, Q B Q A Qn ---++=21六.(15)驱动方程:1,121=⊕=-K Q X J ,1,212=⊕=K Q X J逻辑功能:X=0时,同步三进制计数器;X =1时,同步三进制减法计数器。
该电路为同步三进制可逆计数器,并且能自启动。
七.(15)数字电子答案3 一.填空题(16)1. 1010110,100001102. 7 3. 16,64. 状态转换表,状态转换图,特性方程5. 06. 256×4bit 7. 5.275伏8. 转换精度,转换速度二.回答问题(10)1. 不正确。
数字电子技术考试题及答案

数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。
数字电子技术题库及标准答案

判断题
判断题 判断题
判断题
判断题
判断题
判断题 判断题 判断题 判断题 判断题
判断题
判断题 判断题 判断题 判断题 判断题 判断题 判断题 判断题 判断题 判断题 判断题
判断题
判断题 判断题 判断题
判断题
判断题
判断题
判断题
判断题
判断题
判断题
判断题 判断题
判断题
判断题
判断题 判断题
判断题
知识点
第二章
D触发器的特性方程为Qn + 1 = D ,与Qn 无 关 ,所 以
它没有记忆功能。
基本RS触发器不受时钟的控制。
RS触发器的约束条件RS=0表示不允
许出现R=S=1 的输入。
同步触发器存在空翻现象,而边沿触发器和主
从触发器克服了空翻。
主 从 J K 触 发 器 、 边 沿 J K触 发 器 和 同 步 J K 触 发
2位 与门
4位 或门
第二章 输入状态相同时,输出低电平的门电路是
开路门 非门
第二章 第二章 第二章 第二章
第二章
第二章
第二章
第二章 第二章 第二章 第二章 第二章 第二章 第二章
第二章
逻辑函数中的逻辑“与”和它对应的逻辑代数运算关系为 逻辑加 逻辑乘
十进制数100对应的二进制数为
1011110 1100010
第二章 第二章
第二章
第二章
第二章
第二章 第二章 第二章 第二章 第二章
第二章
第二章 第二章 第二章 第三章 第三章 第三章 第三章 第三章 第三章 第三章 第三章
第三章
第三章 第三章 第三章
数字电子技术测试试卷与答案精选全文完整版

可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。
2、将160个字符用二进制编码,至少需要( )位二进制码。
3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。
(直接用对偶规则和反演规则)。
4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。
5、连续异或1999个“1”的结果是( )。
6、如图D.1所示电路的输出函数F 为( )。
(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。
图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。
一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。
9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。
10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。
二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。
A、-29B、+13C、-13D、-32、下列说法正确的是()。
A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。
《数字电子技术》试题及参考答案

《数字电子技术》在线作业参考资料一、单选题1.数字信号是( C ).A.时间和幅值上连续变化的信号B.时间上连续、幅值上离散变化的信号C.时间和幅值上离散的信号D.时间上离散、幅值上连续变化的信号2.数字电路中使用的是(D)。
A.十六进制B.十进制C.八进制D.二进制3.数字电路中,当晶体管的饱和深度变浅时,其工作速度(C)。
A.变低B.不变C.变高D.加倍4.标准TTL门关门电平UoFF之值为(C)。
A.0.3VB.0.5VC.0.8VD.1.2V5.二极管或门的两输入信号AB=(A)时,输出为低电平。
A.0B.1C.10D.116.电源电压VDD为0V的CMOS集成模拟开关可接通幅度为(B)的信号。
A.-10~0VB.0~10VC.0~VDD/2D.>10V7.TTL门电路的开门电阻的典型值为(B)。
A.3kΩB.2kΩC.700ΩD.300Ω8. 555构成的多谐振荡器电路中,当R1=R2时,欲使输出占空比约为50%,最简单的办法是(A)A R2两端并接二极管B电容C减半C C-U端接地D VCC减半9.十进制数36转换为十六进制数,结果为( B )A.26B.24C.22D.2010.格雷码的优点是(C)。
A.代码短B.记忆方便C.两组相邻代码之间只有一位不同D.同时具备以上三者11.数字电路中最常用的BCD码是(B)。
A.5421码B.8421码C.余3码D.循环码12.N变量的卡诺图中任一最小项应当有( B )相邻块A.2^NB.NC.N+1D.N-113.“或非”逻辑运算结果为“0”的条件是其输入变量( A )。
A.至少有一个输入“1”B.全部输入“1”C.任一个输入“0”D.全部输入“0”14.两个开关控制一盏灯,用A和B为1表示相应开关为闭合状态,如果只有两个开关都闭合时灯才亮,则该电路的逻辑关系为( D ).A.同或B.或非C.异或D.与15.要使JK触发器的输出Q从变成0,它的输入信号JK应为(B )。
数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题: (每空1分,共10分)1.(30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形u I 和输出波形u O 如图3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术_期末考试试题(5套)

期末考试试题课程名称 《数字电子技术》 适用专业自动化、测控 考试时间 ( 120 )分钟一、 填空题(22分每空2分)1、=⊕0A , =⊕1A 。
2、JK 触发器的特性方程为: 。
3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 有关, 而与 无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。
6、一个四选一数据选择器,其地址输入端有 个。
二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1) Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
《数字电子技术》考试试卷及参考答案

课程名称:《数字电子技术》(本卷满分100分,考试时间120分钟)一、填空题(本大题共11题,每空2分,共32分)1. (90.7)10=( )8421BCD =()余3码。
2. 满足输入全为1,输出才为0的逻辑关系有 。
3. 1位数值比较器,比较结果为A>B 时,输出F= 。
4. 74148是8线-3线优先编码器,编码输入7I 的优先级别最高,0I 优先级别最低。
当使能端有效,6I =5I =0,其余编码输入端为1时,编码输出2F 1F 0F =。
5. TTL 与非门多余输入端的处理方法是 。
6. TTL 与非门的灌电流负载发生在输出 电平情况下,负载电流越大,则输出电平越高。
7. TTL 三态门的三种可能的输出状态分别是 、 和 。
8. 时序电路一般由 和 两部分组成。
9. 要存储16位二进制信息需要 个触发器。
10. 有一个移位寄存器,高位在左边,低位在右边,欲将存放在该移位寄存器中的二进制数乘上十进制数8,则需将该移位寄存器中的数左移 位,需要 个移位脉冲。
11. TTL 电路如图所示,输出端表达式为P 2= 。
二、选择题(本大题共5题,每小题2分,共10分)1. 触发器的1状态指的是Q 和Q 分别为()。
A.0,0B.1,1C.0,1D.1,0 2. 下列触发器中对输入信号有约束条件的是( )。
A.基本RS 触发器 B.主从JK 触发器 C.边沿D 触发器 D.T 触发器3. 以下关于时序逻辑电路的描述不正确的是( )。
A. 电路在任意时刻的输出与该时刻的输入信号有关 B. 输出与电路的原状态有关C. 仅仅由逻辑门电路组成的电路不是时序逻辑电路D. 含有从输出到输入的反馈回路4. 同步计数器和异步计数器比较,同步计数器的显著优点是( )。
A.工作速度高B.触发器利用率高C.电路简单D 不受CP 时钟控制.5. 在下列电路中,不属于时序逻辑电路的是( )。
A.计数器B.寄存器C.全加器D.分频器三、计算题(本大题共2题,共13分)1. (8分)用卡诺图化简函数F(A,B,C,D)=∑m (5,6,8,10)+∑d (0,1,2,4,13,14,15),写出其最简与-或表达式和或-与表达式。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
2006-2007-1《数字电子技术》试题A电气系05级大二使用
参考
2006~2007学年第一学期期末考试 《数字电子技术》试题(A)
(适用班级:电信0531—32;电气0531—34;计控0531;应电0531—33)
一、单选题(每题1分)
1. 二进制数1110111.11转换成十进制数是 ( )。
A .119. 125 B .119. 3 C .119 . 375 D .119.75
2. 已知逻辑函数的真值表如下,用卡诺图化简其逻辑表达式是( )。
A .C Y = B .ABC Y = C .C AB Y += D .C AB Y +=
图1-1
3. 下列逻辑门类型中,可以用( )一种类型门实现另三种基本运算。
A .与门
B .非门
C .或门
D .与非门 4. 根据反演规则,
E DE C C A Y ++⋅+=)()(的反函数为( )。
A. E E D C C A Y ⋅++=)]([
B. E E D C C A Y ⋅++=)(
C. E E D C C A Y ⋅++=)(
D. E E D C C A Y ⋅++=)(
5. 为实现数据传输的总线结构,要选用( )门电路。
A 或非 B OC C 三态 D 与或非
6. 输出端可直接连在一起实现“线与’’逻辑功能的门电路是( )。
A 与非门
B 或非门
C 三态门
D OC 门
7. TTL 与非门的关门电平是0.8V ,开门电平是2V ,当其输入低电平为0.4V ,输入高电平为3.2V 时, 其低电平噪声容限为( )。
A 0.4V
B 1.2V
C 1.8V
D 2.4V 8. 门电路的平均传输延迟时间是( )。
A t pd = t PHL B t pd = t PLH
C t pd =(t PHL + t PLH )/2
D t pd =(t PHL - t PLH )/2 9. 维持一阻塞D 触发器是( )。
A 下降沿触发 B 上升沿触发 C 高电平触发 D 低电平触发
10. 能把缓慢变化的输入信号转换成矩形波的电路是 ( )。
A 单稳态触发器; B 多谐振荡器; C 施密特触发器; D 边沿触发器
二、判断题(每题1分)
1. 格雷码具有任意两组相邻代码之间只有一位不同的特性。
( )
2. 逻辑函数表达式的化简结果是唯一的。
( )
3. 逻辑函数的化简是为了使表达式简化而与硬件电路无关。
( )
4. 单稳态触发器不需要外加触发信号,就可产生脉冲信号。
( )
5. 用施密特触发器可以构成多谐振荡器。
( )
班级 姓名 学号
6. CMOS门电路的多余输入端浮空时,在逻辑上等效于输入高电平。
()
7. 555定时器外接少量阻容元件便可构成施密特触发器、单稳态触发器和多谐振荡器。
()
8. 竞争冒险现象是可以消除的。
()
9. 半加器与全加器的主要区别:是否考虑来自低位的进位。
()
10. 没有专门的数据分配器,一般是用译码器改接的。
()
三、填空题(每题2分)
1. 数字电路根据半导体的导电类型不同,可分为()电路和()电路。
2. 常用的BCD码有()码、()码、()码、()码等。
常用的可靠性代码有()码、()码。
3. 逻辑代数又称为()代数。
最基本的逻辑运算有()、()、()三种。
常用的导出逻辑运算为()、()、()、()、()。
4. 逻辑函数的常用表示方法有()、()、()、();
其中()和()具有唯一性。
5. 在TTL门电路中,输入端悬空在逻辑上等效于输入 ( ) 电平。
6. 标准TTL门输出高电平典型值是 ( )伏,低电平典型值是( ) 伏。
7. TTL、CMOS电路的抗干扰能力是 ( ) 强于 ( ) 。
8. 把JK触发器转换为T’触发器的方法是( )。
9. 由与非门构成的基本RS触发器的输入端是Rd和Sd ,其约束条件是( )。
10. 施密特触发器有()个稳定状态,多谐振荡器有()个稳定状态。
四、计算分析题(每题10分) 1.已知电路如图4-1示,要求:
1)说明它是什么电路;试画出uc和uo的波形。
2)若增大电阻R2,或增加电容C容量,对输出信号频率有何影响?
图4-1
2.在一个射击游戏中,射手可打三枪,一枪打鸟,一枪打鸡,一枪打兔子,规则是命中不少于两枪者获奖。
试用与非门设计一个判别得奖电路。
写出真值表、逻辑函数并用卡诺图化简、逻辑电路。
3. 1)试用译码器CT74LS138实现下列逻辑函数C
B
A
C
AB
ABC
Y+
+
=。
图4-
3.1
3.2)已知4选1数据选择器的功能如下
表,试用其实现逻辑函数。
(画出接线
图)
Y AB AB
=+
图4-3.2 选择器功能表4-3.24.
用表4-4所示CT74LS160集成计数器,利用CR端设计一个27进制
计数器。
(画出接线图)
班级
姓名
学号
地址输入使能输出
A1 A0ST Y
× × 1 0
0 0 0 D0
0 1 0 D1
1 0 0 D2
1 1 0 D3
CT74LS160功能表4-4
图4-4
5. 分析如图4-5电路,说明此扭环计数器是几分频电路。
图4-5
附CT74LS194功能表4-5
输 入
输 出 CR 1M 0M CP SL D SR D 0D 1D 2D 3D
Q 1Q 2Q 3
Q 0 × × × × × × × × × 0
000
1 × × 0 × × × × × ×
保 持
1 1 1 ↑ × × 0d 1d 2d 3d 0d 1d 2d 3d
1 0 1 ↑ × 1 × × × × 10
Q 1Q 2Q 1 0 1 ↑ × 0 × × × × 0
0Q 1
Q 2Q
1 1 0 ↑ 1 × × × × × 1Q 2Q 3Q 1 1 1 0 ↑ 0 × × × × × 1
Q 2
Q 3
Q 0
1 0 0 × × × × × × ×
保 持
6. 分析如图4-6所示时序电路的逻辑功能,试写出:
1、写驱动方程、状态方程和输出方程;
2、写状态转换表;
3、说明电路逻辑功能;
4、画出电路的状态转换图、时序图。
图4-6
班级 姓名 学号。