3-8线译码器的74HC138芯片课程设计资料

合集下载

范文4.3常用组合逻辑电路(3线—8线译码器138)

范文4.3常用组合逻辑电路(3线—8线译码器138)
内容回忆
• 编码: 将输入的每个高/低电平信号变成一个对应的二 进制代码
最新.
1
选通输入端 S'
I '7
I '6
I '5
状态信号 I '4
输入端
I '3
〔低电平有效〕 I '2
I '1
I '0
YS'
YE' X
最新.
74HC148
Y ' S 选通输出端
Y '2 代码输出端 Y '1 Y '0 〔低电平有效〕 Y'EX 扩展端
最新.
16
例1:利用74HC138设计一个多输出的组合逻辑电 路,输出逻辑函数式为:
Z1 AC ' A'BC AB'C Z2 BC A'B'C Z3 A'B AB'C Z4 A'BC ' B'C ' ABC
最新.
17
解:先将要输出的逻辑函数化成最小项之和的形式, 即
Z1ACABCABCm3m4m5m6 Z2 BCABCm1m3m7 Z3 ABABCm2m3m5 Z4 ABCBCABC m0m2m4m7
S2'S3'0时
Yi'(S1mi)'
最新.
12
• 利用附加控制端进展扩展 • 例:用74HC138〔3线—8线译码器〕 • 构成 4线—16线译码器
最新.
13
D3=0
Zi' mi'
最新.
D3=1
14
二、二-十进制译码器 二-十进制译码器的逻辑功能是将输入的BCD代 码译成10个高、低电平输出信号。

4.3常用组合逻辑电路(3线—8线译码器 138)

4.3常用组合逻辑电路(3线—8线译码器 138)

用二极管与门阵列组成的3 线-8线译码器
Y0 A2' A1' A0' m0 Y1 A2' A1' A0 m1 Y2 A2' A1 A0' m2 ... Y7 A2 A1 A0 m7
附加 控制端
集成译码器实例:74HC138
低电平 输出
S S1S 2S3 S1(S 2'S3')'
• 利用附加控制端进行扩展 例:用74HC138(3线—8线译码器) 构成 4线—16线译码器
D3=0
Z
' i
mi'
D3=1
二、二-十进制译码器 二-十进制译码器的逻辑功能是将输入的BCD代 码译成10个高、低电平输出信号。 如74HC42
Yi mi (i 0 ~ 9)
四、 用译码器设计组合逻辑电路
集成译码器实例:74HC138
附加 控制端
Yi' ( S mi )'
S 1时 Yi' mi'
低电平 输出
S 0时,输出为全1。
74HC138的功能表:




S1
S
' 2
S3'
A2
A1
A0
Y7' Y6' Y5' Y4' Y3' Y2' Y1' Y0'
0
X XXX1 1 1 1 1 1 1 1
将要实现的输出逻辑函数的最小项之和的形式两次 取反,即
Z1 ((m3 m4 m5 m6 )) (m3 m4 m5 m6 ) Z2 ((m1 m3 m7 )) (m1 m3 m7 ) Z3 ((m2 m3 m5 )) (m2 m3 m5 ) Z4 ((m0 m2 m4 m7 )) (m0 m2 m4 m7 )

用与非门组成的3线-8线译码器课程设计

用与非门组成的3线-8线译码器课程设计

哈尔滨理工大学软件学院课程设计报告课程数字IC设计(双语)题目 3线-8线译码器班级集成12—1专业集成电路设计与集成系统学生张铭学号 1214020130 指导教师陆学斌2014年12月31日目录1、课程设计目的介绍………………………………………………2、课程设计题目介绍………………………………………………3、课程设计报告内容………………………………………………4、体会总结…………………………………………………………5、参考书目…………………………………………………………1.课程设计目的训练学生综合运用学过的数字集成电路的基本知识,独立设计相对复杂的数字集成电路的能力。

2.课程设计题目用与非门组成的3线-8线译码器3.课程设计报告内容3.1 设计要求按题目要求的逻辑功能进行设计,电路各个组成部分须有设计说明;必须采用网表输入法;3.2 设计内容拿到题目后首先进行电路设计。

然后在微机上进行HSPICE网表输入、编译和软件仿真,满足设计要求。

3.3 查找有关书籍设计电路原理图3.4 根据原理图编写网表*74 HC138.include 'd:\lib\180nm_bulk.l'.param Supply=1.8.global Vdd Gnd.opt scale=0.1uVdd Vdd Gnd 'Supply'.subckt nand ina inb inc ind outmpa out ina Vdd Vdd PMOS l=2 w=8 ad=8 pd=8 as=40 ps=40 mpb out inb Vdd Vdd PMOS l=2 w=8 ad=8 pd=8 as=40 ps=40 mpc out inc Vdd Vdd PMOS l=2 w=8 ad=8 pd=8 as=40 ps=40 mpd out ind Vdd Vdd PMOS l=2 w=8 ad=8 pd=8 as=40 ps=40 mna out ina x Gnd NMOS l=2 w=16 ad=16 pd=16 as=80 ps=80 mnb x inb y Gnd NMOS l=2 w=16 ad=16 pd=16 as=80 ps=80 mnc y inc z Gnd NMOS l=2 w=16 ad=16 pd=16 as=80 ps=80 mnd z ind Gnd Gnd NMOS l=2 w=16 ad=16 pd=16 as=80 ps=80 .ends.subckt nor ina inb inc outmpa out ina x Vdd PMOS l=2 w=12 ad=12 pd=12 as=60 ps=60 mpb x inb y Vdd PMOS l=2 w=12 ad=12 pd=12 as=60 ps=60 mpc y inc Vdd Vdd PMOS l=2 w=12 ad=12 pd=12 as=60 ps=60 mna out ina Gnd Gnd NMOS l=2 w=2 ad=2 pd=2 as=10 ps=10 mnb out inb Gnd Gnd NMOS l=2 w=2 ad=2 pd=2 as=10 ps=10 mnc out inc Gnd Gnd NMOS l=2 w=2 ad=2 pd=2 as=10 ps=10 .ends.subckt Inverter in outmpa out in Vdd Vdd PMOS l=2 w=4 ad=4 pd=4 as=20 ps=20 mpb out in Gnd Gnd NMOS l=2 w=2 ad=4 pd=4 as=10 ps=10 .endsx1 s1 s1b Inverterx2 s1b s2b s3b s norx3 a0 a0b Inverterx4 a1 a1b Inverterx5 a2 a2b Inverterx6 a0b a0bb Inverterx7 a1b a1bb Inverterx8 a2b a2bb Inverterx9 a0b a1b a2b s y0b nandx10 a0bb a1b a2b s y1b nandx11 a0b a1bb a2b s y2b nandx12 a0bb a1bb a2b s y3b nandx13 a0b a1b a2bb s y4b nandx14 a1b a2bb a0bb s y5b nandx15 a0b a2bb a1bb s y6b nandx16 a1bb a0bb a2bb s y7b nandCinv y1b Gnd 6000fVs1 s1 Gnd pulse 0 'Supply' 7.5ns 200ps 200ps 130ns 140ns Vs2b s2b Gnd pulse 'Supply' 0 0ns 200ps 200ps 100ns 110ns Vs3b s3b Gnd pulse 'Supply' 0 0ns 200ps 200ps 65ns 75ns Va0 a0 Gnd pulse 0 'Supply' 0ns 200ps 200ps 17.5ns 35ns Va1 a1 Gnd pulse 0 'Supply' 0ns 200ps 200ps 40ns 80ns Va2 a2 Gnd pulse 0 'Supply' 0ns 200ps 200ps 70ns 140ns .tran 100ps 140ns.plot tran V(s1).end3.5画图编写3线—8线译码器的功能表说明:s1 s2b s3b 为附加的控制端,当s1 = 1,s2b + s3b = 0时,译码器处于工作状态,否则译码器被禁止,所有的输出端被封锁在高电平。

3 8译码器

3 8译码器

试验一组合逻辑3线-8线译码器设计试验一、试验目的1、了解并初步掌握ModelSim软件的使用;2、了解使用ModelSim进行组合数字电路设计的一般步骤;3、掌握组合逻辑电路的设计方法;4、掌握组合逻辑电路3线-8线译码器的原理;5、掌握门级建模的方法;二、试验原理译码器(Decoder)的逻辑功能是将每个输入的二进制代码译成对应得输出高、低电平或另外一个代码。

因此,译码是编码的反操作。

常用的译码器电路有二进制译码器、二-十进制译码器和显示译码器等。

二进制译码器的输入是一组二进制代码,输出是一组与输入代码一一对应得高、低电平信号。

例如,典型的3线-8线译码器功能框图图1-1所示。

输入的3位二进制代码共有8种状态,译码器将每个输入代码译成对应的一根输出线上的高、低电平信号。

图1-1 3线-8线译码器框图74HC138是用CMOS门电路组成的3线-8线译码器,它的逻辑图图1-2所示。

表1-1是74HC138的逻辑功能表。

当门电路G S的输出为高电平时,可以由逻辑图写出。

图1-2 74HC138逻辑功能图表1-1 74HC138逻辑功能表由上式可以看出,由''07Y Y -同时又是210,,A A A 这三个变量的全部最小项的译码输出,所以也将这种译码器称为最小项译码器。

74HC138有3个附加的控制端''123,S S S 和。

当''123S 1,S S 0=+=时,s G 输出为高电平,译码器处于工作状态。

否则,译码器被禁止,所有的输出端被封锁为高电平。

这3个控制端也称为“片选”输入端,利用片选的作用可以将多片连接起来以扩展译码器的功能;三、 预习要求1、数字电子技术基础组合逻辑电路设计一般设计方法;2、74HC138的逻辑功能;3、门级建模的一般方法和基本语句;4、ModelSim 软件的一般使用方法(ModelSim SE Tutorial);四、 实验步骤(一)、熟悉ModelSim 软件环境 1、建立一个新Project1-1双击左面快捷方式或者电击[程序]/[ModelSim SE 6.1f]/[ModelSim]启动ModelSim 6.1(如图1-3);注意:必须首先关闭IMPORTANT Information 对话框才能开始其它操作;图1-31-2 [File]/[New]/[Project…]新建一个project,会弹出Create Project对话框(如图1-4);图1-4⏹Project Name(项目名称)需要填入你所建立的项目的名称;⏹指定项目所在路径;如果所指定的目录不存在,会弹出对话框提示是否建立这个目录;一般选择是;⏹缺省的工作库名;注意:1、路径一般不应包含汉字;2、逻辑应在ModelSim的安装目录下指定;3、缺省的工作库的名称一般不需要改动;2、载入HDL元文件2-1设定好1-2步骤的每项内容后,点击OK,弹出Add items to the Projects对话框;如图1-5所示。

74HC138_3-8译码器,输出低电平有效DataSheet

74HC138_3-8译码器,输出低电平有效DataSheet

74HC138_3-8译码器,输出低电平有效DataSheetDATA SHEETProduct speci?cationFile under Integrated Circuits, IC06September 1993INTEGRATED CIRCUITS74HC/HCT1383-to-8 line decoder/demultiplexer;invertingFor a complete data sheet, please also download:The IC06 74HC/HCT/HCU/HCMOS Logic Family Specifications The IC06 74HC/HCT/HCU/HCMOS Logic Package Information ?The IC06 74HC/HCT/HCU/HCMOS Logic Package OutlinesFEATURESDemultiplexing capabilityMultiple input enable for easy expansion Ideal for memory chip select decoding Active LOW mutually exclusive outputs Output capability: standard ?I CC category: MSI GENERAL DESCRIPTIONThe 74HC/HCT138 are high-speed Si-gate CMOS devices and are pin compatible with low power Schottky TTL (LSTTL). They are specified in compliance with JEDEC standard no. 7A.The 74HC/HCT138 decoders accept three binaryweighted address inputs (A 0, A 1, A 2) and when enabled,provide 8 mutually exclusive active LOW outputs (Y 0to Y 7).The “138” features three enable inputs: two active LOW (E 1and E 2) and one active HIGH (E 3). Every output will be HIGH unless E 1and E 2are LOW and E 3is HIGH.This multiple enable function allows easy parallelexpansion of the “138” to a 1-of-32 (5 lines to 32 lines)decoder with just four “138” ICs and one inverter.The ”138” can be used as an eight output demultiplexer by using one of the active LOW enable inputs as the data input and the remaining enable inputs as strobes. Unused enable inputs must be permanently tied to their appropriate active HIGH or LOW state.The ”138” is identical to the “238” but has inverting outputs.QUICK REFERENCE DATAGND = 0 V; T amb = 25°C; t r = t f = 6 ns Notes1.C PD is used to determine the dynamic power dissipation (P D in µW):P D = C PD ×V CC 2×f i +∑(C L ×V CC 2×f o )where:f i = input frequency in MHz f o = output frequency in MHz ∑(C L ×V CC 2×f o )= sum of outputs C L =output load capacitance in pF V CC =supply voltage in V2.For HC the condition is V I =GND to V CCFor HCT the condition is V I =GND to V CC ?1.5 V ORDERING INFORMATIONSee “74HC/HCT/HCU/HCMOS Logic Package Information”.SYMBOLPARAMETERpropagation delayC L = 15 pF; V CC = 5 Vt PHL / t PLH A n to Y n 1217ns t PHL / t PLH E 3to Y n E n to Y n1419ns C I input capacitance3.5 3.5pF C PD power dissipation capacitance per packagenotes 1 and 26767pFPIN DESCRIPTION PIN NO.SYMBOL NAME AND FUNCTION 1, 2, 3A 0to A 2address inputs4, 5E 1,E 2enable inputs (active LOW)6E 3enable input (active HIGH)8GND ground (0 V)15, 14, 13, 12, 11, 10, 9, 7Y 0 to Y 7outputs (active LOW)16V CCpositive supply voltageFig.1 Pin configuration.Fig.2 Logic symbol.handbook, halfpageMLB312A 0A 1A 212315131179101214Y 0Y 1Y 2Y 3Y 4Y 5Y 6Y 7456E 1E 2E 3Fig.3 IEC logic symbol.(a)(b)Fig.4 Functional diagram.FUNCTION TABLENotes1.H =HIGH voltage levelL =LOW voltage level X =don’t careINPUTSOUTPUTS E 1E 2E 3A 0A 1A 2Y 0Y 1Y 2Y 3Y 4Y 5Y 6Y 7H X X X H X X X L X X X X X X X X X H H H H H H H H H H H H H H H H H H H H H H H H L L L L L L L L H H H H L H L H L L H H L L L L L H H H H L H H H H L H H H H L H H H H H H HL L H HH H H HH H H HH H H HH H H HH H H HL H H HH L H HH H L HH H H LFig.5 Logic diagram.DC CHARACTERISTICS FOR 74HCFor the DC characteristics see“74HC/HCT/HCU/HCMOS Logic Family Specifications”. Output capability: standard I CC category: MSIAC CHARACTERISTICS FOR 74HCGND = 0 V; t r= t f= 6 ns; C L= 50 pFSYMBOL PARAMETERT amb(°C)UNITTEST CONDITIONS74HCV CC(V)WAVEFORMS +25?40to+85?40to+125min.typ.max.min.max.min.max.t PHL/ t PLH propagation delayA n to Y n411512150304538ns2.04.56.0Fig.6t PHL/ t PLH propagation delay E3to Y n471714150302619038332254538ns2.04.56.0Fig.6t PHL/ t PLH propagation delay E n to Y n471738332254538ns2.04.56.0Fig.7t THL/ t TLH output transitiontime19767515139519161102219ns2.04.56.0Figs 6 and 7DC CHARACTERISTICS FOR 74HCTI CC per input, multiply this value by the unit load coefficient shown in the table below.AC CHARACTERISTICS FOR 74HCT GND = 0 V; t r = t f = 6 ns; C L = 50 pFINPUT UNIT LOAD COEFFICIENT A n 1.50E n 1.25E 31.00SYMBOL PARAMETERT amb (°C)UNITTEST CONDITIONS 74HCTV CC (V)WAVEFORMS +25?40to +85?40to +125min.typ.max.min.max.min.max.t PHL / t PLH propagation delay A n to Y n20354453ns 4.5Fig.6t PHL / t PLH propagation delay E 3to Y n18405060ns 4.5Fig.6t PHL / t PLH propagation delay E n to Y n19405060ns 4.5Fig.7t THL / t TLHoutput transition time7151922ns4.5Figs 6 and 7AC WAVEFORMS(1)HC: V M= 50%; V I= GND to V CC.HCT:V M= 1.3 V; V I=GND to 3 V.Fig.6Waveforms showing the address input (A n)and enable input (E3) to output (Y n) propagation delays and the output transition times.(1)HC: V M= 50%; V I= GND to V CC.HCT:V M= 1.3 V; V I=GND to 3 V.Fig.7Waveforms showing the enable input (E n) to output (Y n)propagation delays and the output transition times. PACKAGE OUTLINESSee“74HC/HCT/HCU/HCMOS Logic Package Outlines”.。

74HC138芯片资料

74HC138芯片资料

74HC138芯片资料74HC138是一款高速CMOS器件,74HC138引脚兼容低功耗肖特基TTL(LSTTL)系列。

74HC138译码器可接受3位二进制加权地址输入(A0, A1和A2),并当使能时,提供8个互斥的低有效输出(Y0至Y7)。

74HC138特有3个使能输入端:两个低有效(E1和E2)和一个高有效(E3)。

除非E1和E2置低且E3置高,否则74HC138将保持所有输出为高。

利用这种复合使能特性,仅需4片74HC138芯片和1个反相器,即可轻松实现并行扩展,组合成为一个1-32(5线到32线)译码器。

任选一个低有效使能输入端作为数据输入,而把其余的使能输入端作为选通端,则74HC138亦可充当一个8输出多路分配器,未使用的使能输入端必须保持绑定在各自合适的高有效或低有效状态。

一、主要特性1、采用CMOS工艺2、低功耗3、工作电压:2~6V4、封装形式:SOP16管脚说明逻辑图真值表:电气参数正常工作范围(Ta=-40~+80℃)参数符号最小典型最大单位测试条件逻辑电源电压VDD 3.0 5.0 5.5 V -高电平输入电压V IH 3.0 V VDD=5.0V 低电平输入电压V IL 2.0 V VDD=5.0V极限参数(Ta=25℃)参数符号范围单位逻辑电源电压VDD -0.5~+7.0 V逻辑输入电压VII -0.5~ VDD+0.5 V 功率损耗PD <400 mW工作温度Topt -40~+80 ℃储存温度Tstg -50~+150 ℃直流特性参数 符号 最小 典型 最大 单位 测试条件 高电平输出电压 V OH 4.9 V VDD=5.0V 低电平输出电压 V OL 0.1 V VDD=5.0V 静态电流损耗 IDD 1 uA VDD=6.0V 输出端口驱动电流 I OH -32 -40 mA VDD=5.0V I OL46 56 mA VDD=5.0V交流特性参数符号 最小 典型 最大 单位 测试条件 输出上升延时 t PLH 4 ns VDD=5.0V F=250KHz C L =30P波形图见图一 测试电路见图二输出下降延时 t PHL 5 ns 输出上升沿 t r 5 ns 输出下降沿 t f5ns。

组合逻辑3-8译码器

组合逻辑3-8译码器
四、项目试验结果
G1
G2A
G2B
C
B
A
Y0
Y1
Y2
Y3
Y4
Y5
Y6
Y7
X
1
X
X
X
X
1
1
1
1
1
1
1
1
X
X
1
X
X
X
1
1
1
1
1
1
1
1
0
X
X
X
X
X
1
1
1
1
1
1
1
1
1
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
1
1
0
1
1
1
1
1
1
1
0
0
0
1
0
1
1
0
1
1
1
1
1
1
0
0
0
1
1
1
1
1
0
1
1
1
1
1
0
0
1
0
0
1
1
1
0
1
1
1
1
0
0
1
when "110"=>y<=”10111111";
when "111”=>y<="01111111” ;
when others=>y<="XXXXXXXX”;

实验六 3线8线译码器及其应用

实验六 3线8线译码器及其应用

实验六 3线8线译码器及其应用一、实验目的1、掌握中规模集成电路译码器的工作原理及逻辑功2、学习译码器的灵活应用。

二、实验设备及器件1、实验箱(台) 1套2、数字万用表 1块3、74LS138 3-8线译码器 2片4、74LS20 二四输入与非门 1片三、实验内容与步骤74LS138管脚图见附录。

当控制输入端S1=1,时,译码器工作,否则译码器禁止,所有输出端均为高电平。

1、译码器逻辑功能测试(1)按图13-1接线。

根据表13-1,利用开关设置S1、、、及A2、A1、A0的状态,借助指示灯或万用表观测~的状态,记入表13-1中。

2、用两片74LS138组成4-16线译码器按图13-2接线,利用开关改变输入D0-D3的状态,借助指示灯或万用表监测输出端,记入表13-2中,写出各输出端的逻辑函数。

图13-2表13-2 输入输出D 3D2D1D0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 13、利用译码器组成全加器线路用74LS138和74LS20按图13-3接线,74LS20芯片14脚接 +5v,7脚接地。

利用开关改变输入A i、B i、C i-1的状态,借助指示灯或万用表观测输出S i、C i的状态,记入表13-3中,写出输出端的逻辑表达式。

图13-3表13-3 输入输出S 1AiBiCi-1SiCi0ΦΦΦ10001001101010111100110111101111四、实验要求:1、整理各步实验结果,列出相应实测真值表。

2、总结译码器的逻辑功能及灵活应用情况。

3、交出完整的实验报告。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

课程设计课程名称集成电路课程设计题目名称 74HC138芯片3-8线译码器学生学院材料与能源学院专业班级学号学生姓名指导教师2015年7 月 11 日目录【摘要】...........................................................................................................................................................1. 设计目的与任务....................................................................................................................................- 1 -2. 设计要求及内容....................................................................................................................................- 1 -3. 设计方法及分析....................................................................................................................................- 2 -3.1 74HC138芯片简介 ......................................................................................................................- 2 -3.2 工艺和规则及模型文件的选择 .................................................................................................- 3 -3.3 电路设计......................................................................................................................................- 4 -3.3.1 输出级电路设计.............................................................................................................- 4 -3.3.2.内部基本反相器中的各MOS 尺寸的计算................................................................- 6 -3.3.3.四输入与非门MOS尺寸的计算.................................................................................- 7 -3.3.4.三输入与非门MOS尺寸的计算.................................................................................- 8 -3.3.5.输入级设计...................................................................................................................- 9 -3.3.6.缓冲级设计.................................................................................................................- 10 -3.3.7.输入保护电路设计................................................................................................... - 11 -3.4. 功耗与延迟估算.......................................................................................................................- 13 -3.4.1. 模型简化........................................................................................................................- 13 -3.4.2. 功耗估算........................................................................................................................- 14 -3.4.3. 延迟估算........................................................................................................................- 14 -3.5. 电路模拟...................................................................................................................................- 15 -3.5.1 直流分析.........................................................................................................................- 16 -3.5.2 瞬态分析.......................................................................................................................- 18 -3.5.3 功耗分析.......................................................................................................................- 20 -3.6. 版图设计...................................................................................................................................- 21 -3.6.1 输入级的设计...............................................................................................................- 21 -3.6.2 内部反相器的设计.......................................................................................................- 22 -3.6.3 输入和输出缓冲门的设计 ...........................................................................................- 22 -3.6.4 三输入与非门的设计...................................................................................................- 23 -3.6.5 四输入与非门的设计...................................................................................................- 24 -3.6.6 输出级的设计...............................................................................................................- 24 -3.6.7 调用含有保护电路的pad元件 ...................................................................................- 25 -3.6.8 总版图...........................................................................................................................- 25 -3.7. 版图检查...................................................................................................................................- 25 -3.7.1 版图设计规则检查(DRC).......................................................................................- 25 -3.7.2 电路网表匹配(LVS)检查........................................................................................- 26 -3.7.3 后模拟...........................................................................................................................- 26 -4. 经验与体会..........................................................................................................................................- 27 -5. 参考文献..............................................................................................................................................- 28 - 附录A:74HC138电路总原理图 ...........................................................................................................- 29 - 附录B:74HC138 芯片版图....................................................................................................................- 30 -【摘要】现代社会正在飞速的发展,集成电路已经成为现代科技发展的支柱产业,现代技术产业的心脏,可以说,没有集成电路,就没有现代社会。

相关文档
最新文档