长沙理工大学 数字电子技术基础复习试卷及答案 (6)

合集下载

数字电子技术期末复习试卷及答案(四套)

数字电子技术期末复习试卷及答案(四套)

数字电子技术基础试卷(本科)及参考答案试卷一一、(20分)选择填空。

从每个小题的四个选项中选出一个正确答案,并将其编号填入该题后的括号中。

1.十进制数3.625的二进制数和8421BCD码分别为()A.11.11 和11.001 B.11.101 和0011.1C.11.01 和11.1 D.11.101 和11.1012.下列几种说法中错误的是()A.任何逻辑函数都可以用卡诺图表示。

B.逻辑函数的卡诺图是唯一的。

C.同一个卡诺图化简结果可能不是唯一的。

D.卡诺图中1的个数和0的个数相同。

3.和TTL电路相比,CMOS电路最突出的优点在于()A.可靠性高B.抗干扰能力强C.速度快D.功耗低4.为了把串行输入的数据转换为并行输出的数据,可以使用()A.寄存器B.移位寄存器C.计数器D.存储器5.单稳态触发器的输出脉冲的宽度取决于()A.触发脉冲的宽度B.触发脉冲的幅度C.电路本身的电容、电阻的参数D.电源电压的数值6.为了提高多谐振荡器频率的稳定性,最有效的方法是()A.提高电容、电阻的精度B.提高电源的稳定度C.采用石英晶体振荡器C.保持环境温度不变7.已知时钟脉冲频率为f cp,欲得到频率为0.2f cp的矩形波应采用()A.五进制计数器B.五位二进制计数器C.单稳态触发器C.多谐振荡器8.在图1-8用555定时器组成的施密特触发电路中,它的回差电压等于()A.5V B.2VC.4V D.3V图1-8二、(12分)已知输入信号A、B、C的波形,试画出图2所示各电路输出(L1、L2、L3)的波形。

设触发器的初态为0。

图2三、(10分)如图3所示,为检测水箱的液位,在A 、B 、C 、三个地方安置了三个水位检测元件,当水面低于检测元件时,检测元件输出低电平,水面高于检测元件时,检测元件输出高电平。

试用与非门设计一个水位状态显示电路,要求:当水面在A 、B 之间的正常状态时,仅绿灯G 亮;水面在B 、C 间或A 以上的异常状态时,仅黄Y 灯亮;水面在C 以下的危险状态时,仅红灯R 亮。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。

A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。

A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。

A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。

A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。

A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。

A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。

答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。

答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。

数字电子技术基础第五版期末考试题.

数字电子技术基础第五版期末考试题.

复习题一.选择题:1.下列各式中哪个是四变量A 、B 、C 、D 的最小项?( )a .A′+B′+Cb .AB′Cc .ABC′Dd .ACD 2.组合逻辑电路的分析是指( )。

a .已知逻辑要求,求解逻辑表达式并画逻辑图的过程b .已知逻辑要求,列真值表的过程c .已知逻辑图,求解逻辑功能的过程 3.正逻辑是指( ).a .高电平用“1”表示,低电平用“0”表示b .高电平用“0”表示,低电平用“1”表示c .高电平、低电平均用“1"或“0”表示 4.寄存器、计数器属于( ).a .组合逻辑电路b .时序逻辑电路c .数模转换电路 5.全加器是指( )的二进制加法器。

a .两个同位的二进制数相加b .两个二进制数相加c .两个同位的二进制数及来自低位的进位三者相加6.4选1数据选择器的输出表达式Y =A 1′A 0′ D 0+A 1′A 0D 1+A 1A 0′ D 2+A 1A 0D 3,若用该数据选择器实现Y =A 1′,则D 0~D 3的取值为( ). a .D 0 =D 1=1,D 2=D 3=0 b .D 0 =D 3=0,D 1=D 2=1 c .D 0 =D 1=D 2=D 3=1 7.JK 触发器用做 T ′ 触发器时,输入端J 、K 的正确接法是( )。

a .J =K b .J=K =0 c .J =K =1 8.按触发信号触发方式的不同来分,触发器有( )。

a .SR 、JK 、D 、T 、T′ 五类b .TTL 、CMOS 两类c .电平触发、脉冲触发、边沿触发三类 9.经过有限个CLK ,可由任意一个无效状态进入有效状态的计数器是( )自启动的计数器。

a .不能 b .能 c .不一定能 10.在二进制算术运算中1+1=( )。

a .1 b .0 c .211.3线—8线译码器处于译码状态时,当输入A 2A 1A 0=001时,输出70~Y Y ''=( )。

《数字电子技术基础》试题及参考答案

《数字电子技术基础》试题及参考答案

试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。

(全1出0,有0出1)2、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1和0 来表示。

3、三态门的“三态”指高电平,低电平和高阻状态。

4、逻辑代数的三个重要规则是代入规则、反演规则、对偶规则。

5、为了实现高的频率稳定度,常采用石英晶体振荡器;单稳态触发器受到外触发时进入暂稳态6、同步RS触发器中R、S为高电平有效,基本R、S触发器中R、S 为低电平有效7、在进行A/D转换时,常按下面四个步骤进行,采样、保持、量化、编码。

1. 全1出0,有0出12.时间、幅值、1、03.高电平,低电平,高阻状态4.代入规则对偶规则反演规则5.石英晶体暂稳态6.高低7.采样保持量化编码二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。

A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。

A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。

A、Y=A+B;B、Y=AB;C、Y=BA+;D、Y=AB4、十二进制加法计数器需要()个触发器构成。

A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()。

A、F=AB+C;B、F=AB+C;AB+;D、F=A+BCC、F=C6、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m77、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。

8、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态1. C2.D3. D A4. C5. A6.C7. A8. A三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。

长沙理工大学数字电子技术基础试卷数电试卷题库(01-10)

长沙理工大学数字电子技术基础试卷数电试卷题库(01-10)

数字电子技术试卷(1)一、填空(16)1.十进制数123的二进制数是 ;十六进制数是 。

2.是8421BCD 码,其十进制为。

3.逻辑代数的三种基本运算是 , 和。

4.三态门的工作状态是 ,,。

5.描述触发器逻辑功能的方法有。

6.施密特触发器的主要应用是 。

7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 8.实现A/D 转换的主要方法有 , , 。

二、判断题(10)1.BCD 码即8421码 ( ) 2. 八位二进制数可以表示256种不同状态。

( ) 3.TTL 与非门与CMOS 与非门的逻辑功能不一样。

( )4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。

( ) 5.计数器可作分频器。

( ) 三、化简逻辑函数(14) 1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。

2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(, 化为最简与或表达式。

五.触发器电路如图2(a),(b)所示,⑴写出触发器的次态方程;⑵对应给定波形画出Q端波形(设初态Q=0)(15)六.试用触发器和门电路设计一个同步的五进制计数器。

(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O,V C的工作波形,并求出振荡频率。

(15)数字电子技术试卷(2)一.填空(16)1.十进制数的二进制数是 ;十六进制数是 。

2.逻辑代数中逻辑变量得取值为 。

3.组合逻辑电路的输出状态只与 有关而与电路 。

4.三态门的输出有 ,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意。

5.触发器的基本性质有。

6.单稳态触发器的主要应用是 。

7.设6位D/A 转换器的满度输出电压位伏,则输入数字量为110111,输出模拟电压为8.一个8K 字节的EPROM 芯片,它的地址输入端的个数是 。

数字电子技术基础期末复习试题

数字电子技术基础期末复习试题

1、(48)10 =( )16 =( )2.2、对于TTL 与非门的闲置输入端可接 ,TTL 或非门不使用的闲置输入端应接 。

3、格雷码的特点是任意两组相邻代码之间有 位不同。

4、在下列JK 触发器、RS 触发器、D 触发器 和T 触发器四种触发器中,同时具有保持、置1、置0和翻转功能的触发器是 。

5、OC 门可以实现 功能,CMOS 门电路中的 门也可以实现该功能.6、一只四输入端与非门,使其输出为0的输入变量取值组合有 种.7、常见的组合逻辑电路有编码器 、 和 。

8、逻辑函数BD AC AB F ++=的反函数为 ,对偶函数为 。

9、一个同步时序逻辑电路可以用 、 、 三组函数表达式描述.10、加法器的进位方式有 和 两种.11、16选1的 数据选择器有 个地址输入端。

12、存储器的种类包括 和 。

13、在时钟脉冲CP 作用下, 具有 和 功能的触发器称为T 触发器,其特性方程为 。

14、三态门输出的三种状态分别为: 、 和 。

15、用4个触发器可以存储 位二进制数。

16、逻辑电路中,高电平用1表示,低电平用0表示,则成为 逻辑。

17、把JK 触发器改成T 触发器的方法是 。

18、组合逻辑电路是指电路的输出仅由当前的 决定。

19、5个地址输入端译码器,其译码输出信号最多应有 个。

20、输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做 。

21、一个ROM 有10根地址线,8根数据输出线,ROM 共有 个存储单元.22、N 个触发器组成的计数器最多可以组成 进制的计数器。

23、基本RS 触发器的约束条件是 .24、逻辑代数中3种基本运算是 、 和 。

25、逻辑代数中三个基本运算规则 、 和 .26、如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。

27、将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM.该ROM 有 根地址线,有 根数据输出线。

28、74LS138是3线—8线译码器,译码输出低电平有效,若输入为A 2A 1A 0=110时,输出76543210''''''''Y Y Y Y Y Y Y Y Y1= .29、两片中规模集成电路10进制计数器串联后,最大计数容量为 位。

数字电子技术基础知识单选题100道(含答案)

数字电子技术基础知识单选题100道(含答案)

数字电子技术基础知识单选题100道(含答案)一、数字逻辑基础1. 以下不属于数字信号特点的是()。

A. 时间上离散B. 数值上离散C. 抗干扰能力强D. 信号幅度连续答案:D。

数字信号在时间和数值上都是离散的,且抗干扰能力强,而模拟信号幅度是连续的。

2. 十进制数15 对应的二进制数是()。

A. 1111B. 1101C. 1011D. 1001答案:A。

15=8+4+2+1,对应的二进制为1111。

3. 二进制数1010 对应的十进制数是()。

A. 8B. 9C. 10D. 11答案:C。

1010=2³+2¹=8+2=10。

4. 8421BCD 码1001 表示的十进制数是()。

A. 9B. 11C. 13D. 15答案:A。

8421BCD 码中1001 对应9。

5. 逻辑函数的最小项之和表达式是()。

A. 唯一的B. 不唯一的C. 有时唯一有时不唯一D. 不确定答案:A。

逻辑函数的最小项之和表达式是唯一的。

二、逻辑门电路6. 以下不属于基本逻辑门的是()。

A. 与门B. 或门C. 非门D. 与非门答案:D。

与非门是由与门和非门组合而成,不属于基本逻辑门。

7. 三输入端与门的输出为0,当且仅当()。

A. 三个输入全为0B. 三个输入全为1C. 至少一个输入为0D. 至少一个输入为1答案:A。

与门只有当所有输入都为1 时输出才为1,否则输出为0。

8. 三输入端或门的输出为1,当且仅当()。

A. 三个输入全为0B. 三个输入全为1C. 至少一个输入为0D. 至少一个输入为1答案:D。

或门只要有一个输入为1 时输出就为1。

9. 非门的逻辑功能是()。

A. 有0 出1,有1 出0B. 全0 出1,全1 出0C. 相同出0,不同出1D. 不同出0,相同出1答案:A。

非门对输入信号取反。

10. 与非门的逻辑功能是()。

A. 有0 出1,全1 出0B. 全0 出1,有1 出0C. 相同出0,不同出1D. 不同出0,相同出1答案:A。

数字电路基础考试题(附参考答案)

数字电路基础考试题(附参考答案)

数字电子技术-考试复习题一、单项选择题1.(195)H 表示( D )。

(a) 二进制数 (b) 十进制数 (c)八进制数 (d) 十六进制数2.在TTL 门电路中,能实现“线与”的门电路是( B ) (a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门3.用不同数制的数字来表示2007,位数最少的是 。

(a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数 4.十进制数36转换为十六进制数,结果为 。

(a )26 (b )24 (c )22 (d )20 5.8421BCD 码10000111表示的十进制数是 。

(a ) 131 (b ) 103 (c ) 87 (d ) 13 6.A/D 转换输出的二进制代码位数越多,其转换精度( ) (a) 越高 (b) 越低 (c) 不变 (d) 无法确定 7.下列逻辑表示式正确的是( ) (a) 1=++B A B A (b)B A B A A +=+(c)B A B A B A AB +=+ (d)B A AB +=8. 下列电路中,属于时序逻辑电路的是( ). (a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器 9. 由8位寄存器组成的扭环移位寄存器可以构成 进制计数器。

(a) 4 (b) 8 (c) 16 (d) 无法确定10. 555集成定时器构成的单稳态触发器,其暂态时间t W ≈________。

(a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC11.十进制数24转换为二进制数,结果为 。

(a )10100 (b )10010 (c )01100 (d )1100012. (a) 13. (c) 14. (c) 15. (d) 12.=O)275( ( )D , 。

(a )275 (b) 629 (c) 2750 (d) 220013.三态门的第三态是 。

(a )低电平 (b )高电平(c ) 高阻 (d ) 任意电平 14.具有8个触发器的二进制异步计数器最多可能有 种状态。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

长沙理工大学
数字电子技术基础复习试卷及答案
数字电子技术试卷(06)
一、数制转换(12)
1、(10010111)2=( )16=( )10
2、(8C)16=( )2=( )10
3、( 127 )10=( )2=( )16
4、( 110101.11)8=( )16
5、(-1101B)原码=( )反码=( )补码
二、选择填空题(12)
1)、以下的说法中,——是正确的。

a) 一个逻辑函数全部最小项之和恒等于0
b )一个逻辑函数全部最大项之和恒等于0
c )一个逻辑函数全部最大项之积恒等于1
d )一个逻辑函数全部最大项之积恒等于0
2)、若将一个TTL异或门(输入端为A、B)当作反相器使用,则A、B端应——连接。

a )A或B有一个接1 b )A或B有一个接0
c )A和B并联使用
d )不能实现
3)、已知R、S是或非门构成的基本RS触发器的输入端,则约束条件为——。

a )RS=0 b )R+S=1
c )RS=1
d )R+S=0
4)、用8级触发器可以记忆——种不同的状态。

a )8
b )16
c )128
d )256
5)、由3级触发器构成的环形和扭环形计数器的计数模值依次为——。

a )8和8
b )6和3
c )6和8
d )3和6
三、用卡诺图化简法将下列逻辑函数化为最简与或形式(12)
(1)、D C A D C A C B A D C ABD ABC Y +++++=
(2)、D C B A D C B A D C A Y ++++=,给定约束条件为:
0=+++++ABCD D ABC D C AB D C AB CD B A D C B A
四、证明下列逻辑恒等式(方法不限)(12)
(1)、1))(()(=+++++C B D B A C B D C C B A
(2)D C A D C B A D AC D C B D C A ⊕+=+++⊕+)(
五、设计一位二进制全减器逻辑电路。

(D=A-B-CI,A:被减数,B:减数,CI:
借位输入,D:差,另有CO:借位输出)(16)
六、分析如下时序电路的逻辑功能。

FF1、FF2和FF3是三个主从结构的JK触发器,下降沿动作,输入端悬空时和逻辑1状态等效。

(20)
七、如图所示,用555定时器接成的施密特触发器电路中,试求:(16)
(1)当VCC=12V,而且没有外接控制电压时,VT+、VT-及ΔVT值。

(2)当VCC=9V,外接控制电压VCO=5V时,VT+、VT-及ΔVT各为多少。

数字电子技术试卷参考答案(06)
二、数制转换(12)
答案:
1、(10010111)2=(97)16=(151)10
2、(8C)16=(10001100)2=(140)10
3、( 127 )10=(1111111)2=(7F)16
4、( 110101.11)8=(35.C)16
5、(-1101B)原码=(10010)反码=(10011 )补码
二、选择填空题(12)
答案: 1)d 2)a 3)a 4)d 5)d
三、用卡诺图化简法将下列逻辑函数化为最简与或形式(12)
答案:
(1)、D A Y +=
(2)、D B A D C A AD Y ++=
六、证明下列逻辑恒等式(方法不限)(12)
答案:用公式法或卡诺图法以及其他方法均可。

七、设计一位二进制全减器逻辑电路。

(16)
答案:
,画出逻辑电路图。

ABCI CI B A CI B A CI B A D +++=
ABCI BCI A CI B A CI B A CO +++=
上式CO可化简:BCI B A CI A CO ++=
据上式用逻辑电路实现。

六、分析如下时序电路的逻辑功能。

(20)
答案:据逻辑图写出电路的驱动方程:
321Q Q J •= 11=K
12Q J = 312Q Q K •= 213Q Q J •= 23Q K =
1)求出状态方程:
1321
1Q Q Q Q n ••=+
231211
2Q Q Q Q Q Q n ••+•=+
323211
3Q Q Q Q Q Q n •+••=+
3)写出输出方程:Y=32Q Q •
4) 列出状态转换表或状态转换图或时序图:
5)从以上看出,每经过7个时钟信号以后电路的状态循环变化一次;同时,每经过7个时钟脉冲作用后输出端Y输出一个脉冲,所以,这是一个七进制记数器,Y端的输出就是进位。

七、如图所示,用555定时器接成的施密特触发器电路中,试求:(16)
解:(1)VT+=(2/3)VCC=8V,VT-=(1/3)VCC=4V,ΔVT=(1/3)VCC=4V (2)VT+=VCO=5V,VT-=VCO/2=2.5V,ΔVT=VCO/2=2.5 n Q 3 n Q 2 n Q 1 13+n Q 12+n Q 11+n Q Y
0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0
1
1。

相关文档
最新文档