数字电路练习题

合集下载

数字电路习题资料

数字电路习题资料

1 数字电路习题第一章一、填空题(每题2分,共42分)1. (374.51)10=( ) 8421BCD2. 二进制数(1011.1001)2转换为八进制数为(),转换为十六进制数为()。

3. 24218421)(00111000010110)(4.108421)(11010110100)(5. 将(459)10编成()8421BCD6. 108421)(00111000010110)(7. 54218421)(1010010100)(8. (1011101) 2=( )10=( )89. (201)10 =()2 = ()1610.(65.25) 10=( )2=( )811. 210)()25.276(12. 余3码10001000对应的2421码为()。

13. 810)()25.76(14. (11110.11)2=( )10=( )815. 八进制(273)8中,它的第三位数 2 的位权为()。

16. 十进制数254.75的二进制编码(),十六进制编码( )。

17.(1100011.011 )2=( )8 = ( )1618. (26.125)10=()16=()8421BCD19. (365) 10=( )2 =( )1620.(BE) 16=( )10=( )221. 210)()75.436(第二章一、填空题(每题2分,共62分)1. 异或门如果当作非门使用,应当让其中一个输入端固定接()。

2. 逻辑函数式F=AB+AC 的对偶式为()。

3. 三态门电路的输出有()、()和()3种状态。

4.TTL 与非门多余的输入端应()TTL 或非门多余的输入端应()。

5. TTL 与门多余的输入端应()TTL 或门多余的输入端应()。

数字电路-练习

数字电路-练习

数字电路-练习B(总16页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术练习一、填空题1.=⊕⊕⊕A偶数个A A A ① 。

2.逻辑函数F=A +B+C D 的反函数F = ① ,对偶式为 ② 。

触发器的特征方程为 ① ,JK 触发器的特征方程为② 。

4.构造一个模10计数器需要 ① 个状态, ② 个触发器。

5.将JK 触发器的J 端和K 端连在一起,就得到了 ① 触发器。

6. ① 型触发器克服了空翻现象。

的清零端是异步清零,则下图构成 ① 进制计数器。

1. ① 02. ①)(D C B A +⋅⋅ ②)(D C B A +⋅⋅3. ①D Q = ②n n Q K Q J Q +=4. ① 10 ② 45. ① T6. ① 边沿7. ① 641.进制转换(31)10 = ① 2 = ② 16。

2.逻辑函数的表示方法有 ① 、卡诺图、函数式、 ② 和波形图。

触发器的特性方程是: ① ,T 触发器的特性方程=+1n Q ② 。

4.下图(a)、(b)所示的组合逻辑电路,已知(a)中为TTL 门电路,(b )中为OC 门,它们的输出表达式Y 1 = ① ,Y = ② 。

(a)(b)5.译码集成电路74LS138的地址码有 ① 个,译码输出端的个数有 ② 个。

6.某加计数器是由74LS161构成的十进制计数器,设初始状态Q 3Q 2Q 1Q 0 = 0000,当采用同步归零方式时其最后一个状态是 ① ,当采用异步归零方式时其最后一个状态是 ② 。

1. ① 11111 ② 1F 2. ① 真值表 ② 逻辑图 (可对调) 3. ①0,1=+=+RS Q R S Q n n ② n n Q T Q T + 4. ① A ② CD AB CD AB +⋅或5. ① 3② 8 6. ① 1001 ② 1010CP 1Q 0 Q 1 Q 2 Q 3 CP 1 CPCP 074LS290(个位)Q 0 Q 1 Q 2 Q 3CP 074LS290(十位)S 9A S 9B R 0A R 0BS 9A S 9B R 0A R 0B&1.进制转换:()10 = ① 2 ,(1F )16 = ② 2。

数字电路练习题

数字电路练习题

选择1、有八个触发器的二进制计数器,它们最多有( C )种计数状态。

A 、8;B 、16;C 、256;D 、642、下列触发器中上升沿触发的是( D )。

A 、主从RS 触发器;B 、JK 触发器;C 、T 触发器;D 、D 触发器3、下式中与非门表达式为( D ),或门表达式为( A )。

A 、Y=A+B ;B 、Y=AB ;C 、Y=B A +;D 、Y=AB4、十二进制加法计数器需要( C )个触发器构成。

A 、8;B 、16;C 、4;D 、35、逻辑电路如右图,函数式为(A )。

A 、F=AB +C ; B 、F=AB +C ;C 、F=C AB +;D 、F=A+BC6、逻辑函数F=AB+BC 的最小项表达式为( C )A 、F=m 2+m 3+m 6B 、F=m 2+m 3+m 7C 、F=m 3+m 6+m 7D 、F=m 3+m 4+m 77、74LS138译码器有( A ),74LS148编码器有( C )A 、三个输入端,三个输出端;B 、八个输入端,八个输出端;C 、三个输入端,八个输出端;D 、八个输入端,三个输出端。

8、单稳态触发器的输出状态有( A )A 、一个稳态、一个暂态B 、两个稳态C 、只有一个稳态D 、没有稳态1、对于MOS 门电路,多余端不允许( A )A 、悬空B 、与有用端并联C 、接电源D 、接低电平2、右图①表示( A )电路,②图表示( B )电路A、与门 B、或门C、非门 D、与非门3、卡诺图③、④表示的逻辑函数最简式分别为( C )和( B )A 、F=B +DB 、F=B+DC 、F=BD+B DD 、F=BD+BD4、逻辑电路如图⑤,函数式为( A )A 、 F=AB +CB 、 F =A B +CC 、 F=AB +CD 、F=A+B C5、一位8421B C D 码计数器至少需要 B 个触发器。

A.3B.4C.5D.106、下列逻辑函数表达式中与F=A B +A B 功能相同的是( A )A 、B A ⊕ B 、B A ⊕C 、B A ⊕D 、B A ⊕7、施密特触发器常用于( A )A 、脉冲整形与变换B 、定时、延时C 、计数D 、寄存8、施密特触发器的输出状态有 BA 、一个稳态、一个暂态B 、两个稳态C 、只有一个稳态D 、没有稳态1、对于MOS 门电路,多余端不允许 AA 、悬空B 、与有用端并联C 、接电源D 、接低电平2、一个8选1多路选择器,输入地址有 ,16选1多路选择器输入地址有 。

数字电路练习题

数字电路练习题

第一章 逻辑代数基础12.下列几种说法中与BCD 码的性质不符的是 。

(1)一组四位二进制数组成的码只能表示一位十进制数; (2)BCD 码是一种人为选定的0~9十个数字的代码;(3)BCD 码是一组四位二进制数,能表示十六以内的任何一个十进制数; (4)BCD 码有多种。

16.逻辑函数F (A ,B ,C )=Σm (0,1,4,6)的最简“与非式”为 。

(1) AC B A F ∙= (2) C A B A F ∙= (3) AC AB F ∙= (4) C A B A F ∙=18.已知某电路的真值表如下表所示,该电路的逻辑表达式为 。

(1)F =C (2)F =ABC (3)F =AB +C (4)都不是23.逻辑函数的反函数= ,对偶式F '= 。

30.用公式化简法化简以下逻辑函数))((AB C B C A B A B A B A F ++++=。

解: ))((AB C B C A B A B A B A F ++++=CB A BC A C B A ++=)()(C B A C B A BC A C B A +++=C B C A +=34.用卡诺图化简逻辑函数:F (A ,B ,C ,D )=∑m (5,6,7,8,9)+∑d (10,11,12,13,14,15) 解:AB00CD01111000011110F00000111××××11××BC BD A F ++=37. 试用卡诺图法将下列具有约束条件的逻辑函数化为最简“与或”式。

F (A ,B ,C ,D )=∑m (1, 4,9,13)+ ∑d (5,6,7,10) 解:AB00CD01111000011110F01001×××010001×D C B A F +=第三章 组合逻辑电路2.比较两位二进制数A=A 1A 0和B=B 1B 0,当A >B 时输出F =1,则F 表达式是 。

数字电路复习题

数字电路复习题

一、判断题(对的打“√”,错的打“×”共20 分)1、对于多输入端的CMOS与非门,在使用时不用的输入端悬空即可()2、TTL与非门的输入端接地时,其输入电流为零()3、在TTL门电路输出需要线与连接时,必须使用集电极开路门()4、组合逻辑电路中一定含有触发器()5、由卡诺图化简法得出的表达式不一定是最简表达式()6、基本RS触发器受触发脉冲CP控制()7、JK触发器,J=K=1时是计数状态()8、译码器是时序逻辑电路()9、组成七进制计数器最少需要四个触发器()10、施密特触发器的正、负向阈值电压相同()一、判断题(对的打“√”,错的打“×”共20 分)1、对于多输入端的TTL与非门,在使用时不用的输入端悬空即可()2、CMOS与非门的输入端接地时,其输入电流为零()3、对于低电平有效的“三态与非门”,当控制端E=1时是高阻态()4、组合逻辑电路的输出不但和现在的输入有关还和原状态有关()5、由公式化简法得出的表达式不一定是最简表达式()6、同步RS触发器受触发脉冲CP控制()7、JK触发器,当置“1”端S D=0时触发器的状态为“1”()8、计数器是时序逻辑电路()9、组成十进制计数器最少需要四个触发器()10、施密特触发器的正、负向阈值电压不相同()一选择题1、在二进制译码器中,若输入有4位代码,则输出有()信号。

① 2个②4个③8个④16个2、在下列电路中,只有()属于组合逻辑电路。

①触发器②计数器③数据选择器④寄存器3、组合逻辑电路的竞争-冒险是由于()引起的。

①电路不是最简②电路有多个输出③电路中存在延迟④电路使用不同的门电路4、能实现从多个输入端中选出一路作为输出的电路称为()。

①触发器②计数器③数据选择器④译码器5、能完成两个1位二进制数相加并考虑到低位来的进位的器件称为()①编码器②译码器③全加器④半加器6、只本位数而不考虑低位来的进位的加法称为()①全加②半加③全减④半减7、用代码代表特定信号或将代码赋予特定含义的过程称为()①译码②编码③数据选择④奇偶校验8、把代码的特定含义翻译出来得过程称为()①译码②编码③数据选择④奇偶校验9、如需要判断两个二进制数的大小或相等,可以使用()电路。

数字电路课堂练习题——第4章

数字电路课堂练习题——第4章

第 1 页/共 3 页1. 按照电路图,画Q 的波形。

2. 上图当D S =D R =0时,1n Q +=?1n Q +=?当D S 和D R 同时恢复到“1”时,保持的是什么状态?A : 当D S =D R =0时,1n Q +=1,1n Q +=1;当D S 和D R 同时恢复到“1”时,保持状态不决定。

3. 上图想要1n Q +=0,D S 和D R 加什么触发?经过几个t pd 后1n Q +=0?A : 想要1n Q +=0,D S 和D R 加“置0”触发,D S =1,D R =0;经过2个t pd 后1n Q +=0。

4. 上图想要1n Q +=1,D S 和D R 加什么触发?要经过几个t pd 后1n Q +=1?A : 想要1n Q +=1,D S 和D R 加“置1”触发,D S =0,D R =1;经过1个t pd 后1n Q +=1。

5. 当D S =D R =0时,1n Q +=1,1n Q +=?随后D S =0、D R =1时,1n Q +=?。

A : 当D S =D R =0时,1n Q +=1,1n Q +=1; 随后D S =01n Q +=1。

R D S D & &Q Q R D S D Q1. 有两个触发器如下,当CP 和D 有如下波形时,画Q 1、Q 2波形。

2. 用边沿D 触发器实现将CP 频率下降1/2和1/4的电路。

A : 触发器特征方程为 1n n Q D Q +==每来一个时钟升高沿,Q 翻转一次,Q 1输出为2分频,Q 2输出为4分频。

T 1和T 2。

A : T 2≥T su4. 当同步RS 触发器要想Q n+1=1时,RS 应加什么触发信号?写出特征方程。

求CP QQ T →=?A : 应加R=0、S=1时,Q n+1=1特征方程 约束条件:0S R ⋅=CP QQ T →=3t pd 5. 当同步RS 触发器R=S=1时,1n Q +=?1n Q +=?随后R=S=0,问1n Q +=?倘若R=S=1之后R=1、S=0,1n Q +=?A : R=S=1时,1n Q +=1,1n Q +=1随后R=S=0, 1n Q +=为不定状态 倘若R=S=1之后R=1、S=0,1n Q +=0D 1 Q 1 D 2 Q 2Q 2D Q 1 CP第3页/共3页。

数字电子技术基础第一章练习题及参考答案

第一章数字电路基础第一部分基础知识一、选择题1.以下代码中为无权码的为。

A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为。

A .8421BCD码B. 5421BCD码C.余三码D.格雷码3. 一位十六进制数可以用位二进制数来表示。

A. 1B.2C. 4D.164.十进制数25用8421BCD码表示为。

A .10 101B .0010 0101 C. 100101 D .101015.在一个8位的存储单元中,能够存储的最大无符号整数是。

A. (256) 10B. (127) 10C. (FF) 16D. (255) 106.与十进制数(53.5) 10等值的数或代码为。

A.(0101 0011. 0101)8421BCDB.(35. 8)16C.(110101. 1)2D.(65. 4)87.矩形脉冲信号的参数有。

A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47. 3) 8等值的数为:A. (100111 . 011 )2B. (27. 6)16C. (27. 3 )16D. (1 00111 . 11 )29. 常用的BCD码有。

A.奇偶校验码B.格雷码C. 8421码D.余三码10 .与模拟电路相比,数字电路主要的优点有。

A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打,,错误的打X)1.方波的占空比为0. 5。

()2. 8421 码1001 比0001 大。

( )3.数字电路中用“ 1”和“ 0”分别表示两种状态,二者无大小之分。

()4.格雷码具有任何相邻码只有一位码元不同的特性。

()5.八进制数(18) 8比十进制数(18) 10小。

()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。

( )7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。

数字电路习题库

一、选择题1、时序电路可由( )组成。

A.门电路B.触发器或触发器和门电路C.触发器或门电路D.组合逻辑电路 2、下列选项中不是时序电路组成部分的是( )。

A.门电路 B.组合逻辑电路 C.触发器 D.寄存器 3、时序电路由门电路和( )组合而成A.触发器B.寄存器C.加法器D.译码器 4、时序电路的输出状态的改变( )。

A.仅与该时刻输入信号的状态有关 B.仅与时序电路的原状态有关 C.与所述的两个状态都有关 D.与所述的两个状态都无关5、时序逻辑电路中一定包含()。

A.触发器B.组合逻辑电路C.移位寄存器D.译码器 6、时序逻辑电路中必须有()。

A.输入逻辑变量B.时钟信号C.计数器D.编码器7、有一个与非门构成的基本RS 触发器,欲使该触发器保持原状态,即n n Q Q =+1, 则输入信号应为()。

A.0==R SB. 1==R SC. 0,1==R SD. 1,0==R S8、有一个或非门构成的基本RS 触发器,欲使该触发器保持原状态,即n n Q Q =+1, 则输入信号应为()。

A.0==R SB. 1==R SC. 0,1==R SD. 1,0==R S9、有一个与非门构成的基本RS 触发器,欲使该触发器01=+n Q , 则输入信号应为()。

A.0==R S B. 1==R S C. 0,1==R S D. 1,0==R S10、有一个或非门构成的基本RS 触发器,欲使该触发器01=+n Q , 则输入信号应为()。

A.0==R S B. 1==R S C. 0,1==R S D. 1,0==R S11、有一个与非门构成的基本RS 触发器,欲使该触发器11=+n Q , 则输入信号应为()。

A.0==R S B. 1==R S C. 0,1==R S D. 1,0==R S 12、有一个或非门构成的基本RS 触发器,欲使该触发器11=+n Q, 则输入信号应为()。

A.0==R S B. 1==R S C. 0,1==R S D. 1,0==R S13、对于JK 触发器,输入1,0==K J ,CP 脉冲作用后,触发器的次态应为()。

数字电路练习题及答案

数字电路练习题及答案选择题:1.下列四个数中,与十进制数10不相等的是A、16B、2C、8421BCDD、82.N个变量可以构成多少个最小项A、NB、2NC、2ND、2N-13.下列功能不是二极管的常用功能的是A、检波B、开关C、放大D、整流4..将十进制数10转换成八进制数是A、20B、22C、21D、235.译码器的输入地址线为4根,那么输出线为多少根A、B、12C、16D、206.能把正弦信号转换成矩形脉冲信号的电路是A、多谐振荡器B、D/A转换器C、JK触发器D、施密特触发器7.三变量函数F?A,B,C??A?BC的最小项表示中不含下列哪项A、m2B、 m5C、m3D、 m78.用PROM来实现组合逻辑电路,他的可编程阵列是 A、与阵列 B、或阵列C、与阵列和或阵列都可以D、以上说法都不对9.A/D转换器中,转换速度最高的为转换A、并联比较型B、逐次逼近型C、双积分型D、计数型10.关于PAL器件与或阵列说法正确的是A、只有与阵列可编程B、都是可编程的C、只有或阵列可编程D、都是不可编程的11. 当三态门输出高阻状态时,输出电阻为A、无穷大B、约100欧姆C、无穷小D、约10欧姆12为使采样输出信号不失真地代表输入模拟信号,采样频率fs和输入模拟信号的最高频率A、fs≥C、fs≥2fImax fImax fImax的关系是 fImaxB、fs≤D、fs≤2fImax13. 下列说法不正确的是A.集电极开路的门称为OC门B.三态门输出端有可能出现三种状态C.OC门输出端直接连接可以实现正逻辑的线或运算D.利用三态门电路可实现双向传输14. 以下错误的是A.数字比较器可以比较数字大小B.实现两个一位二进制数相加的电路叫全加器C.实现两个一位二进制数和来自低位的进位相加的电路叫全加器D.编码器可分为普通全加器和优先编码器15. 下列描述不正确的是A.触发器具有两种状态,当Q=1时触发器处于1态 B.时序电路必然存在状态循环C.异步时序电路的响应速度要比同步时序电路的响应速度慢D.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象16.离散的,不连续的信号,称为。

数字电子基础练习题答案

数字电子基础练习题一、选择题1. 在数字电路中,下列哪个逻辑门可以实现“非”运算?()A. 与门B. 或门C. 非门D. 异或门2. 二进制数1101转换为十进制数是多少?()A. 13B. 14C. 15D. 163. 在数字电路中,下列哪个器件可以实现数据的存储功能?()A. 门电路B. 触发器C. 运算器D. 译码器A. 与运算B. 或运算C. 异或运算D. 积运算5. 一个4位二进制数能表示的最大十进制数是多少?()A. 15B. 16C. 17D. 18二、填空题1. 在数字电路中,逻辑“0”和逻辑“1”分别代表______和______电平。

2. 二进制数1110转换为八进制数是______。

3. 一个触发器可以存储______位二进制信息。

4. 在数字电路中,实现算术运算的电路称为______。

5. n位二进制数可以表示的不同状态有______个。

三、判断题1. 在数字电路中,正逻辑和负逻辑的电压范围是相同的。

()2. 两个二进制数相加,和的位数一定比被加数和加数的位数多。

()3. 触发器是数字电路中的基本存储单元。

()4. 逻辑门电路的输出与输入之间存在线性关系。

()5. 二进制数和十六进制数之间的转换需要通过十进制数进行。

()四、简答题1. 请简述数字电路与模拟电路的区别。

2. 什么是逻辑门?请举例说明常见的逻辑门及其功能。

3. 请解释半加器和全加器的区别。

4. 简述二进制数与八进制数之间的转换方法。

5. 请列举至少三种常见的数字电路器件,并说明其功能。

五、综合题1. 给定一个4位二进制数1011,请将其转换为十进制数。

2. 设计一个简单的38译码器电路,并说明其工作原理。

5. 请简述触发器在数字电路中的作用,并以D触发器为例,说明其工作原理。

六、计算题a) 101011b) 11011101c) 111100001a) 25b) 63c) 128a) 1101 + 1011b) 11101 + 10111c) 1001101 + 110111a) 1010 110b) 111100 10101c) 10011011 11011a) 10101111b) 110011001c) 111100001111七、分析题![逻辑电路图](逻辑电路图)2. 给定一个4位二进制计数器,说明其工作原理,并计算计数器的最大计数值。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

杭州师范大学国际服务工程学院(信息科学与工程学院)
2012-2013学年第二学期期中考试
《数字电路》试卷
姓名 学号
一.填空 ( ) 1. 是把输入逻辑变量的各种可能取值和对应的逻辑函数值排列在一起组成的
表格。

2. 实现将公共数据上的数字信号按要求分配到不同电路中去的叫 。

3. 8 线—3线优先编码器74LS148 的优先编码顺序是7I 、6I 、5I 、4I 、…、0I ,输出2Y 、1Y 、0Y 。

输入输出均为低电平有效。

当7I 6I 5I 4I …0I 输入为11010101时,2Y 1Y 0Y 输出为 。

4.逻辑代数最基本的运算: 、 和 。

5. 三态逻辑门有三种状态:0 态、1 态和 。

6.(499)10=( )8421BCD 。

二、选择
1.下列逻辑代数式中值为0 的是 。

(A )A ⊕A (B )A ⊕1 (C )A ⊕0 (D )A ⊕A ’
2.OC 门组成电路如图所示,其输出函数F 为 。

(A )F = AB + BC (B)BC AB F +=(C)F = (A + B )(B +C ) (D)BC AB F ∙=
3. 和二进制数(1100110111.001)2等值的十六进制数是 。

(A )(337.2)16 (B )(637.1)16 (C )(1467.1)16 (D )(C37.4)16
4.逻辑函数CD B A F +=.的反函数=F 。

(A )D C AB .+(B )))((D C B A ++(C ))()(D C B A +++(D )D C B A ++
5.已知CD ABC F += ,下列组合中, 可以肯定使F =0。

(A )A = 0 , BC = 1; (B )B = 1,C = 1; (C )C = 1,D = 0;(D )BC = 1,D = 1
6.对CMOS 门电路,以下 说法是错误的:
(A )输入端悬空会造成逻辑出错
(B )输入端接510k Ω的大电阻到地相当于接高电平
(C )输入端接510Ω的小电阻到地相当于接低电平
(D )噪声容限与电源电压有关
7.在二进制译码器中,若输入有4位代码,则输出有 个信号。

(A )2 (B )4 (C )8 (D )16
8. 组合逻辑电路中的竞争冒险现象是由于 引起的。

(A )电路未达到最简 (B )电路有多个输出
(C )电路中的时延 (D )逻辑门类型不同
9.逻辑函数C B AB F +=的对偶式='
F 。

(A )))((C B B A ++ (B)))((C B B A ++ (C)C B A ++ (D)C B B A +
10.下列几种说法中与BCD 码的性质不符的是 。

(A )一组4 位二进制数组成的码只能表示一位十进制数
(B )BCD 码是一种人为选定的0~9 十个数字的代码
(C )BCD 码是一组4 位二进制数,能表示十六以内的任何一个十进制数
(D )BCD 码有多种
三.用公式法化简下列逻辑函数
(1)F = AB + A ’C + B ’C + AB ’CD 。

(2)F = AB + A ’C + B ’C + C ’D + D ’ 。

四.试用卡诺图法将逻辑函数化为最简与-或式:
(1)F (A ,B ,C )=Σm (0,1,2,4,6)
(2)F (A ,B ,C )=Σm (1,3,4)+Σd (5,6,7)
(3)F (A ,B ,C ,D )=Σ m (0,2,4,5,6,7,12)+ Σ d (8,10)
五.分析如图所示电路的逻辑功能,写出电路输出函数S 的逻辑表达式。

六.如图所示逻辑电路能否实现所规定的逻辑功能?如能的在括号内写“Y ”,错的写“N ”
题五(S= ) B=0时 Y=C
L2=AB+CD
B=1时 Y=A+C 题六( ) 题六( )
七.设计一个能被2 或3 整除的逻辑电路,其中被除数A 、B 、C 、D 是8421BCD
编码。

规定能整除时,输出L为高电平,否则,输出L为低电平。

要求用最少的与非门实现。

(设0 能被任何数整除)
八.由4选1 数据选择器和门电路构成的组合逻辑电路如图所示,试写出其输出E逻辑函数表达式,并化简。

九.写出图所示电路的逻辑函数,并化简为最简与-或表达式。

题八(图)题九(图)。

相关文档
最新文档