数字频率计测频率与测周期的基本原理
频率计实验报告

频率计实验报告一、实验目的本次实验的目的是通过设计和搭建频率计电路,掌握频率测量的基本原理和方法,熟悉相关电子元器件的使用,提高电路设计和调试的能力,并深入理解数字电路中计数器、定时器等模块的工作原理。
二、实验原理频率是指周期性信号在单位时间内重复的次数。
频率计的基本原理是通过对输入信号的周期进行测量,并将其转换为频率值进行显示。
常见的频率测量方法有直接测频法和间接测频法。
直接测频法是在给定的闸门时间内,对输入信号的脉冲个数进行计数,从而得到信号的频率。
间接测频法则是先测量信号的周期,然后通过倒数计算出频率。
在本次实验中,我们采用直接测频法。
使用计数器对输入信号的脉冲进行计数,同时使用定时器产生固定的闸门时间。
在闸门时间结束后,读取计数器的值,并通过计算得到输入信号的频率。
三、实验设备与器材1、数字电路实验箱2、示波器3、函数信号发生器4、集成电路芯片(如计数器芯片、定时器芯片等)5、电阻、电容、导线等若干四、实验步骤1、设计电路原理图根据实验要求和原理,选择合适的计数器芯片和定时器芯片,并设计出相应的电路连接图。
确定芯片的引脚连接方式,以及与外部输入输出信号的连接关系。
2、搭建实验电路在数字电路实验箱上,按照设计好的电路原理图,插入相应的芯片和元器件,并使用导线进行连接。
仔细检查电路连接是否正确,确保无短路和断路现象。
3、调试电路接通实验箱电源,使用示波器观察输入信号和输出信号的波形,检查电路是否正常工作。
调整函数信号发生器的输出频率和幅度,观察频率计的测量结果是否准确。
4、记录实验数据在不同的输入信号频率下,记录频率计的测量值,并与函数信号发生器的设定值进行比较。
分析测量误差产生的原因,并尝试采取相应的措施进行改进。
五、实验数据与分析以下是在实验中记录的部分数据:|输入信号频率(Hz)|测量值(Hz)|误差(%)||||||100|98|2||500|495|1||1000|990|1||2000|1980|1|从数据中可以看出,测量值与输入信号的实际频率存在一定的误差。
频率计

频率计一、频率计的基本原理:频率计又称为频率计数器,是一种专门对被测信号频率进行测量的电子测量仪器。
其最基本的工作原理为:当被测信号在特定时间段T内的周期个数为N时,则被测信号的频率f=N/T(如右图所示)。
频率计主要由四个部分构成:时基(T)电路、输入电路、计数显示电路以及控制电路。
在一个测量周期过程中,被测周期信号在输入电路中经过放大、整形、微分操作之后形成特定周期的窄脉冲,送到主门的一个输入端。
主门的另外一个输入端为时基电路产生电路产生的闸门脉冲。
在闸门脉冲开启主门的期间,特定周期的窄脉冲才能通过主门,从而进入计数器进行计数,计数器的显示电路则用来显示被测信号的频率值,内部控制电路则用来完成各种测量功能之间的切换并实现测量设置。
二、频率计的应用范围:在传统的电子测量仪器中,示波器在进行频率测量时测量精度较低,误差较大。
频谱仪可以准确的测量频率并显示被测信号的频谱,但测量速度较慢,无法实时快速的跟踪捕捉到被测信号频率的变化。
正是由于频率计能够快速准确的捕捉到被测信号频率的变化,因此,频率计拥有非常广泛的应用范围。
在传统的生产制造企业中,频率计被广泛的应用在产线的生产测试中。
频率计能够快速的捕捉到晶体振荡器输出频率的变化,用户通过使用频率计能够迅速的发现有故障的晶振产品,确保产品质量。
在计量实验室中,频率计被用来对各种电子测量设备的本地振荡器进行校准。
在无线通讯测试中,频率计既可以被用来对无线通讯基站的主时钟进行校准,还可以被用来对无线电台的跳频信号和频率调制信号进行分析。
三、频率计厂商介绍:目前,市场上的频率计厂家可分为三类:中国大陆厂家、中国台湾厂家、欧美厂家。
其中,欧美频率计厂家所占有的市场份额最大。
欧美频率计厂家主要有:Pendulum Instruments 和Agilent科技。
Pendulum Instruments 公司是一家瑞典公司,总部位于瑞典首都斯德哥尔摩。
Pendulum 公司源于Philips公司的时间、频率部门,在时间频率测量领域具有40多年的研发生产经历。
1数字频率计原理

1数字频率计原理数字频率计的基本原理频率计是对信号的频率进行测量并显示测量结果。
对频率的测量有多种方式,采用数字计数的方法进行测量,数字计数测量精度较高,且性能比较稳定,容易实现。
一、测量原理频率为单位时间内信号的周期数。
对脉冲信号而言,其频率为一秒钟内的脉冲个数;计数器在一秒钟内对脉冲信号进行计数,计数的结果就是该信号的频率。
只要计数结果以十进制方式显示出来,就是最简单的频率计。
如图2.1.1所示,被测脉冲信号为X,在T1时刻出现一个脉冲宽度为一秒的闸门脉冲信号P,用闸门脉冲P取出一秒时间内的输入脉冲信号X 形成计数脉冲Y,计数器对计数脉冲信号Y进行计数;计数的结果(频率值)在T2时刻被锁存信号S控制,锁存到寄存器,并通过译码器、显示器把并率显示出来。
在T3时刻计数器被清除信号R清零,准备下一次的计数,一次测量结束。
1图2.1.1 频率器的测量原理显示数值在T2时刻更换,S脉冲信号的周期为显示时间,其大小反映显示值的变化快慢。
显示时间Tx为:Tx=T3-T2+(0~2)(秒)可见,改变T3-T2的值可调节显示时间,通常T3是通过T2的延时而得,通过调节延时时间来调节显示时间。
二、方案框图频率计的框图如图2.1.2,由六部分组成,以计数器为核心,各部分的功能如下:2图2.1.2 频率计总体框图1、计数器:在规定的时间内完成对被测脉冲信号的计数。
由输入电路提供计数脉冲输入,对脉冲进行计数(在规定的测量频率范围内计数无益出)。
计数结果一般为十进制,并将计数结果输出送往寄存器,再由控制电路提供的清除信号R清零。
等待下一次计数的开始。
该部分主要考虑计数器的工作频率和计数容量问题。
2、锁存器:暂存每次测量的计数值。
为显示电路提供显示数据。
锁存器由控制电路提供的琐存信号S控制更换数值。
以正确地显示每一次的测量结果。
3、译码显示电路:对锁存器的输出数据译码,变为七段数码显示码,并驱动数码显示器显示出十进制的测量结果。
简易数字频率计

频率计算:通过测量信号的周期或 频率,计算出数字频率值
添加标题
添加标题
添加标题
添加标题
信号处理:通过数字滤波器对采集 到的信号进行滤波,以消除噪声和 干扰
数据输出:将计算出的频率值通过 串口或其他方式输出到计算机或其 他设备
计数器和计时器的编程实现
使用计时器对计数器进行计 时,计算信号的周期
将计数器和计时器的结果通 过软件进行显示和控制
能源监测:简易数字频率计可实现对新能源发电设备的实时监测,提高能源利用效率。 环保监测:简易数字频率计可用于监测环保设备的运行状态,确保污染物排放达标。 智能电网:简易数字频率计可应用于智能电网中,实现电网的智能化管理和优化。 节能减排:简易数字频率计可帮助企业实现节能减排,降低生产成本。
简易数字频率计的技术挑战和发展方向
分析仪等。
科学实验领域: 用于各种与频率 相关的实验,如 电磁波的发射与 接收、无线电通
信等。
工业生产领域: 用于生产过程中 的各种频率测量 和控制,如电机 转速的测量和控 制、生产线上各 种设备的状态监
测等。
简易数字频率计在生物医学工程领域的应用
监测生理信号:简易数字频率计可 以用于监测人体的心电图、脑电图 等生理信号,辅助医生进行疾病诊 断和治疗。
添加标题
添加标题
添加标题
添加标题
频谱分析:对信号进行频谱分析, 了解信号的成分和特性
音频处理:用于音频信号的频率测 量和处理,如音频压缩、降噪等
简易数字频率计在通信和电子测量领域的应用
通信领域:用于 信号频率的测量, 如调频信号、调
相信号等。
电子测量领域: 用于测量电子设 备的频率特性, 如示波器、频谱
界面优化:根据实际需求对显示和控制界面进行优化,提高用户体验和操作便捷性
等精度数字频率计

等精度数字频率计测量方式:一、测频原理所谓“频率”,确实是周期性信号在单位时刻转变的次数。
电子计数器是严格依照f =N/T的概念进行测频,其对应的测频原理方框图和工作时刻波形如图1 所示。
从图中能够看出测量进程:输入待测信号通过脉冲形成电路形成计数的窄脉冲,时基信号发生器产生计数闸门信号,待测信号通过闸门进入计数器计数,即可取得其频率。
假设闸门开启时刻为T、待测信号频率为fx,在闸门时刻T内计数器计数值为N,那么待测频率为:fx = N/T假设假设闸门时刻为1s,计数器的值为1000,那么待测信号频率应为1000Hz 或1.000kHz,现在,测频分辨力为1Hz。
图1 测频原理框图和时刻波形二、方案设计2.1整体方案设计等频率计测频范围1Hz~100MHz,测频全域相对误差恒为百万分之一,故由此系统设计提供100MHz作为标准信号输入,被测信号从tclk端输入,由闸门操纵模块进行自动调剂测试频率的大小所需要的闸门时刻,如此能够精准的测试到被测的频率,可不能因闸门开启的时刻快慢与被测频率信号转变快慢而阻碍被测频率信号致使误差过大,被测信号输入闸门操纵模块后,在闸门操纵模块开始工作时使encnt端口输出有效电平,encnt有效电平作用下使能标准计数模块(cnt模块)和被测计数模块(cnt模块),计数模块开始计数,直到encnt 从头回到无效电平,计数模块就将所计的数据送到下一级寄放模块,在总操纵模块的作用下,将数据进行load(锁存),然后寄放器里的数据会自动将数据送到下一模块进行数据处置,最后送到数码管或液晶显示屏(1602)进行被测信号的数据显示。
PIN_84VCCreset INPUTPIN_31VCCtclk INPUTcnt_time 100Signed IntegerParameter Value Typeclken_1kHztclkclrloadencntcnt_eninst4cnt_w idth32Signed IntegerParameter Value Typeclkclrencntout[cnt_width-1..0]cntinst1cnt_w idth32Signed IntegerParameter Value Typeclkclrencntout[cnt_width-1..0]cntinst2cnt_w idth32Signed IntegerParameter Value Typeclken_1kHzclrlock_endata[cnt_width-1..0]regout[cnt_width-1..0]bcnt_reginst3cnt_w idth32Signed IntegerParameter Value Typeclken_1kHzclrlock_endata[cnt_width-1..0]regout[cnt_width-1..0]tcnt_reginst5clken_1kHzresetenencntclr_cntlockclr_regload_encntcontrolinst6clken_1kHzresetclearreset_cntinst16被测频率信号输入闸门信号控制器100M标准频率信号计数器被测频率信号计数器100M标准频率数据寄存被测信号频率数据寄存复位模块闸门、计数、寄存的总控制模块clk_100MHztclk1loadclk_100MHzen_1kHzclk_100MHzen_1kHzen_1kHzclk_100MHzloaden_1kHzclk_100MHzclk_100MHzen_1kHzset_f ashion[4]tclk1reset1cnt_numb[31..0]cnt_numt[31..0]两路数据送到下一级进行数据处理2.2理论分析采纳等精度测量法,其测量原理时序如图1所示从图1中能够取得闸门时刻不是固定的值,而是被测信号的整周期的倍数,即与被测信号同步,因此,不存在对被测信号计数的±1 误差,可取得:变形后可得:对上式进行微分,可得:由于 dn=± 1 ,因此可推出:从式(5)能够看出:测量误差与被测信号频率无关,从而实现了被测频带的等精度测量;增大T或提高fs能够提高测量精度;标准频率误差为dfs/fs,因为晶体的稳固度很高,再加上FPGA核心芯片里集成有PLL锁相环可对频率进一步的稳固,标准频率的误差能够进行校准,校准后的标准误差即能够忽略。
数字频率计设计报告

(1)四个段寄存器:代码段寄存器、数据段寄存器、附加段寄存器、堆栈段寄存器;
(2)指令指针寄存器;
数字频率计设计报告
一、设计要求
近年来,在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。
本设计实现一个由微机控制的数字频率计。具体要求如下:
1.能测量1Hz—10MHz频率范围的矩形和正弦波的频率或周期。
2.在全频率范围内测量误差≤0.1%。
3.以十进制数字显示出被测信号的频率或周期。
二、设计目的
1.进一步掌握8253、8255A的原理及应用方法。
2.熟悉数字频率计的测量原理与实现方法。
3.掌握微机化数字频率计的设计电路。
三、设计的具体实现
3.1系统概述
1.数字频率计的基本原理
频率计的基本原理是用一个频率稳定度高的频率源作为基准时钟,对比测量其他信号的频率。通常情况下计算每秒内待测信号的脉冲个数,此时我们称闸门时间为1秒。闸门时间也可以大于或小于一秒。闸门时间越长,得到的频率值就越准确,但闸门时间越长则每测一次频率的间隔就越长。闸门时间越短,测的频率值刷新就越快,但测得的频率精度就受影响。
图1中S1为一个三刀双掷开关,置于0时为高频挡,按频率测量法测量高频信号;置于1时为低频挡,按周期测量法测量低频信号。S2和S3分别为高频和低频分档开关。S2置于0和1时,分别对应于500KHz—5MHz频段和5MHz—10MHz频段;S3置于0和1时,分别对应于1Hz—100KHz频段和100KHz—500KHz频段。
(2)写入计数值。
若规定只写低8位,则写入的为计数值的低8位,高8位自动置0;若规定只写高8位,则写入的为计数值的高8位,低8位自动置0;若是16位计数值,则分两次写入,先写入低8位,再写入高8位。
什么是数字频率计它在测量仪器中的应用有哪些

什么是数字频率计它在测量仪器中的应用有哪些数字频率计是一种用于测量信号频率的仪器,它可以精确地测量各种周期性信号的频率,并且在不同领域有广泛的应用。
本文将介绍数字频率计的原理和测量方法,并探讨它在不同测量仪器中的应用。
一、数字频率计的原理数字频率计是基于现代计算机和数字信号处理技术的一种测量仪器。
它通过对输入信号进行数字化处理,获得信号的周期或脉冲宽度,并由此计算出信号的频率。
数字频率计的工作原理可以简化为以下几个步骤:首先,将输入信号通过模数转换器(ADC)转换成数字信号;然后,通过计数器对数字信号进行计数,以获得信号的周期或脉冲宽度;最后,根据信号的周期或脉冲宽度计算出信号的频率,并显示在数字频率计的显示屏上。
二、数字频率计的测量方法数字频率计可以使用不同的测量方法获得准确的频率值,其中常见的方法包括时间测量法、周期测量法和脉冲宽度测量法。
1. 时间测量法时间测量法是最常用的数字频率计测量方法之一。
它通过测量信号周期内的时间来计算频率。
该方法适用于周期性信号,如正弦波、方波等。
时间测量法的基本原理是:首先,将输入信号信号与参考时间间隔进行比较,以判断信号周期的整数倍;然后,使用高精度时钟计数器测量信号周期内的时间,最后根据测得的时间计算出信号的频率。
2. 周期测量法周期测量法适用于脉冲信号或周期性信号。
它通过测量脉冲宽度或信号的占空比来计算频率。
周期测量法的基本原理是:首先,测量脉冲信号或周期性信号的周期或脉冲宽度;然后,根据测得的周期或脉冲宽度计算信号的频率。
3. 脉冲宽度测量法脉冲宽度测量法适用于脉冲信号。
它通过测量脉冲信号的宽度来计算频率。
脉冲宽度测量的基本原理是:首先,检测脉冲信号的上升沿和下降沿;然后,测量脉冲信号上升沿和下降沿之间的时间差,即脉冲信号的宽度;最后,根据脉冲信号的宽度计算信号的频率。
三、数字频率计在测量仪器中的应用数字频率计在各个领域的测量仪器中有广泛的应用,下面将介绍几个主要的应用领域。
数字频率计的课程设计

引言近年来, 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要.在电子系统非常广泛应用领域内, 到处可见到解决离散信息的数字电路。
供消费用的微波炉和电视、先进的工业控制系统、空间通讯系统、交通控制雷达系统、医院急救系统等在设计过程中无一不用到数字技术。
数字电路制造工业的进步, 使得系统设计人员能在更小的空间内实现更多的功能, 从而提高系统可靠性和速度。
数字集成电路具有结构简朴(如其中的晶体管是工作于饱和与截止2种状态, 一般不设偏置电流)和同类型电路单元多(如一个计数系统需要很多同类型的触发器和门电路)的特点, 因而容易是高集成度和归一化。
由于数字集成电路与电子计算机的发展紧密相关, 因而发展不久, 目前已是集成电路中产量最高、集成度最大的一种器件。
集成电路的类型很多, 从大的方面可分为模拟和数字集成电路两大类。
虽然它们都可模拟具体的物理过程, 但其工作方式有着很大的不同。
甚至也许完全不同。
电路中的工作信号通常是用电脉冲表达的数字信号。
这种工作方式的信号, 可以表达2种截然不同的现象。
如以有脉冲表达“1”, 无脉冲便表达“0”;以“1”表达“真”, 则“0”便表达“假”, 等等。
反之亦然。
这就是“数字信号”的含义。
所以, “数字量”不是连续变化的量, 其大小往往并不改变, 但在时间分布上却有着严格的规定, 这是数字电路的一个特点。
数字式频率计基于时间或频率的A/D转换原理, 并依赖于数字电路技术发展起来的一种新型的数字测量仪器。
由于数字电路的飞速发展, 所以, 数字频率计的发展也不久。
通常能对频率和时间两种以上的功能数字化测量仪器, 称为数字式频率计(通用计数器或数字式技术器)。
在电子测量技术中, 频率是一个最基本的参量, 对适应晶体振荡器、各种信号发生器、倍频和分频电路的输出信号的频率测量, 广播、电视、电讯、微电子技术等现代科学领域。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
了解数字频率计测频率与测周期的基本原理;熟练掌握数字频率计的设计与调试方法及减小测量误差的方法。
[重点与难点]重点:数字频率计的组成框图和波形图。
难点:时基电路和逻辑控制电路。
[理论内容]一、数字频率计测频率的基本原理所谓频率,就是周期性信号在单位时间(1s)内变化的次数。
若在一定时间间隔T内测得这个周期性信号的重复变化次数为N,则其频率可表示为f=N/T (1)二、数字频率计的主要技术指标1、频率准确度2、频率测量范围在输入电压符合规定要求值时,能够正常进行测量的频率区间称为频率测量范围。
频率测量范围主要由放大整形电路的频率响应决定。
3、数字显示位数频率计的数字显示位数决定了频率计的分辨率。
位数越多,分辨率越高。
4、测量时间频率计完成一次测量所需要的时间,包括准备、计数、锁存和复位时间。
三、数字频率计的电路设计与调试1.基本电路设计数字频率计的基本框图如图2所示,各部分作用如下。
①放大整形电路放大整形电路由晶体管3DG100与74LS00等组成。
其中3DGl00组成放大器将输入频率为的周期信号如正弦波、三角波等进行放大。
与非门74LS00构成施密特触发器,它对放大器的输出信号进行整形,使之成为矩形脉冲。
实验五数字频率计实验目的1. 了解数字频率计测量频率与测量周期的基本原理;2. 熟练掌握数字频率计的设计与调试方法及减小测量误差的方法。
实验任务用中小规模集成电路设计一台简易的数字频率计,频率显示为四位,显示量程为四挡, 用数码管显示。
1HZ—9.999KHZ ,闸门时间为1S ;10HZ—99.99KHZ, 闸门时间为0.1S ;100HZ—999.9KHZ, 闸门时间为10MS ;1KHZ—9999KHZ, 闸门时间为1MS ;实验五数字频率计实验原理1. 方案设计原理框图见图1:原理简述所谓频率,就是周期性信号在单位时间(1s) 内变化的次数.若在一定时间间隔T 内测得这个周期性信号的重复变化次数为N ,则其频率可表示为f=N/T 原理框图中,被测信号Vx经放大整形电路变成计数器所要求的脉冲信号Ⅰ,其频率与被测信号的频率fx相同。
时基电路提供标准时间基准信号Ⅱ,其高电平持续时间t1=1s,当1s信号来到时,闸门开通,被测脉冲信号通过闸门,计数器开始计数,直到1s信号结束时闸门关闭,停止计数。
若在闸门时间1S 内计数器计得的脉冲个数为N,则被测信号频率fx=NHz。
逻辑控制电路的作用有两个:一是产生锁存脉冲Ⅳ,使显示器上的数字稳定;二是产生“0”脉冲Ⅴ,使计数器每次测量从零开始计数。
2. 电路设计•系统原理参考电路.单元电路设计放大整形电路放大整形电路由晶体管3DGl00与74LS00等组成,其中3DGl00组成放大器将输入频率为的周期信号如正弦波、三角波等进行放大。
与非门74LS00构成施密特触发器,它对放大器的输出信号进行整形,使之成为矩形脉冲。
时基电路时基电路的作用是产生一个标准时间信号(高电平持续时间为1s),由定时98 555构成的多谐振荡器产生(当标准时间的精度要求较高时,应通过晶体振荡器分频获得)。
若振荡器的频率为fo=1/(t1+t2)=0.8hz ,则振荡器的输出波形如图1(b)中的波形Ⅱ所示,其中t1=1s,t2=0.25s,由公式t1=0.7(R1+R2)C和t2=0.7R2C,可计算出电阻R1、R2及电容C的值。
若取电容C=10uF,则R2=t2/0.7C=35.7 KΩ,取标称值36kΩ,R1=(t1/0.7C)-R2=107 KΩ取R1=47KΩ,RP=100KΩ逻辑控制电路根据图原理框图b所示波形,在时基信号II结束时产生的负跳变用来产生锁存信号Ⅳ,锁存信号Ⅳ的负跳变又用来产生清“0”信号V。
脉冲信号Ⅳ和V可由两个单稳态触发器74LSl23产生,它们的脉冲宽度由电路的时间常数决定。
设锁存信号Ⅳ和清“0”信号V的脉冲宽度相同,如果要求tw=0.02s ,则有tw=0.45RextCext=0.02s,若取Rext=10kΩ,则Cext=tw/0.45Rext=4.4uf,取标称值4.7uf,由74LSl23的功能表可得,当, 触发脉冲从1A端输入时,在触发脉冲的负跳变作用下,输出端1Q可获得一正脉冲端,一非Q端可获得一负脉冲,其波形关系正好满足原理框图b所示波形Ⅳ和V的要求。
手动复位开关S按下时,计数器清“ 0 ”。
锁存器锁存器的作用是将计数器在1s结束时所计得的数进行锁存,使显示器上能稳定地显示此时计数器的值.如原理框图b所示,1s计数时间结束时,逻辑控制电路发出锁存信号Ⅳ,将此时计数器的值送译码显示器。
选用8D锁存器74LS273可以完成上述功能.当时钟脉冲CP的正跳变来到时,锁存器的输出等于输入,即Q=D。
从而将计数器的输出值送到锁存器的输出端。
正脉冲结束后,无论D为何值,输出端Q的状态仍保持原来的状态Qn 不变.所以在计数期间内,计数器的输出不会送到译码显示器.实验五数字频率计实验内容电路制作与调试对制作好的PCB板,或准备好的面包板,按照装配图或原理图进行器件装配,装配好之后进行电路的调试。
调试规则为:•通电准备打开电源之前,先按照系统原理图检查制作好的电路板的通断情况,并取下PCB 上的集成块,然后接通电源,用万用表检查板上的各点的电源电压值,完好之后再关掉电源,插上集成块。
•单元电路检测•接通电源后,用双踪示波器( 输人耦合方式置DC 档) 观察时基电路的输出波形,应如波形图(b) 所示的波形Ⅱ,其中t1=1s ,t2 =0.25s ,否则重新调节时基电路中R1 和R2 的值,使其满足要求。
然后改变示波器的扫描速率旋钮,观察74LSl23 的第13 脚和第10 脚的波形,应有如波形图(b) 所示的锁存脉冲Ⅳ和清零脉冲V 的波形。
•将4 片计数器74LS90 的第2 脚全部接低电平,锁存器74LS273 的第11 脚都接时钟脉冲,在个位计数器的第14 脚加入计数脉冲,检查4 位锁存、译码、显示器的工作是否正常。
•系统连调在放大电路输入端加入Vpp=1v ,f=1khz 的正弦信号,用示波器观察放大电路和整形电路的输出波形,应为与被测信号同频率的脉冲波,显示器上的读数应为1000Hz 。
/s?wd=%CA%FD%D7%D6%C6%B5%C2%C A%BC%C6%B1%CF%D2%B5%C9%E8%BC%C6&lm=0&si=&rn= 10&ie=gb2312&ct=0&cl=3&f=1&rsp=5数字频率计的设计【摘要】在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。
测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。
电子计数器测频有两种方式:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法,如周期测频法。
直接测频法适用于高频信号的频率测量,间接测频法适用于低频信号的频率测量。
本文阐述了用VHDL语言设计了一个简单的数字频率计的过程。
【关键词】周期;EDA;VHDL;数字频率计;波形仿真;一、概述1)数字频率计的基本原理频率计的基本原理是用一个频率稳定度高的频率源作为基准时钟,对比测量其他信号的频率。
通常情况下计算每秒内待测信号的脉冲个数,此时我们称闸门时间为1秒。
闸门时间也可以大于或小于一秒。
闸门时间越长,得到的频率值就越准确,但闸门时间越长则没测一次频率的间隔就越长。
闸门时间越短,测的频率值刷新就越快,但测得的频率精度就受影响。
本文。
数字频率计是用数字显示被测信号频率的仪器,被测信号可以是正弦波,方波或其它周期性变化的信号。
如配以适当的传感器,可以对多种物理量进行测试,比如机械振动的频率,转速,声音的频率以及产品的计件等等。
因此,数字频率计是一种应用很广泛的仪器电子系统非常广泛的应用领域内,到处可见到处理离散信息的数字电路。
数字电路制造工业的进步,使得系统设计人员能在更小的空间内实现更多的功能,从而提高系统可靠性和速度。
集成电路的类型很多,从大的方面可以分为模拟电路和数字集成电路2大类。
数字集成电路广泛用于计算机、控制与测量系统,以及其它电子设备中。
一般说来,数字系统中运行的电信号,其大小往往并不改变,但在实践分布上却有着严格的要求,这是数字电路的一个特点。
数字集成电路作为电子技术最重要的基础产品之一,已广泛地深入到各个应用领域VHDL(Very High Speed Integrated Circuit Hardware Description Language,超高速集成电路硬件描述语言)诞生于1982年,是由美国国防部开发的一种快速设计电路的工具,目前已经成为IEEE(The Institute of Electrical and Electronics Engineers)的一种工业标准硬件描述语言。
相比传统的电路系统的设计方法,VHDL具有多层次描述系统硬件功能的能力,支持自顶向下(Top to Down)和基于库(LibraryBased)的设计的特点,因此设计者可以不必了解硬件结构。
从系统设计入手,在顶层进行系统方框图的划分和结构设计,在方框图一级用VHDL对电路的行为进行描述,并进行仿真和纠错,然后在系统一级进行验证,最后再用逻辑综合优化工具生成具体的门级逻辑电路的网表,下载到具体的CPLD器件中去,从而实现可编程的专用集成电路的设计。
数字频率计是数字电路中的一个典型应用,实际的硬件设计用到的器件较多,连线比较复杂,而且会产生比较大的延时,造成测量误差、可靠性差。
随着复杂可编程逻辑器件的广泛应用,以EDA工具作为开发手段,运用VHDL语言。
将使整个系统大大简化。
提高整体的性能和可靠性。
2)频率计实现频率计的结构包括一个测频率控制信号发生器、一个计数器和一个锁存器(1)测频率控制信号发生器设计频率极的关键是设计一个测频率控制信号发生器,产生测量频率的控制时序。
控制时钟信号clk取为1Hz,2分频后即可查声一个脉宽为1秒的时钟test-en,一此作为计数闸门信号。
当test-en为高电平时,允许计数;当test-en由高电平变为低电平(下降沿到来)时,应产生一个锁存信号,将计数值保存起来;锁存数据后,还要在下次test-en上升沿到哦来之前产生零信号clear,将计数器清零,为下次计数作准备。
(2)计数器计数器以待测信号作为时钟,清零信号clear到来时,异步清零;test-en为高电平时开始计数。
计数是以十进制数显示,本文设计了一个简单的10kHz以内信号的频率机计,如果需要测试较高的频率信号,则将dout的输出位数增加,当然锁存器的位数也要增加。