1、《数字电子技术》试卷A

合集下载

陕西科技大学模拟电子技术和数字电子技术期末考试题A

陕西科技大学模拟电子技术和数字电子技术期末考试题A

2. 双极型三极管工作在放大区时发射结需
偏置,集电结需要
偏置。
3. 有偶数级共射电路组成的多级放大电路中,输入和输出电压的相位________,
有奇数级组成的多级放大电路中,输入和输出电压的相位__________。
4. 电压负反馈稳定的输出量是__________,使输出电阻__________,电流负反
C. 11110111
D. 11111111
6. 一只四输入端或非门,使其输出为 1 的输入变量取值组合有(
A.15
B.8
C.7
D.1
)种。
7. 随机存取存储器具有(
)功能。
A.读/写 B.无读/写 C.只读
D.只写
8.N 个触发器可以构成最大计数长度(进制数)为(
A.N
B.2N
C.N2
D.2N
9.某计数器的状态转换图如下,
)V,其输出高电平为(
)V,
输出低电平为(
)V, CMOS 电路的电源电压为(
)V。
8.74LS138 是 3 线—8 线译码器,译码为输出低电平有效,若输入为 A2A1A0=110 时,输出
Y7 Y6Y5Y4Y3Y2Y1Y0 应为(
)。
9.将一个包含有 32768 个基本存储单元的存储电路设计 16 位为一个字节的 ROM。该 ROM 有
C. Qn1 AQn BQn
D. Qn+1 = B
11. 有一个 4 位的 D/A 转换器,设它的满刻度输出电压为 10V,当输入数字量为 1101 时,
输出电压为( A. 8.125V
)。 B.4V
C. 6.25V
D.9.375V
12.函数 F=AB+BC,使 F=1 的输入 ABC 组合为(

数字电子技术期末试卷标准答案及评分标准(A卷)

数字电子技术期末试卷标准答案及评分标准(A卷)

班级:__________ 学号: __________姓名: __________阅卷教师: _____________ 成绩: _______________一、判断题(将答案添入下表,每题1分,共10分。

正确选“√”,错误选“×”) 1 2 3 4 5 6 7 8 9101.在时间和幅度上都断续变化的信号是数字信号,因为说话时语音是断续的,所以是数字信号。

( )2.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。

( ) 3.N 变量逻辑函数全部2N 个最大项之积恒等于1。

( ) 4.因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。

( )。

5.TTL 集电极开路门输出为1时由外接电源和电阻提供输出电流。

( ) 6.异步时序电路是指的各级触发器类型不同的电路。

( )7.D 触发器的特征方程Q n+1=D ,而与Q n 无关,所以,D 触发器不是时序电路。

( ) 8.D/A 转换器的最大输出电压的绝对值可达到基准电压V REF 。

( )9.施密特触发器可用于将正弦波变换成三角波。

( )10.SRAM 是指静态RAM ,DRAM 是指动态RAM ;对相同容量的SRAM 和DRAM 而言,前者造价高,响应速度也快。

( )二、试将下列函数化为最简与或形式(10分,每题5分,要有解题步骤,否则不给分)(1)D C B A D C B A D B A AD Y +++=(2)化简逻辑函数D C B A BCD A D C B A D C B A F ⋅⋅++⋅⋅=),,,(;给定约束条件:0=+++⋅+⋅++⋅D C B A D ABC ABCD D C B A D C AB D C B A CD B A三、已知电路如图所示,写出F1、F2、F3、F 与输入变量A 、B 、C 、D 之间的逻辑表达式。

(本题10分)阅卷教师: _____________ 成绩: _______________四、设计一个能被2 或3 整除的逻辑电路,其中被除数A、B、C、D是8421BCD编码。

2套 《数字电子技术》期末考卷+答案

2套 《数字电子技术》期末考卷+答案

第 1 页 共 12 页铜 陵 学 院2007-2008学年第二学期《数字电子技术基础》考试试卷(A 卷)(适用班级:06自动化本科)一、填空题(每空1分,共20分)1、数字信号是指在 和 上都不连续的信号。

2、二进制数11011转换为十进制数为 ,转换为十六进制数为 。

3、根据逻辑代数的运算规则有:A ·A = ,A ·A = 。

4、用4位二进制数表示一位十进制数,称为二-十进制代码,简称 码,最常用的二-十进制代码是 码。

5、按计数器中数值的增减分类,把计数器分为 、和可逆计数器。

6、计数器中,_____________计数器工作速度较快,_____________计数器电路结构简单。

7、一个容量为256×4位的RAM ,应有 个基本存储单元,每次访问 个基本存储单元,有 条数据线和 条地址线。

8、PROM 不可编程的逻辑阵列是 ,可编程的逻辑阵列是 。

9、逻辑代数中,最基本的三种逻辑运算是 运算、 运算和 运算。

二、判断题(第小题2分,共12分)1、真值表、逻辑代数式和逻辑电路图是同一逻辑功能的三种不同表达方式,只要知道其中一种,便可推出其它两种。

( )2、一个逻辑函数的所有最小项之积为1。

( )3、当用数码表示不同的事物时,这些数码已没有数量大小的含义。

( )4、TTL 门电路能带同类门的个数称为噪声容限。

( )5、计数器不仅能对时钟脉冲进行计数,还可以用于定时、分频、产生节拍脉冲等。

( ) 6、已知二输入端的TTL 与非门,将其中的一端经Ω100电阻接地,则当电源接通时,其输出端的状态为0。

( ) 三、选择题(每小题3分,共18分)1、若逻辑表达式F=C B A +·,则下列表达式中与F 功能相同的是( ) ①A B +C ②A B C ③AB C ④AB +C 2、函数F= AB+A C 的“或非-或非”表达式是( )①B A B A +++ ②(AB+A )·(AB+C ) ③C A B A + ④(A +B) ·(A+C) 3、一组合逻辑电路如用两级或非门实现,则其逻辑函数表达式应写成( )。

数字电子技术试卷及答案(1)

数字电子技术试卷及答案(1)

一、单项选择题(每小题1分,共15分)在下列每小题的四个备选答案中选出一个正确的答案,并将其字母标号填入题干的括号内。

1.一位十六进制数可以用多少位二进制数来表示?( C )A . 1B . 2C . 4D . 16 2.以下电路中常用于总线应用的是( A )A.T S L 门B.O C 门C. 漏极开路门D.C M O S 与非门 3.以下表达式中符合逻辑运算法则的是( D )A.C ·C =C 2B.1+1=10C.0<1D.A +1=1 4.T 触发器的功能是( D )A . 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D )A.2B.3C.4D.8 6.多谐振荡器可产生的波形是( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波 7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C )A.1B.2C.4D.16 8.引起组合逻辑电路中竟争与冒险的原因是( C )A.逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。

9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高C.电路简单D.不受时钟C P 控制10.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B ) A.N -1 B.N C.N +1 D.2N11.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为( B )A.J =A B ,K =B AB.J =A B ,K =B AC.J =B A +,K =A BD.J =B A ,K =A B12.一个无符号10位数字输入的DA C ,其输出电平的级数是( C )A.4B.10C.1024D.10013.要构成容量为4K ×8的RAM ,需要多少片容量为256×4的RAM ?( D )A.2B.4C.8D.3214.随机存取存储器R A M 中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C )A.全部改变B.全部为1C.不确定D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为( B )A.0.7RC ;B.1.1RC ;C.1.4RC ;D.1.8RC ;二、多项选择题(每小题1分,共5分)在下列每小题的四个备选答案中有二至四个正确答案,请将正确答案全部选出并将其字母标号填入题干的括号内;少选错选都不得分。

最新昆明理工大学数字电子技术a-期末试卷(含答案)

最新昆明理工大学数字电子技术a-期末试卷(含答案)

昆 明 理 工 大 学 试 卷 (A )考试科目:数字电子技术A 考试日期: 命题教师:集体一、填空题(每小题4分,共计28分)1.在函数F=AB+CD 的真值表中,F=1的状态有( )个。

2.由4变量组成的逻辑函数D C BC A D C B A F )(),,,(+=,其反函数的表达式为=F ( ), 原函数的最小项之和表达式为∑=m F ( ), 最大项之积表达式为M F ∏=( )。

3.具有8个、12个、16个触发器个数的二进制异步计数器,各有( )、( )、( )个状态。

4.一个十位二进制加法计数器在0.002s 内选通,假定初始状态为0,若计数器脉冲频率为250kHz 。

在选通脉冲终止时,计数器的输出是( )。

5、完成把输入数据分配给2n路输出通道的逻辑器件叫( )。

6、对COMS 或非门电路多余输入端的处理办法有( )和( )等。

7、由555定时器组成的施密特触发器,在5脚接入6V 电压后,其上限阈值电压和下限阈值电压分别为( )和( )。

二、化简下列逻辑函数(方法不限,每题6分,共18分) 1、 Y=C A +ABC+D AC +CD2、 Y(A,B,C,D)=∑m(0,1,2,5,8,9,10,12,14)3、))(()(C B BA D CB B A Y ++++=,给定约束条件为ABC+ABD+ACD+BCD=0三、分析图中电路的逻辑功能,写出输出的逻辑函数式,列出真值表,说明电路逻辑功能的特点。

(7分)四、试画出用3线—8线译码器74LSl38和门电路产生如下多输出逻辑函数的逻辑图。

(9分)A⎪⎩⎪⎨⎧+=++==C AB C B Y BC C B A C B A Y AC Y 321 AA B C YA B C五、已知CMOS边沿触发结构JK触发器各输入端的电压波形如图所示,试画出Q、Q 端对应的电压波形。

(9分)六、用74LS161和74LS153设计一个灯光控制逻辑电路,要求红、绿、黄三种颜色的灯在时钟信号作用下按表规定的顺序转换状态。

数字电子技术测试试卷与答案精选全文完整版

数字电子技术测试试卷与答案精选全文完整版

可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。

2、将160个字符用二进制编码,至少需要( )位二进制码。

3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。

(直接用对偶规则和反演规则)。

4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。

5、连续异或1999个“1”的结果是( )。

6、如图D.1所示电路的输出函数F 为( )。

(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。

图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。

一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。

9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。

10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。

二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。

A、-29B、+13C、-13D、-32、下列说法正确的是()。

A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。

数字电子技术试卷A及答案

1一、单项选择题(每题2分,共20分)1.将二进制数(11011101.1)转换为十进制数是( A )A) 221.5 B) 222.5 C) 223.5 D) 257.52.按以下方法处理CMOS 或非门多余输入端,正确的是( C )A )接电源正极B )悬空C )通过10K Ω电阻接地 D) 以上三种方法都不对3.电路输入为某种BCD 码,要用七段数码显示器显示,为此需用到( A )A )4-7线译码器B )4-5线译码器C )4-2线译码器D )4-1线译码器4.下列各门电路中,输出端可直接直连,实现线与的是( B )A )一般TTL 与非门B )集电极开路TTL 与非门C )一般CMOS 与非门D )一般TTL 或非门5.将一个右移4位移位寄存器的末级触发器3Q 端接至前级触发器0D 输2入端。

设初态为3210Q Q Q Q =1101,以过5个CP 作用后的状态为( B )A )1101B )1110C )1011D )01116.用256×4位的RAM 扩展成2048×12位RAM ,每一条I/O 总线上并联了几条数据线?( C )A )24B )12C )8D )47.如下图中电路的名称是( D )A )单稳态电路B )JK 触发器C )施密特电路D )多谐振荡器8.已知函数D C B A Y ++=)(,则其反函数为( B )A )D CB DC A + B )D C B A ++ C )AC D AB + D )D B C A +9.可实现逻辑函数A Y =的是( D )A ) A A ⋅B ) A A +C )0⊕AD )1⊕A310.在倒T 形电阻网络D /A 转换器中,n n REFo D V V 2-=,设REF V =10V , D ="1000"0123=d d d d 时,则o V 为( B )伏。

A )3210-B ) 210-C ) 3210D ) 210 二、填空题:(24%)1.与十六进制(2D )16对应的二进制数是(101101)2 。

(完整版)华南理工大学数字电子技术试卷(含答案)

诚信应考 ,考试作弊将带来严重后果!华南理工大学期末考试《 数字电子技术 》试卷 A注意事项:1. 考前请将密封线内填写清楚;2. 所有答案请直接答在试卷上 ( 或答题纸上 3 .考试形式 : 闭卷;4. 本试卷共 四 大题,满分 100 分, 考试时间 120 分钟 。

题号一二三四总分得分评卷人B. 000100101000 D.1001010002.已知函数 F 的卡诺图如图 1-1, 试求其最简与 或表达式,其BC .D .4.对于 TTL 数字集成电路来说,下列说法那个是错误的:(A ) 电源电压极性不得接反,其额定值为 5V ; (B ) 不使用的输入端接 1;(C ) 输入端可串接电阻,但电阻值不应太大;A.10000000 C.100000001.十进制数 128的 8421BCD 码是3. 已知函数的反演式为 原函数为( )。

A .(D)OC 门输出端可以并接。

5.欲将正弦信号转换成与之频率相同的脉冲信号,应用A.T ,触发器B. 施密特触发器C.A/D 转换器D. 移位寄存器6.下列A/D 转换器中转换速度最快的是( )。

A. 并联比较型B.双积分型C.计数型D.逐次渐近型7.一个含有32768个存储单元的ROM,有8个数据输出端,其地址输入端有() 个。

A. 10B. 11C. 12D. 88.如图1-2,在TTL 门组成的电路中,与非门的输入电流为I iL≤–1mA?I iH≤20μ A。

G1 输出低电平时输出电流的最大值为I OL(max)=10mA,输出高电平时最大输出电流为I OH(max)=–0.4mA 。

门G1 的扇出系数是(A. 1B. 4C. 5D. 109.十数制数2006.375 转换为二进制数是:A. 11111010110.011B. 1101011111.11C. 11111010110.11D. 1101011111.01110.T TL 或非门多余输入端的处理是:A. 悬空B. 接高电平C. 接低电平D.接”1” 二.填空题(每小题2分,共20分)1.CMOS 传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将_______ 。

数字电子技术考试卷及答案 (5)

七、(本题12分)画出用74161的异步清零功能构成的80进制计数器的连线图。

八、(本题15分)用D触发器设计一个按自然态序进行计数的同步加法计数器。

要求当控制信号M=0时为5进制,M=1时为7进制(要求有设计过程)。

7《数字电子技术基础》期末考试A卷标准答案及评分标准8910北京航空航天大学2004-2005 学年第二学期期末《数字数字电子技术基础》考试A 卷班级______________学号_________姓名______________成绩_________2007年1月18日班号学号姓名成绩《数字电路》期末考试A卷注意事项:1、答案写在每个题目下面的空白处,如地方不够可写在上页背面对应位置;2、本卷共5页考卷纸,7道大题;((a)74LS85四、逻辑电路和各输入信号波形如图所示,画出各触发器Q 端的波形。

各触发器的初始状态为0。

(本题12分)五、由移位寄存器74LS194和3—8译码器组成的时序电路如图所示,分析该电路。

(1)画出74LS194的状态转换图;(2)说出Z 的输出序列。

(本题13分)CP CP六、已知某同步时序电路的状态转换图如图所示。

(1)作出该电路的状态转换表;(2)若用D触发器实现该电路时写出该电路的激励方程;(3)写出输出方程。

(本题15分)七、电路由74LS161和PROM组成。

(1)分析74LS161的计数长度;(2)写出W、X、Y、Z的函数表达式;(3)在CP作用下。

分析W、X、Y、Z端顺序输出的8421BCD码的状态(W为最高位,Z为最低位),说明电路的功能。

(本题16分)《数字电子技术基础》期末考试A卷标准答案及评分标准一、1、按照波形酌情给分。

北京航空航天大学2005-2006 学年第二学期期末《数字电子技术基础》考试A 卷班级______________学号_________姓名______________成绩_________2006年7月12日班号学号姓名成绩N图712Q Q Y(状态转换、设计过程和步骤对得10分,化简有误扣3-5分)七、MN=00时,是5进制,显示最大数字为4;MN=01时,是6进制。

数字电子技术考试题及答案A卷

数字电子技术考试题及答案A卷一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“0”通常表示为:A. 高电平B. 低电平C. 悬空D. 脉冲答案:B2. 以下哪个不是组合逻辑电路的特点?A. 输出仅取决于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在记忆功能答案:D3. 触发器的类型不包括以下哪种?A. RS触发器B. JK触发器C. D触发器D. 计数器答案:D4. 一个4位二进制计数器最多可以计数到:A. 8B. 16C. 32D. 645. 以下哪个不是数字电路中的逻辑门?A. 与门B. 或门C. 非门D. 放大门答案:D6. 一个3线-8线译码器可以译码多少种不同的输入?A. 3B. 6C. 8D. 24答案:C7. 以下哪种电路可以实现数据的存储功能?A. 计数器B. 编码器C. 寄存器D. 译码器答案:C8. 在数字电路中,一个D触发器的输出Q与输入D的关系是:A. Q = DB. Q = ¬ DC. Q = D'D. Q = ¬D'答案:A9. 以下哪种逻辑门可以实现异或(XOR)功能?B. 或门C. 非门D. 异或门答案:D10. 一个完整的二进制加法器至少需要几个输入?A. 1B. 2C. 3D. 4答案:C二、填空题(每题2分,共20分)1. 在数字电路中,一个______位二进制数可以表示的最大值是2^n - 1。

答案:n2. 一个4位二进制计数器的计数范围是从______到______。

答案:0,153. 在数字电路中,逻辑“1”通常表示为______电平。

答案:高4. 一个3线-8线译码器的输出是______个低电平,其余为高电平。

答案:15. 一个D触发器的输出Q在时钟脉冲的______沿触发时,会更新其状态。

答案:上升/下降(根据触发器类型而定)6. 一个JK触发器在J=0,K=0时,其状态保持______。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

莆田学院期末考试试卷 (A )卷
2010 — 2011 学年第 二 学期
课程名称: 数字电子技术 适用年级/专业: 09/机电、信息安全 试卷类别 开卷( ) 闭卷(√) 学历层次 专科 考试用时 120分钟 《.考生..注意:答案要全部抄到答题纸上,做在试卷上不给分.......................》.
一、填空题(每空1分,共12分)
1.进制转换:(13.8125)10 = ① 2 ,(1F )16 = ② 2。

2.公式定理:=+B A A ① ,=++BC C A AB ② 。

3.在组合逻辑电路中,当一个门电路同时输入两个向相反方向变化的互补信号时,可能出现 ① 现象;消除这种现象比较好的方法是 ② 。

4.代码与进制:(29)10的8421BCD 码是 ① BCD ,化成二进制数 = ② 2。

5.D 触发器的特性方程=+1n Q ① ,JK 触发器的特性方程=+1n Q ② 。

6.最小项的相关定理:所有的最小项之和等于 ① ,任意两项最小项的与等于 ② 。

二、单项选择题(每小题3分,共18分)
1.B A Y +=的标准与或式= ______。

A. B A B. B A C. B A B A + D. AB B A B A ++
2.下图所示为某组合逻辑电路的逻辑符号,若1EN 1,B 1,A ===,输出=______。

A. Z
B. 1
C. 0
D. B A ⋅
3.下列4种对RS 触发器的功能描述中,错误的是______。

A. 具有置“0”功能
B. 具有置“1”功能
C. 具有翻转功能
D. 具有保持功能
4.下列关于T 触发器的特性方程正确的是______。

A. n n Q Q =+1
B. T Q n =+1
C. n n Q T Q ⊕=+1
D. n
n Q Q =+1
5.集电极开路的两个集成门电路,将它们的输出端短接,实现的逻辑运算是______。

A. 或
B. 与
C. 非
D. 不能直接相连 6.8选1的数据选择器74LS151,其地址码的位数有______。

A. 2位
B. 4位
C. 3位
D. 8位 三、综合题(第小题10分,共30分)
1.用公式法把下列逻辑表达式化简成最简与或式:
(1)B D A DE BE ABD BC A Y )(++++=
(2)CD B A C B C A AB Y +++=
2.用卡诺图法把下列逻辑表达式化简成最简与或式:
(1)BCD C B D B A B A D C B A Y ++++=
(2)(,,,)(0,1,2,8,9)(10,11,12,13,14,15)F A B C D m d =+∑∑
3.下图所示为D 触发器和门电路的连线图,求:(1)写出1+n Q D 、的逻辑表达式(2)根据给定的已知波形画出D 和Q 端的波形,设Q 初始状态为0。

四、分析设计题(每小题10分,共40分)
1.下图所示为某组合逻辑电路的连线图,求:(1)写出输出Y 的逻辑表达式,并化成最简与或式(2)列出真值表,并说明该组合逻辑电路实现的功能。

2.用三-八译码器74LS138和与非门实现组合逻辑函数AC BC AB Z ++=3,要求写出解题过程并画出最后的电路图。

3.下图所示为某时序逻辑电路,求:(1)写出它的驱动方程、特性方程、状态方程(2)列出状态转换表(3)画出状态图并说明它是几进制计数器
4.利用集成四位二进制计数器74161的同步置数功能构成十二进制计数器,要求写出解题过程,并画出最后的电路图。

相关文档
最新文档