zx-数电实验2.4 数据选择器和译码器

合集下载

课件:实验二(1)数据选择器和译码器

课件:实验二(1)数据选择器和译码器
实验二(1)数据选择器和译码器
一、实验目的
1.掌握数据选择器和译码器的功能; 2.用数据选择器实现逻辑函数; 3.用译码器实现逻辑函数。
二、设计任务与要求
1.基本内容 设计一个表决电路。设A为主裁判,B,C,
D为副裁判。只有在主裁判同意的前提下, 三名副裁判中多数同意,比赛成绩才被承认, 否则,比赛成绩不予承认(1为同意,0为不 同意)。 (1)要求用4选1数据选择器(74ls153) 实现。(2)用一片3线-8线译码器 (74LS138)和与非门实现。
74LS138
G2A G2B G1
1 0 000 0 1 1 1 1 1 1 1 1 0 001 1 0 1 1 1 1 1 1 1 0 010 1 1 0 1 1 1 1 1
1 2 3 456 7 8 A B C 使 能 端 Y7 地
1 0 011 1 1 1 0 1 1 1 1 1 0 100 1 1 1 1 0 1 1 1 1 0 101 1 1 1 1 1 0 1 1
*
*
C1
*
*
C2

*
*
*0
* C0
* C1
*
C2
C3 C3
2). 74LS138
输入端 允许 选择
输 出 端 (低有效)
数据输出
G1 G2 C B A Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7
Vcc Y0 Y1Y2 Y3 Y4Y5Y6 X 1 X X X 1 1 1 1 1 1 1 1 16 15 14 13 12 11 10 9 0 X X X X 1 1 1 1 1 1 1 1
五、实验报告要求
1. 实验目的。 2. 简述实验原理。 3. 写出设计的实验原理图并标明引脚。 4. 对实验结果进行分析。 5. 思考题。

数电实验三-数据选择器和译码器应用

数电实验三-数据选择器和译码器应用

电力学院数字电路与数字逻辑院(系):计算机科学与技术学院实验题目:数据选择器和译码器应用专业年级:学生:学号:一、实验目的和要求:1、了解并掌握集成组合电路的使用方法。

2、了解并掌握仿真(功能仿真及时序仿真)方法及验证设计正确性。

3、使用数据选择器和译码器实现特定电路。

二、实验容:1.要求用数据选择器74153和基本门设计用3个开关控制1一个电灯的电路,改变任何一个开关的状态都能控制电灯由亮变暗或由暗变亮。

(提示:用变量A、B、C表示三个开关,0、1表示通、断状态;用变量L表示灯,0、1表示灯灭、亮状态。

)画出电路的原理图,将电路下载到开发板进行验证。

根据题意画出真值表如下根据上表,可画出原理图试验现象:当开关断开的数量是奇数时,灯是亮的,除此之外是灭的.2. 人的血型有A,B,AB和O这4种,试用数据选择器74153和基本门设计一个逻辑电路,要求判断供血者和受血者关系是否符合下图的关系(提示:可用两个变量的4种组合表示供血者的血型,用另外两个变量的4种组合表示受血者的血型,用Y表示判断的结果)。

画出电路的原理图,通过仿真进行验证。

血型献血受血a b c dA 0 0 0 0B 0 1 0 1AB 1 0 1 0O 1 1 1 1真值表:a b c d Y0 0 0 0 10 0 0 1 00 0 1 0 10 0 1 1 00 1 0 0 00 1 0 1 10 1 1 0 10 1 1 1 01 0 0 0 01 0 0 1 01 0 1 0 11 0 1 1 01 1 0 0 11 1 0 1 11 1 1 0 11 1 1 1 1 根据上表,可画出原理图验证逻辑功能表,仿真结果如下3.试用集成译码器74LS138和基本门实现1位全加器,画出电路连线图,并通过仿真验证其功能。

根据题意画出真值表如下输入输出Ci A B S Co0 0 0 0 00 0 1 1 00 1 0 1 00 1 1 0 11 0 0 1 01 0 1 0 11 1 0 0 11 1 1 1 1根据上表,可画出原理图.验证逻辑功能表,仿真结果如下4.试用数据选择器74151实现1位全加器电路,画出电路连线图,并通过仿真验证其功能。

数电实验三 译码器和数据选择器

数电实验三 译码器和数据选择器

实验三译码器和数据选择器
一、实验目的
1.掌握译码器的功能和应用
2.掌握数据选择器的功能和应用
二、实验仪器及器件
1.仪器:数字电路学习机、双踪示波器
2.器件:74LS00 二输入四与非门1片
74LS139 双2-4线译码器1片
74LS153 双四选一数据选择器1片
三、实验内容
1.译码器功能测试
将74LS139中的一路2-4线译码器的输入接电平开关,输出接电平显示发光二极管按表3.1输入电平,填输出状态。

2.译码器转换
将双2-4线译码器转换为3-8线译码器Array(1)画出转换电路图
(2)在学习机上接线,并验证设计是否正
确。

(3)设计并填写3-8线译码器的功能表。

3.数据选择器的测试及应用
(1)将双四选一数据选择器74LS153中的2个选择端、4个输入端分别接电平开关,输出接电平显示发光二极管,按表3.2输入电平,填输出状态。

(2)将学习机脉冲信号源中的4个不同频率的信号接到数据选择器的4个输入端,将选择端置位,观察输出端的波形。

可以分别得到4种不同频率的脉冲信号。

在表3.3中记录频率值。

(3)分析上述实验结果,并总结数据选择器的作用。

四、实验报告
1.画出实验要求的波形图。

2.画出译码器转换的接线图。

3.总结译码器和数据选择器的使用体会。

电工2-4译码器实验报告参考模板

电工2-4译码器实验报告参考模板

成绩:实验报告
课程名称:1504010320
实验项目:2-4地址译码器实验
姓名:吴雅惠
专业:计算机科学与技术
班级: 3
学号:1504010320
计算机科学与技术学院实验教学中心
2016 年 6 月21 日
一、. 实验目的:掌握译码器设计方法和原理,加深对中大规模集成电路的理解。

二、实验内容:
设计一个具有使能端的2—4 译码器,并用Verlog HDL条件运算符描述。

译码器逻辑功能描述:
可分别用逻辑图、函数式和真值表来描述,这里用函数式说明:。

三、实验步骤:⑴在D盘上建一个子目录。

⑵打开Quartus Ⅱ后,点击fils→New Projcct Wizard对话框,建立工程名。

⑶选择仿真器件,器件类型选择FLEX10K,具体芯片选择EPF10K10tc144-4
⑷点击fils→New ,双击Block Diagram/Schematic File 建立图形文件并编译。

⑸点击fils→New ,双击Verilog HDL File建立文本文件并编译。

⑹点击fils→New ,双击Vector Waveform File建立波形
文件,分析仿真波形。

⑺选择Assignments →Pins选择绑定对应元件管脚,点击Start下载到芯片。

四、实验结果(要求抓图)
友情提示:范文可能无法思考和涵盖全面,供参考!最好找专业人士起草或审核后使用,感谢您的下载!。

数据选择器和译码器实验报告

数据选择器和译码器实验报告

竭诚为您提供优质文档/双击可除数据选择器和译码器实验报告篇一:实验二译码器与数据选择器的功能测试及应用(实验报告)实验2译码器与数据选择器的功能测试及应用一.实验目的与要求(5分)1.掌握中规模集成译码器与数据选择器的逻辑功能和使用方法;2.学习用集成译码器与数据选择器构成组合逻辑电路的方法。

三、实验原理与内容(20分)1.译码器(1)译码与译码器的概念译码是编码的反过程,是将给定的二进制代码翻译成编码时赋予的原意,实现译码功能的电路称为译码器。

(2)译码器分类译码器分为通用译码器(包括二进制、二─十进制译码器)与显示译码器(包括TTL共阴显示译码器、TTL共阳显示译码器等)两大类。

(3)利用译码器实现组合逻辑函数二进制、二─十进制译码器的输出端的逻辑式是以输入变量最小项(取反)的形式,故这种译码器也叫最小项译码器,利用最小项译码器可以实现简单的组合逻辑电路。

2.数据选择器(1)数据选择器概念与功能数据选择器可以实现从多路数据传输中选择任何一路信号输出,选择的控制由地址码决定。

数据选择器可以完成很多的逻辑功能,例如函数发生器、并串转换器、波形产生器等。

(2)用数据选择器实现组合逻辑函数选择器输出为标准与或式,含地址变量的全部最小项。

例如四选一数据选择器输出如下:Y=A1A0D3+A1A0D2+A1A0D1+A1A0D0而任何组合逻辑函数都可以表示成为以上的表示形式,故可用数据选择器实现。

四.实验步骤与记录(30分)1.译码器74Ls139功能测试测试译码器74Ls139中任意一组2-4线译码器的功能,其中译码器的输入端s、A1、A0接拨码开关输出口,输出Y0~Y3接发光管。

改变拨码开关开关的状态,观察输出,写出Y0~Y3的输出。

实验电路图如下:(请同学们完善,要求用铅笔做图)2.用译码器实现逻辑函数F=Abc+Abc。

用拨码开关开关输入信号A、b、c,发光二极管观察输出F。

实验电路图如下:(请同学们完善,要求用铅笔做图)3.用8选1数据选择器74Ls151实现函数F=Abc+Abc+Abc+Abc,用拨码开关开关输入信号A、b、c,发光二极管观察输出F。

译码器和数据选择器实验总结

译码器和数据选择器实验总结

译码器和数据选择器实验总结译码器和数据选择器实验总结本实验主要内容为熟悉译码器和数据选择器的原理和操作,大致内容如下:一、简介译码器是一种将二进制输入信号转换成更加易读的输出信号的电路,其中包括多路译码器、十位译码器、编码器等。

数据选择器通常出现在计算机系统中,该器件的作用是将多种输入信号转换成一种指定的输出信号。

二、原理1.译码器原理译码器是一种将二进制、十六进制等格式的数字信号转换成常见的按键输入信号信号的电路,它由一组控制端、一组输出端以及一个多位的数据输入端所组成。

当某一组特定的输入条件出现时,译码器会将这组特定输入条件转换成一组不同的输出信号,而其他的输入条件则不会产生任何的输出信号。

2.数据选择器原理数据选择器是一种将输入信号的取值从多种多样的可能范围内取出其中的一种,然后将输出信号的取值传送到输出端的一种电路,它具有输入、输出和控制三端。

在数据选择器的运行过程中,当控制端取得特定的值时,数据选择器会从多个输入端中提取出对应的输入值输出到输出端,而当控制端取得不同的值时,数据选择器会从多个输入端中提取出不同的输入值输出到输出端。

三、实验1.译码器实验本实验采用74LS138作为译码器,实验目的是通过对其输入端和输出端的测试,得出译码器的功能特性和工作原理。

经过实验,发现,译码器将输入信号x、y、z的二进制信号转换成由8个输出信号(A、B、C、D、E、F、G、H)组成的更加易读的信号,当某一组特定的输入信号出现时,该特定的输入条件转换成一组不同的输出信号,而其他的输入条件则不会产生任何的输出信号。

2.数据选择器实验本实验采用CD4567作为数据选择器,实验目的是通过使用数据选择器,观察输入信号和输出信号,实现指定的信号的转换。

经过实验,发现,当控制端取得特定的值时,数据选择器会从多个输入端中提取出对应的输入值输出到输出端,而当控制端取得不同的值时,数据选择器会从多个输入端中提取出不同的输入值输出到输出端,这样的控制能够实现输入信号和输出信号之间的转换。

数电实验三数据选择器和译码器应用

数电实验三数据选择器和译码器应用IMB standardization office【IMB 5AB- IMBK 08- IMB 2C】上海电力学院数字电路与数字逻辑院(系):计算机科学与技术学院实验题目:数据选择器和译码器应用专业年级:学生姓名:学号:一、实验目的和要求:1、了解并掌握集成组合电路的使用方法。

2、了解并掌握仿真(功能仿真及时序仿真)方法及验证设计正确性。

3、使用数据选择器和译码器实现特定电路。

二、实验内容:1.要求用数据选择器74153和基本门设计用3个开关控制1一个电灯的电路,改变任何一个开关的状态都能控制电灯由亮变暗或由暗变亮。

(提示:用变量A、B、C表示三个开关,0、1表示通、断状态;用变量L表示灯,0、1表示灯灭、亮状态。

)画出电路的原理图,将电路下载到开发板进行验证。

根据题意画出真值表如下根据上表,可画出原理图试验现象:当开关断开的数量是奇数时,灯是亮的,除此之外是灭的.2.人的血型有A,B,AB和O这4种,试用数据选择器74153和基本门设计一个逻辑电路,要求判断供血者和受血者关系是否符合下图的关系(提示:可用两个变量的4种组合表示供血者的血型,用另外两个变量的4种组合表示受血者的血型,用Y表示判断的结果)。

画出电路的原理图,通过仿真进行验证。

真值表:根据上表,可画出原理图验证逻辑功能表,仿真结果如下3.试用集成译码器74LS138和基本门实现1位全加器,画出电路连线图,并通过仿真验证其功能。

根据题意画出真值表如下根据上表,可画出原理图.验证逻辑功能表,仿真结果如下4.试用数据选择器74151实现1位全加器电路,画出电路连线图,并通过仿真验证其功能。

原理图.验证逻辑功能表,仿真结果如下图三、实验小结:通过本次试验,我更加了解集成组合电路的使用方法,了解并掌握了仿真包括功能仿真及时序仿真的方法及验证设计正确性。

我还学会使用数据选择器和译码器实现特定电路。

译码器和数据选择器实验

译码器和数据选择器实验
一、实验目的
1.熟悉集成译码器。

2.了解集成译码器应用。

二、实验仪器及材料
1.双踪示波器
2.器件 74LS139 2—4线译码器 1片
74LS153 双4选1数据选择器 1片
74LS00 二输入端四与非门 1片
三、实验内容
1.译码器功能测试
将74LS139译码器按图7.1接线,按表7.1输入电平分别置位,填输出状态表
2.译码器转换
将双2—4线译码器转换为3—8线译码器。

(1)画出转换电路图。

(2)在学习机上接线并验证设计是否正确。

(3)设计并填写该3—8线译码器功能表,画出输入、输出波形。

3.数据选择器的测试及应用
(1).将双4选1数据选择器74LS153参照图7.2接线,测试其功能并填写功能表。

(2).将学习机脉冲信号源中固定连续脉冲4个不同频率的信号接到数据选择器4个
输入端,将选择端置位,使输出端可以分别观察到4种不同频率脉冲信号。

(3)分析上述实验结果并总结数据选择器作用。

四、实验报告
1.画出实验要求的波形图。

2.画出实验内容2、3的接线图。

3.总结译码器和数据选择的使用体会。

实验4 数据选择器和译码器

2018/11/27 6
二.实验原理
用数据选择器实现全加器逻辑电路图:
指示灯 指示灯
数据开关 数据开关
数据开关
2018/11/27
7
二.实验原理
2.译码器
1)基本功能:将二进制代码译成对应的输出信号。
例:3—8线译码器74LS138 S A , S B , SC 是三个使能端, S A高电平有效, A2 , A1 , A0是三个选择 S B , S C 低电平有效,
使能输入 选择输入
数 据
输 入
2018/11/27
3
二.实验原理
74LS153逻辑符号及功能表
选通 选择输入 A1 A0 × 0 1 × × × × × × D0 × × × 0 1 × × × × 数据输入 D1 × × × × × 0 1 × × D2 × × × × × × × 0 1 D3 输出
例:用74LS138 和与非门设计一个全加器
设计思路: ①写出全加器的真值表
②有真值表写出全加器的逻辑表达式 ③观察本位和Si和进位Ci分别由哪几个最小项之和组 成,与译码器输出相对应 ④根据上面的结果接线
2018/11/27
10
二.实验原理
全加器的逻辑表达式: 译码器输出代码
Si Ai Bi Ci 1 Ai Bi C i 1 Ai Bi C i 1 AiBi Ci 1
0
1 1 1
1
0 0 1
1
0 1 0
0
1 0 0
1
0 1 1
Y A1 A0 D0 A1 A0 D1 A1 A0 D2 A1 A0 D3
1
1
1
1
1
③ 将上式与4选数据选择器的输出表达式相比较,可令数据选择器的输入 A1 = Ai,A0 = Bi,1D0 = 1D3 = Ci―1,1D1 = 1D2 = Ci-1,2D0 = 0, 2D1 = 2D2 = Ci―1,2D3 = 1,则1Y = Si,2Y = Ci。

译码器和数据选择器

资料范本本资料为word版本,可以直接编辑和打印,感谢您的下载译码器和数据选择器地点:__________________时间:__________________说明:本资料适用于约定双方经过谈判,协商而共同承认,共同遵守的责任与义务,仅供参考,文档可直接下载或修改,不需要的部分可直接删除,使用时请详细阅读内容实验四译码器及其应用一、实验目的1.掌握中规模集成译码器的逻辑功能和使用方法2.熟悉数码管的使用二、实验原理译码器是一个多输入、多输出的组合逻辑电路。

它的作用是把给定的代码进行“翻译”,变成相应的状态,使输出通道中相应的一路有信号输出。

译码器可分为通用译码器和显示译码器两类。

前者又分为变量译码器和代码变换译码器。

1.变量译码器(又称二进制译码器),用以表示输入变量的状态,如2线-4线、3线-8线和4线-16线译码器。

若有n个输入变量,则有2n个不同的组合状态,就有2n 个输出端供其使用。

而每一个输出所代表的函数对应于n 个输入变量的最小项。

以3线-8线译码器74LS138为例进行分析,图4-1(a)、(b)分别为其逻辑图及引脚排列。

其中 A2 、A1 、A0 为地址输入端,~为译码输出端,S1、、为使能端。

(a) (b)图4-1 3-8线译码器74LS138逻辑图及引脚排列表4-1为74LS138功能表当S1=1,+=0时,器件使能,地址码所指定的输出端有信号(为0)输出,其它所有输出端均无信号(全为1)输出。

当S1=0,+=X时,或 S1=X,+=1时,译码器被禁止,所有输出同时为1。

表4-1二进制译码器实际上也是负脉冲输出的脉冲分配器。

若利用使能端中的一个输入端输入数据信息,器件就成为一个数据分配器(又称多路分配器),如图4-2所示。

若在S1输入端输入数据信息,==0,地址码所对应的输出是S1数据信息的反码;若从端输入数据信息,令S1=1、=0,地址码所对应的输出就是端数据信息的原码。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

20122012-1-30
6
3.用数据选择器实现逻辑函数 3.用数据选择器实现逻辑函数
• 数据选择器 数据选择器又称多路转换 自 器或多路开关,是多输入、 行 确 单输出的组合逻辑电路 定 • 功能 功能:从多个输入数据源 自 中选择一个送往唯一通道 行 确 输出 定 • 用 :1 数据选择 2 实现 的逻辑函数 • MSI TTL 电路 74LS153是 是 个 的 数据选择器
20122012-1-30
输出 1D0 1D1 1D2 1D3 ST1 2D0 2D1 2D2 2D3 ST2 A1 Y2 2D0 1D0 Y1
{ {

A0 输入 0
0
7
74LS153引脚图 74LS153引脚图
2ST
1ST
二线地址输入端 A1 A0 四线数据源 D3 –D0 一个使能端 一个输出端 Y
17
A0 y 输入
实验要求
• 1.根据设计结果在面包板上搭接电路 • 2.在电路的输入端加各种逻辑信号,同 时用发光二极管观察电路的输出,看能 否满足功能要求. • 3.若电路功能有误,则按故障排除法检 查电路,进行调试,直至正确为止.
20122012-1-30 18
实验报告要求
• 1.根据所选器件,给出设计过程并 画出电路原理图和实际芯片连线图 • 2.测试电路功能,验证电路输出与 输入的对应关系,并将测试结果整 理成表格. • 3.总结本实验的调试过程和遇到的 困难,并分析解决方法.
适当形式 表达式
• 2.用译码器实现逻辑函数(数据分配器) 常用的译码器有变量译码器,显示译码器。
20122012-1-30 3
译码器介绍
• 译码器 译码器是一种多输入多输出 的组合逻辑电路 • 功能 功能:将给定的代码所代表 的含义‘‘翻译”出来,从 输出通道中相应的一路输出 信号 • 用途 用途:1)代码转换,2) 终端数字显示,3)实现复 杂函数等 • 介绍 MSI TTL集成电路 3线-8线译码器 74LS138
20122012-1-30
输入
Y7 Y6
输出
译码器
0 0 0
A2 A1 A0 Y0
. . .
4
74LS138引脚图 74LS138引脚图
STA 0 ×
STC STB STA
选通功能表
STB STC
× 1 × 0 STC
× × 1 0
Y7 …… Y0 1------1 1------1 1------1 译码状态
20122012-1-30
1.用3-8译码器设计 1.用
• 令A2A1A0分别为x、y、Ci,则一位全减 器的最小项表达式为:
z = x yCi + x yCi + xyCi + xyCi
= m1 + m2 + m4 + m7
C0 = x yCi + x yCi + x yCi + xyCi
= m1 + m2 + m3 + m7
20122012-1-30
EN
8
功能表
EN
Yi = ∑ mi Di
i =0
2n
基本原理:只要 令组合函数的自 变量为数据选择 器的地址变量, 且由组合电路函 数的最小项决定 Di的值
当EN=0时,743; A1 A0 D1 + A1 A0 D2 + A1 A0 D3
C0 = xy ⋅ Ci + xy ⋅ Ci + xy ⋅ Ci + xy ⋅ Ci = x y ⋅ Ci + xy ⋅1 + xy ⋅ 0 + xy ⋅ Ci = m0 ⋅ Ci + m1 ⋅1 + m2 ⋅ 0 + m3 ⋅ Ci ∴ D0 = D3 = Ci , D1 = 1, D2 = 0
20122012-1-30
20122012-1-30 12
逻辑电路图
Y1 Y2 Y3 Y4 1 STA STC STB 0 Y5 Y6 Y7 ● ● ●
x 输入 y Ci
A2 A1 A0
Y0
输出

z
& C0
20122012-1-30
13
• 用一片74LS138和一片74LS20实现 用一片74LS138和一片 LS20实现 和一片74
× 1
ST STA 三个使能端: 三线地址输入端: A2、A1、A0 Y7——Y0 八线输出端: 译码器输出低电平有效 译码器输出低电平有效
B
Yi=mi
mi是A2A1A0构成 是 的最小项
5
20122012-1-30
用译码器实现逻辑函数
设计方法:
• 将欲实现的逻辑函数变换成为最小项的形式 • 将函数的输入变量接到译码器的输入端,应用 译码器的功能得到对应的输出 • 函数式变换 • 配接合适的逻辑门电路,实现电路功能
20122012-1-30 19
20122012-1-30
14
2.用双4选1数据选择器设计 2.用双 用双4
• 首先确定:函数的自变量数为3,而4选1 数据选择器的地址变量为2,因此,需从3 个自变量中选择2个作为地址变量,然后求 2 −1 出 中的Di的逻辑表达式。
n
Yi = ∑ mi Di
i =0
• 用一片 用一片74LS153和一片 和一片74LS20实现。 实现。 和一片 实现
z = x yCi + x yCi + xyCi + xyCi
C0 = x yCi + x yCi + x yCi + xyCi
真值表
x
0 0 0 0 1 1 1 1
y
0 0 1 1 0 0 1 1
Ci
0 1 0 1 0 1 0 1
C0
0 1 1 1 0 0 0 1
z
0 1 1 0 1 0 0 1
11
数字电路实验
数据选择器和译码器的应用
1 20122012-1-30
实验目的
• 1.掌握用MSI器件设计逻辑电路的 一般方法。 • 2.加深对译码器和数据选择器的理 解。 • 3.了解译码器和数据选择器的应用。
20122012-1-30
2
实验原理
• 1.用MSI设计组合电路的方法
实际问题 的逻辑要 求 真值表 表达式 最简逻辑 表达式 逻辑 图
20122012-1-30 9
实验器件
• • • • • • • 74LS138 1片 74LS153 1片 74LS20 1片 发光二极管 2只 300 电阻2只 直流稳压电源 1台 双踪示波器
20122012-1-30
10
实验内容
• 设计 "一位全减器" • 设被减数为x,减数 为y,低位借位为Ci, 差为z,向高位的借 位为C0
• 138有16个管脚,使能端STA、STB、STC不能忘 接(MSI器件“1”不允许悬空) • 接线要求:用颜色区分,一目了然,便于查线。 A:正电源用红色导线,地用黑色导线,分别接 入电源区。 B:信号输入端x、y、Ci用蓝色导线接出待用 C:z的输入y1、y2、y4、y7接绿色导线 C0的输入y1、y2、y3、y7接黄色导线
因此,z、C0分别 用1个4选1数据 选择器就可以实 现。
16
逻辑电路图
Ci
● ● 1 ● 0 ● 1 0 0 1D0 1D1 1D2 1D3 ST1 2D0 2D1 2D2 2D3 ST2 A1 x
20122012-1-30
输出 Y1
Y2
注意:74LS153 内含有2个4选1数 据选择器,地址 z 变量输入端A1,A0 是两个数据选择 器共用的,使能 C0 端不要忘记接。 • 输出用发光二极 管观察状态。 管观察状态。 A1高位,A0低位
• 选择x、y为地址变量,将z、C0作如下变 换:
20122012-1-30 15
z = x yCi + x yCi + xyCi + xyCi = x y ⋅ Ci + x y ⋅ Ci + xy ⋅ Ci + xy ⋅ Ci = m0 ⋅ Ci + m1 ⋅ Ci + m2 ⋅ Ci + m3 ⋅ Ci ∴ D0 = D3 = Ci , D1 = D2 = Ci
相关文档
最新文档