报时式数字钟
数电设计数字钟基于QUARTUS完整版

数电设计数字钟基于Q U A R T U SHEN system office room 【HEN16H-HENS2AHENS8Q8-HENH1688】大连理工大学本科实验报告题目:数电课设——多功能数字钟课程名称:数字电路课程设计学院(系):电信学部专业:电子与通信工程班级:学生姓名: ***************学号:***************完成日期:成绩:2010 年 12 月 17 日题目:多功能数字时钟一.设计要求1)具有‘时’、‘分’、‘秒’的十进制数字显示(小时从00~23)2)具有手动校时校分功能3)具有整点报时功能,从59分50秒起,每隔2秒钟提示一次4)具有秒表显示、计时功能(精确至百分之一秒),可一键清零5)具有手动定时,及闹钟功能,LED灯持续提醒一分钟6)具有倒计时功能,可手动设定倒计时范围,倒计时停止时有灯光提示,可一键清零二.设计分析及系统方案设计1. 数字钟的基本功能部分,包括时、分、秒的显示,手动调时,以及整点报时部分。
基本模块是由振荡器、分频器、计数器、译码器、显示器等几部分组成。
利用DE2硬件中提供的50MHZ晶振,经过分频得到周期为1s的时钟脉冲。
将该信号送入计数器进行计算,并把累加结果以“时”“分”“秒”的形式通过译码器由数码管显示出来。
进入手动调时功能时,通过按键改变控制计数器的时钟周期,使用的时钟脉冲进行调时计数(KEY1调秒,LOAD2调分,LOAD3调时),并通过译码器由七位数码从59分50秒开始,数字钟进入整点报时功能。
每隔两秒提示一次。
(本设计中以两个LED灯代替蜂鸣器,进行报时)2. 多功能数字钟的秒表功能部分,计时范围从00分秒至59分秒。
可由输入信号(RST1)异步清零,并由按键(EN1)控制计时开始与停止。
将DE2硬件中的50MHZ晶振经过分频获得周期为秒的时钟脉冲,将信号送入计数器进行计算,并把累计结果通过译码器由七位数码管显示。
基于PLC日期显示及闹钟定时与报时

前言数字钟已成为人们日常生活中:必不可少的必需品,广泛用于个人家庭以及车站、码头、剧场、办公室等公共场所,给人们的生活、学习、工作、娱乐带来极大的方便。
由于数字集成电路技术的发展和采用了先进的石英技术,使数字钟具有走时准确、性能稳定、携带方便等优点,它还用于计时、自动报时及自动控制等各个领域。
可编程控制器(PLC)是以微处理为核心的通用工业控制装置,它将传统的继电器--接触器控制系统与计算机控制技术紧密结合,集计算机、控制、通信于一体,为工业自动化提供了几乎完美的现代化自动控制装置。
近几年,可编程控制器由于其优良的控制性能,极高的可靠性,在各行各业中的应用日益广泛普及。
为此,各高校的电器自动化、电气工程、供用电技术、机电一体化等相关专业相继开设了有关可编程控制器原理及应用的课程。
本设计以西门子公司的S7—200CN为基础,设计了PLC电子时钟的梯形图。
目录前言 (1)摘要 (3)第一章PLC的概要 (4)1.1课程设计准备知识 (4)1.11 PLC控制系统设计的基本原则 (4)1.12 PLC控制系统设计的基本内容 (4)1.13 PLC控制系统设计的一般步骤 (5)1.2 软件介绍 (6)1.21软件介绍 (6)第二章PLC控制电子钟设计 (8)2.1七段共阴数码管电子钟PLC程序设计原理 (8)2.11 控制要求: (8)2.12 总体设计思想 (8)2.13 具体设计过程 (8)2.2 编程元件地址分配 (10)2.3输入/输出继电器的地址分配 (13)2.31 输入/输出继电器的地址分配 (13)2.4数字电子钟控制系统的方案 (14)2.41 方案论证 (14)2.42 控制要求 (14)2.43 数码管显示原理 (15)2.44 数字电子钟的程序 (15)第三章数字电子钟梯形图程序 (16)第四章 PLC控制系统设计 (28)4.1. 1PLC控制系统设计的基本原则 (27)4.12PLC控制系统设计的一般步骤 (27)4.13PLC程序设计的一般步骤 (28)4.14PLC型号的选择 (28)4.15显示方式的方案比较 (29)4.16键盘 (29)4.2.1液晶显示器的特点 (30)4.221602字符型LCD简介 (31)4.231602LCD的基本参数及引脚功能 (33)4.3.1时间设定模块流程图 (35)重庆工业职业技术学院4.32闹铃功能的实现流程图 (36)4.33电子闹钟的显示电路设计 (37)4.34基本显示模块的实现流程图 (38)结束语 (39)致谢 (40)附录(1)参考文献 (41)附录(2) (42)摘要本系统采用计数器、显示器和校时电路组成。
数字电子钟(计时、校时以及整点报时)数电课程设计报告讲解

公安技术学院课程设计报告课程数字电子技术题目数字电子钟(计时、校时以及整点报时)数电课程设计报告年级专业学号学生任课教师2014 年12 月29 日目录一、引言 (1)二、方案论证选择 (2)2.1 设计要求 (2)2.2 系统框图 (2)2.3 设计过程 (2)三、电路仿真与设计 (3)3.1所需芯片及芯片管脚图 (3)3.2时、分、秒显示电路模块设计 (4)3.3校时电路模块设计 (7)3.4报时电路模块设计 (7)3.5综合电路 (9)四、电路调试及实物照片 (9)4.1电路调试 (9)4.2实物照片 (10)五、存在的问题 (11)六、课程设计心得体会 (11)附录:元件清单参考资料一、引言目前市场上提供的无论是机械钟还是石英钟在晚上无照明的情况下都是不可见的。
要知道当前的时间,必须先开灯,故较为不便。
现在市场上出现了这样一类的电子钟,它以六只LED数码管来显示时分秒,与传统的以指针显示秒的方式不同,违背了人们传统的习惯与理念,而且这类电子钟一般是采用大型显示器件,适用于银行、车站等公共场所。
这种新型的电子钟因其方便、直观的特点也得到了社会的欢迎,在社会上占有相当一部分市场。
数字电子钟是日常生活中常见的一种工具,大到机场等公共场所的时间屏幕,小到我们的手表、闹钟等,而且其报时功能也给人们提供了方便,因此,了解报时电子钟的工作原理是很有必要的,也很有趣,因此我选择了这个题目——整点报时数字钟。
数字电子技术课程的核心内容是时序逻辑电路、组合逻辑电路和触发器,这些也是我们学电子的学生最基本要掌握的知识,通过实践可以加深对课本知识的理解,能够处理一些实际中的情况,因此这次数电课程设计,我选择了数字电子钟这个题目,虽然这在日常生活中很常见,看起来也比较简单,但是其中包含的学问很多。
在这个项目中,校时是一个很重要的模块,既要可以正常校时,又不能干扰到时间计数显示模块,而时间显示比较简单,用熟悉的芯片就可以做出来了,老师说过,对芯片等元器件的了解程度等于将军手中可以调动的兵力,掌握了芯片功能,也就掌握了主动权。
12小时制任意点定时数字闹钟设计方案

2.2可调时钟模块
秒、分、时分别为60、60和12进制计数器。用两片74LS290做一个十二进制, 输入计数脉冲CP加在CLKA’端,把QA与与CPLB’从外部连接起来,电路将对CP按照8421BCD码进行异步加法计数。通过反馈端,控制清零端清零,其中个位接成二进制形式,十位接成四进制形式。其电路图如下:
图1
第二章、设计容及设计方案
2.1 原理框图
数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。数字电子钟的总体图如图2所示。由图1可见,数字电子钟由以下几部分组成:石英晶体振荡器和分频器组成的秒脉冲发生器;校对电路;六十进制秒、分计数器、十二进制时计数器;以及秒、分、时的译码显示部分等。
图3
同理利用两片74LS290组成的六十进制计数器。
将两个六十进制的加法计数器和一个十二进制的加法计数器进行级联:将秒的十位进位脉冲接到分的个位输入脉冲,将分的十位进位脉冲接到时的个位输入脉冲,这样就可以组成最基本的电路。
2.3校时电路
例如说时的校准,开关1上端接1HZ脉冲,下端接分的进位。当开关打到上端时电路进入校准功能,当开关打到下端时电路进入正常计时功能。
2.4整点报时
分别用2个或非门接到分和秒的各输出个节点处,再用一个与非门与报时灯,当输出同时为零时,即整点时,报时灯就亮了,起到报时功能。本实验使用LED部分工作在EWB仿真软件上进行。对于电路的调试应该分为几个部分,分别对电路各个部分的功能都进行调试,之后,每连接一部分都要调试一次。
12小时制任意点定时数字闹钟设计方案
数字钟

摘要数字钟已经成为我们生活中不可或缺的必需品,人们需要随时了解时间来安排自己的工作、学习等生活作息。
设计一款数字钟对于电子信息专业也是一次很好的理论结合实际炼。
数字钟经振荡器、计数器、译码和显示电路准确地将时间“时”“分”“秒”用数字的方式显示出来,并且需要校正电路使其准确工作,还可以有定时和报时功能。
研究数字钟及扩大其应用,有着非常现实的意义。
本文在Multisim基础上设计的数字钟,是由数字集成电路构成、用数码管显示。
关键词:数字钟,振荡器,计数器,译码显示,MultisimABSTRACTDigital clock has become an indispensable necessity in our lives. People need to keep abreast of time to arrange their own work and learning lifestyle. The design of electronic information for a digital clock is also a very good professional to integrate theory with practical exercises.Digital clock, oscillator,counter, decoding and display circuit,which accuratly time “when” “the minute” “the second” with the digital way,demonstrate that and need the compensating circuit to cause its accurate work, but may also have fixed time and reports time the function. The research for digital clock and its application expand, have a very realistic significance. The digital clock which is designed in the Multisim foundation, is by the digital integrated circuit constitution and demonstrated with the nixietubeKey words:digital clock, oscillator, counter, decoding display, Multisim目录第一章前言................................................ 错误!未定义书签。
数字钟说明书

目录引言..............................................................................................错误!未定义书签。
1EDA技术介绍 (2)2Verilog HDL介绍 (3)3QuartusII软件简介 (4)3.1软件介绍 (4)3.2界面介绍 (5)3.2.1代码输入界面 (5)3.2.2功能仿真界面 (5)3.2.3波形仿真界面 (6)4系统总体设计 (7)4.1设计思路 (7)4.2系统设计总体框图 (7)5各模块详细设计 (8)5.1计时模块 (8)5.1.124进制计数器的设计 (8)5.1.260进制分计数器 (9)5.1.260进制秒计数器 (11)5.2校时校分模块设计 (12)5.3报时模块设计 (13)5.4分频模块设计................................................................错误!未定义书签。
5.5显示模块设计 (16)5.6顶层模块设计 (16)6硬件测试 (17)7总结 (19)参考文献 (20)引言电子钟是一种利用数字电路来显示秒、分、时的计时装置,与传统的机械钟相比,它具有走时准确、显示直观、无机械传动装置等优点,因而得到广泛应用。
随着人们生活环境的不断改善和美化,在许多场合可以看到数字电子钟。
20世纪末,电子技术获得了飞速的发展,在其推动下,现代电子产品几乎渗透了社会的各个领域,有力地推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品性能进一步提高,产品更新换代的节奏也越来越快。
电子钟已成为人们日常生活中必不可少的必需品,广泛用于个人家庭以及车站、码头、剧场、办公室等公共场所,给人们的生活、学习、工作、娱乐带来极大的方便。
由于数字集成电技术的发展和采用了先进的石英技术,使数字钟具有走时准确、性能稳定、集成电路有体积小、功耗小、功能多、携带方便等优点,因此在许多电子设备中被广泛使用。
数字电子钟讲解
电子制作实训报告题目:数字电子钟班级:09电信姓名:苏欣欣指导教师:赵欣湖北轻工职业技术学院完成日期:2011年4月16日目录第一章概述 3第二章数字电子钟的电路原理 4 第三章电路调试与制作12第四章总结与体会12第五章附录13第一章概述数字钟是采用数字电路实现对.时,分,秒.数字显示的计时装置,广泛用于个人家庭,车站, 码头办公室等公共场所,成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,运运超过老式钟表, 钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。
诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、自动起闭路灯、定时开关烘箱、通断动力设备、甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。
因此,研究数字钟及扩大其应用,有着非常现实的意义。
虽然市场上已有现成的数字集成电路芯片出售,价格便宜,使用方便,这里所制作的数字电子可以随意设置时,分的输出,是数字电子中具有体积小、耗电省、计时准确、性能稳定、维护方便等优点。
设计目的(1)加强对电子制作的认识,充分掌握和理解设计个部分的工作原理、设计过程、选择芯片器件、电路的焊接与调试等多项知识。
(2)把理论知识与实践相结合,充分发挥个人与团队协作能力,并在实践中锻炼。
(3)提高利用已学知识分析和解决问题的能力。
(4)提高实践动手能力。
第二章数字电子钟的电路原理数字电子钟的设计与制作主要包括:数码显示电路、计数器与校时电路、时基电路和闹铃报时电路四个部分。
1.数码显示电路译码和数码显示电路是将数字钟的计时状态直观清晰地反映出来。
显示器件选用FTTL-655SB双阴极显示屏组。
在计数电路输出信号的驱动下,显示出清晰的数字符号。
2.计数器电路LM8560是一种大规模时钟集成电路它与双阴极显示屏组可以制成数字钟钟控电路。
3.校时电路数字钟电路由于秒信号的精确性和稳定性不可能做到完全准确无误,时基电路的误差会累积;又因外部环境对电路的影响,设计产品会产生走时误差的现象。
数电课程设计数字电子钟报告
数字电子技术课程设计报告题目:数字钟的设计与制作时间:09-10学年第二学期18-19周院校:武汉纺织大学班级:测控081组员:夏亦冰李艳飞田传雪吴哲伦数字电子技术课程设计报告一.设计目的数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。
数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。
因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.二.实现功能1.要求内容1)时以24为周期2)分和秒以60为周期3)能显示时、分、秒4)具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间2. 发挥内容1)星期的显示2)计时过程具有报时功能三.元器件1.洞洞板2块2.0.47uF电容1个3.100nF电容1个4.共阴八段数码管7个5.网络线10米6.CD4511集成块7块7.CD4060集成块1块8.74HC390集成块4块9.74HC51集成块1块10.74HC00集成块4块11.74HC30集成块1块12.10MΩ电阻5个13.74HC00集成块4块14.L7805三端稳压管1个15.30pF瓷片电容2个16.9V电池1块17.单刀双掷开关2个18.单刀单置开关1个19.74HC10集成块1块各个芯片引脚图1.CD74HC3902.L7805稳压管3.CD4060 4.CD4511 5.74HC10 6.74HC307.74HC518.74HC00四、原理框图1.数字钟的构成数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。
由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ 时间信号必须做到准确稳定。
语音报时的电子时钟的设计【文献综述】
文献综述电气工程及其自动化语音报时的电子时钟的设计前言:在当今繁忙的工作与生活中,时间与我们每一个人都有着非常密切的关系,每个人都受到时间的影响,为了更好的利用我们自己的时间,我们必须对时间有一个度量,因此产生了钟表。
电子钟是采用电子电路实现对时、分、秒进行数字显示的计时装置,广泛应用于个人家庭,车站,码头办公室等公共场合,成为人们日常生活中必不可少的必需品。
由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,远远超过老式钟表,钟表的数字化给人们生产带来了极大的方便,诸如定时自动报警、0按时自动打铃、定时广播、自动启闭路灯、定时开关烘箱、通断动力设备、甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的,因此,研究数字钟及扩大其应用,有着非常现实的意义。
正文:电子时钟在我们日常生活中可以说是非常常见的,它的应用范围很广,当然我们既然知道他的用途之后,也要知道他是怎么来的,当然要做一个电子时钟可以有很多的方法。
1基于EDA仿真技术的电子时钟的设计EDA技术是将传统的“电路设计——硬件搭试——调试焊接”模式变为“功能设计——软件模拟——编程下载”方式,设计人员只需一台微机和相应的开发工具即可研制出各种功能电路。
通过EDA设计的数字钟可以实现3个功能:计时,整点报时以及重置时间,因此有3个子模块:计时、报时、重置时间。
计时模块分为秒计时器,分计时器以及整点报时模块,时计时器和星期计时器。
通过相应的仿真程序可以得到相应的仿真波形。
通过对置数信号的相应输入赋值可以实现。
这种电子系统设计技术采用自顶向下分层次,模块化设计方法,先化整为零,再优化综合,灵活通用,已成为研制,开发数字系统最理想的选择,是现代电子电路设计方法的一个趋势,体现了硬件设计向软件方向发展的新道路。
2实用多功能电子时钟的设计一种以AT89C51单片机为核心的实用多功能电子时钟,该时钟具有年、月、日、星期、时、秒显示和整点音乐报时及定时闹钟等功能。
数字电子钟
引言数字电子钟是采用数字电路实现对时,分,秒数字显示的计时装置。
数字钟是人们生活中不可少的用品,随处可见,如车站,码头,剧院,办公室等公众场合,可以说给人们的生活,工作,娱乐带来不少方便,又因为数字集成电路的发展采用了先进的石英技术,使数字钟具有走时准确,性能稳定,携带方便等优点。
虽然现在市场上又现成的数字钟集成电路芯片卖,但这里所写的自制电子钟可以满足一些特殊需要,列如可以随意设置时,分,秒的输出,改变显示数字的大小等。
又因为现在科技使得集成电路技术发展迅速,尤其是中规模集成电路技术的发展,使电子钟变得更加体积小,省电,计时准确,因此,在这里设计制作一个数字电子钟有着一定的意义,同时也兼顾了我们在学校所学的数字电路知识。
关键词:数字电子钟走时准确设计制作目录述论一.数字电路基本组成框图二.组成部分及各部分作用2.1 单元电路2.1.1 振荡电路2.1.2 时分秒显示电路2.1.3 译码显示电路2.1. 4 校时电路2.2 进制电路2.3 基本逻辑门电路三.电子钟触发器四.脉冲信号的产生五.调试六.结论七.参考文献述论多功能数字电子钟是由晶体振荡器、计数器、译码和数码显示电路、校时电路等组成。
该电子钟可以满足使用者的一些特殊要求,输出方式灵活,如可以随意设置时、分、秒的输出,改变显示数字的大小等等。
并且由于集成电路技术的发展,特别是MOS集成电路技术的发展,使数字电子钟具有体积小、耗电省、计时准确、性能稳定、维护方便等优点。
此次设计运用了学院中所学的数电、模电等知识,利用元器件等工作原理,制成了具有校时功能的数字电子钟。
电路主要采用中规模CMOS集成电路.本系统的设计电路由脉冲逻辑电路模块、时钟脉冲模块、电源模块、时钟译码显示电路模块、校时模块等部分组成。
采用电池作电源,采用低功耗的CMOS芯片及液晶显示器,有效的解决了功耗问题,能更好地为人们的生活带来便利。
一数字电子钟的基本组成框图二组成部分及各部分作用数字钟是一个将‚时‛、‚分‛、‚秒’’显示于人的视觉器官的计时装置。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
目录
一、任务要求 (1)
二、设计方法 (1)
三、设计过程 (1)
四、软件介绍 (3)
五、原理图与仿真结果 (4)
六、调试过程 (6)
七、实习体会 (7)
八、参考文献 (7)
九、元器件及功能介绍 (8)
一、任务要求
设计并制作一台能显示小时、分、秒的数字钟。
具体要求如下:
1、完成带时、分、秒显示的24h计时功能;
2、能完成整点报时功能,要求当数字钟的分和秒计数器计到59min52s时,驱动音响电路,四高一低,最后一声高声结束,整点时间到;
3、完成对“时”和“分”的校时,并能对秒计数器清零。
二、设计方法
该数字钟由振荡器、分频器、秒计数器、分计数器、小时计数器、校时电路、报时电路和显示电路等几部分组成。
秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现。
将标准秒脉冲信号送入“秒计数器”,该计数器采用60进制计时器。
每累计60s发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。
“分计数器”业采用60进制计数器,每累计60min,发出一个“时脉冲”信号,该信号将被送到“时计数器”。
“时计数器”采用24进制计数器,可实现对一天24h的累计。
整点报时电路是根据计时系统输出状态产生一个脉冲信号,然后去触发音频发声器实现报时。
校时电路是用来对“时”、“分”显示数字进行校对调整。
计数器清零是对“秒计数器”进行清零。
其组成框图如图1所示。
图1 数字钟组成框图
三、设计过程
1、秒、分、时计数器电路设计
秒、分计数器为60进制计数器,小时计数器为24进制计数器。
实现这两种模数的计数器采用中规模集成计数器74LS160,分两级构成。
下面讨论60和24进制计数器的电路构成
和工作原理。
(1)60进制计数器
由74LS160构成的60进制计数器如图2所示。
将一片74LS160设置成10进制加法计数器,另一片设置成6进制加法计数器。
两片74LS160按同步置数发串接而成。
秒计数器的十位和个位,输出脉冲除用作自身清零外,同时还作为分计数器的输入脉冲。
图2电路,既可以作为秒计数器,业可作为分计数器。
(2)24进制计数器
同理当个位计数状态为Q
3Q
2
Q
1
Q
=0011,十位计数器状态为Q
3
Q
2
Q
1
Q
=0010时,要求计数器规
零。
通过把个位Q
0Q
1
、十位Q
1
进入与非门后的信号送到个位、十位计数器的置数端,使计数
器清零,从而构成24进制计数器,如图3所示。
图2 60进制计数器
图3 24进制计数器
2、校时电路
校时电路时数字钟不可缺少的部分,每当数字钟显示与实际时间不符时,需要根据标准时间进行校时。
简单有效的校时电路如图4所示。
该电路针对分计时脉冲和时计时脉冲进行控制,达到校时的目的。
控制后对应的分计时脉冲位CM,时计时脉冲位CH。
或非门的输出和与门的输出接入一个或门来控制分计数器脉冲输入端。
脉冲信号置1时,正常工作;置0时,实现对分的校对,每来一个上升沿,分计数器就向上加一进行校时。
图4 校时电路
3、整点报时电路
一般时钟都应具备整点报时电路功能,即在时间出现整点前数秒内,数字钟会自动报时,
以示提醒。
根据要求,电路应在整点前10秒钟内开始整点报时,即当时间在59分50秒到59分59秒期间时,报时电路报时控制信号。
当数字钟的分和秒计数器计到59min51s时,驱动音响电路,四高一低,最后59min59s一声高声结束,整点时间到。
高声接入1024Hz的高频信号,低声加入512Hz的低频信号给以控制。
图5 报时电路
四、软件介绍
Max+plus II是Altera公司提供的第三代PLD开发系统。
Altera是世界上最大可编程逻
辑器件的供应商之一。
Max+plus II界面友好,使用便捷,在Max+plus II上可以完成设计输入、元件适配、时序仿真和功能仿真、编程下载整个流程。
主要特点介绍如下。
1、开放的界面
Max+plus II支持Cadence,Exemplarlogic,Mentor Graphics,Synplicty,Viewlogic和其他公司所提供的EDA工具接口。
2、与结构无关
Max+plus II系统的核心Complier支持Altera公司的FLEX10K、FLEX8000、FLEX6000、MAX9000、MAX7000、MAX5000和Classic可编程逻辑器件,提供了世界上唯一真正与结构无关的可编程逻辑设计环境。
使用者无需精通器件内部的复杂结构,只需用自己熟悉的设计输入工具,如原理图或硬件描述语言进行设计。
Max+plus II将这些设计转换为目标结构所需求的格式,设计处理一般在数分钟内完成。
3、完成集成化
Max+plus II的设计输入、处理与校验功能全部集成在统一的开发环境下,这样可以加快动态调试、缩短开发周期。
4、丰富的设计库
Max+plus II提供丰富的库单元供设计者调用,其中包括74系列的全部器件和多种特殊的逻辑功能(Macro-Function)以及新型的参数化的兆功能(Mage-Function)模块库。
Max+plus II软件还允许设计人员添加自己认为有价值的宏功能模块,充分利用这些逻辑功能模块,可大大减少设计工作量。
5、模块工具化
设计人员可以从各种设计输入、处理和校验选项中进行选择从而是使设计环境用户化。
6、硬件描述语言
Max+plus II软件支持各种硬件描述语言(HDL)设计输入选项,包括VHDL、VerilogHDL
和Altera自己的硬件描述语言ADHL。
五、原理图与仿真结果
原理图如下:
仿真结果如下:
在秒计数器输入端cp加入时钟脉冲信号,进行仿真。
六、调试过程
七、实习体会
通过这次设计,进一步加深了对EDA的了解,让我对它有了更加浓厚的兴趣。
特别是当每一个子模块编写调试成功时,心里特别的开心。
在此次的数字钟设计过程中,更进一步地熟悉了芯片的结构及掌握了各芯片的工作原理和其具体的使用方法。
在连接二十四进制,六十进制的进位及接法中,要求熟悉逻辑电路及其芯片各引脚的功能,那么在电路出错时便能准确地找出错误所在并及时纠正了。
在此过程,遇到了不少问题,特别是各元件之间的连接总是有错误,在细心的检查下,在设计电路的连接图中出错的主要原因都是接线和芯片的接触不良以及接线的错误所引起的,排除困难后,程序编译就通过了,心里终于舒了一口气。
在波形仿真时,也遇到了一点困难,想要的结果不能在波形上得到正确的显示,在设定输入的时钟信号后,数字钟开始计数,但是始终看不到秒、分、小时的循环计数。
后来,在数十次的调试之后,才发现是因为输入的时钟信号说太短了。
经过屡次调试,终于找到了比较合适的输入数值。
总的来说,通过本次课设,我不仅学到了关于EDA的许多专业知识,而且强化了自己原有的知识体系也扩展自己的思维。
通过思考、发问、自己解惑并动手、改进的过程,才能真正的完成课题。
这次设计的数字钟还是比较成功的,有点小小的成就感,终于觉得平时所学的知识有了实用的价值,达到了理论与实际相结合的目的,不仅学到了不少知识,而且锻炼了自己的能力,使自己对以后的路有了更加清楚的认识,同时,对未来有了更多的信心。
八、参考文献
1、康华光电子技术基础——数字部分(第四版)北京:高等教育出版社,2000
2、阎石数字电子技术基础(第四版)北京:高等教育出版社,1998
3、何小艇电子系统设计杭州:浙江大学出版社,2001
4、赵立民可编程逻辑与数字系统设计北京:机械工业出版社,2004
5、Altera Corporation Data Book,1996
九、元器件及功能介绍
所用元器件:直流电源、或门、与门、非门、与非门、74LS160计数器
74LS160 是一个具有异步清零、同步置数、可以保持状态不变的十进制上升沿计数器,功能表如下:
表1 74ls160功能表
管脚结构如下:
Q0 Q1 Q2 Q3 C
S1
S274LS160
CP D0 D1 D2 D3LD R D
课程名称:EDA课程设计
设计题目:报时式数字钟
院系:电气信息工程学院
专业:电子信息科学与技术
年级: 10-2
姓名:管玉飞
学号: 201016040204
2012 年 5 月友情提示:本资料代表个人观点,如有帮助请下载,谢谢您的浏览!。