微机原理课后题答案(5-7章)

合集下载

微机原理课后习题参考答案

微机原理课后习题参考答案

微机原理课后习题参考答案第1部分微型计算机基础知识1.1 微处理器、微型计算机和微型计算机系统三者之间有什么不同?【解】微处理器:指计算机内部对数据进行处理并对处理过程进行控制的部件,伴随着大规模集成电路技术的迅速发展,芯片集成密度越来越高,CPU可以集成在一个半导体芯片上,这种具有中央处理器功能的大规模集成电路器件,被统称为“微处理器”。

微型计算机:简称“微型机”、“微机”,也称“微电脑”。

由大规模集成电路组成的、体积较小的电子计算机。

由微处理机(核心)、存储片、输入和输出片、系统总线等组成。

特点是体积小、灵活性大、价格便宜、使用方便。

微型计算机系统:简称“微机系统”。

由微型计算机、显示器、输入输出设备、电源及控制面板等组成的计算机系统。

配有操作系统、高级语言和多种工具性软件等。

1.2 CPU在内部结构上由哪几部分组成?CPU应该具备哪些主要功能?【解】CPU在内部结构上由运算器、控制器、寄存器阵列和内部总线等各部分构成,其主要功能是完成各种算数及逻辑运算,并实现对整个微型计算机控制,为此,其内部又必须具备传递和暂存数据的功能。

1.3 微型计算机采用总线结构有什么优点?【解】①简化了系统结构,便于系统设计制造;②大大减少了连线数目,便于布线,减小体积,提高系统的可靠性;③便于接口设计,所有与总线连接的设备均采用类似的接口;④便于系统的扩充、更新与灵活配置,易于实现系统的模块化;⑤便于设备的软件设计,所有接口的软件就是对不同的口地址进行操作;⑥便于故障诊断和维修,同时也降低了成本。

总线的逻辑电路有些是三态的,即输出电平有三种状态:逻辑“0”,逻辑“1”和“高阻”态。

1.4计算机总线有哪些,分别是什么?【解】总线按其信号线上传输的信息性质可分为三组:①数据总线,一般情况下是双向总线;②地址总线,单向总线,是微处理器或其他主设备发出的地址信号线;③ 控制总线,微处理器与存储器或接口等之间1.5 数据总线和地址总线在结构上有什么不同之处?如果一个系统的数据和地址合用一套总线或者合用部分总线,那么要靠什么来区分地址和数据?【解】数据总线(DB)为双向结构,数据在CPU与存储器或I/O 接口之间的传送是双向的,(数据既可以读也可以写),其宽度通常与微处理器的字长相同。

微机原理课后习题答案

微机原理课后习题答案

第二章1.8086CPU由哪两部分组成?它们的主要功能是什么?8086CPU由总线接口部件BIU和指令执行部件EU组成,BIU和EU的操作是并行的。

总线接口部件BIU的功能:地址形成、取指令、指令排队、读/写操作数和总线控制。

所有与外部的操作由其完成。

指令执行部件EU的功能:指令译码,执行指令。

2.8086CPU中有哪些寄存器?各有什么用途?8086CPU的寄存器有通用寄存器组、指针和变址寄存器、段寄存器、指令指针寄存器及标志位寄存器PSW。

4个16位通用寄存器,它们分别是AX,BX,CX,DX,用以存放16位数据或地址。

也可分为8个8位寄存器来使用,低8位是AL、BL、CL、DL,高8位是AH、BH、CH、DH,只能存放8位数据,不能存放地址。

指针和变址寄存器存放的内容是某一段内地址偏移量,用来形成操作数地址,主要在堆栈操作和变址运算中使用。

段寄存器给出相应逻辑段的首地址,称为“段基址”。

段基址与段内偏移地址结合形成20位物理地址。

指令指针寄存器用来存放将要执行的下一条指令在现行代码中的偏移地址。

16位标志寄存器PSW用来存放运算结果的特征,常用作后续条件转移指令的转移控制条件。

5.要完成下述运算或控制,用什么标志位判断?其值是什么?⑴比较两数是否相等?将两数相减,当全零标志位ZF=1时,说明两数相等,当ZF=0时,两数不等。

⑵两数运算后结果是正数还是负数?用符号标志位SF来判断,SF=1,为负数;SF=0,为正数。

⑶两数相加后是否溢出?用溢出标志位来判断,OF=1,产生溢出;OF=0,没有溢出。

⑷采用偶校验方式。

判定是否要补“1”?用奇偶校验标志位判断,有偶数个“1”时,PF=1,不需要补“1”;有奇数个“1”时,PF=0,需要补“1”。

(5)两数相减后比较大小?●ZF=1时,说明两数是相等的;●ZF=0时:无符号数时,CF=0,被减数大;CF=1,被减数小。

带符号数时,SF=OF=0或SF=OF=1,被减数大;SF=1,OF=0或SF=0,OF1,被减数小。

微机原理第7章练习题及答案

微机原理第7章练习题及答案

第7章输入/输出与中断一、自测练习题㈠选择题1.一微机系统有10根地址线用于I/O端口寻址,因而具有I/O空间的范围是( )字节。

A) 1024 B) 10K C) 0.5M D) 1M2.8086CPU读/写一次存储器或I/O端口所需的时间称为一个( )。

A) 总线周期 B) 指令周期 C) 时钟周期 D) 基本指令执行时间3.微型计算机的输入/输出有三种不同的控制方法,其中以( )控制的输入/输出是微机进行I/O的一种最主要的控制方式。

A) 程序控制 B) 中断控制C) DMA控制D) 以上均可4.程序查询I/O方式的工作流程是按( )的次序完成一个字符的传输。

A) 写数据端口,读/写控制端口B) 读状态端口,读/写数据端口C) 写控制端口,读状态端口,写数据端口D) 随I/O接口的具体要求而定5.在CPU与外设的I/O传送控制方式中,效率高、实时性强的方式是( )。

A) 同步传送 B) 查询传送 C) 无条件传送 D) 中断传送6.在CPU与外设的I/O传送控制方式中,传送速度最快的方式是( )。

A) 无条件传送 B) 查询传送 C) 中断传送 D) DMA传递7.用具有两个状态(“0”和“1”态)的一组开关作简单输入设备时,应采用( )传送方式来输入信息。

A) 无条件B) 查询C) 中断D) DMA8.用一组发光二极管作为简单输出设备时,应采用( )传送方式来输出信息。

A) DMA B) 无条件C) 查询D) 中断9.在微机系统中引入中断技术,可以( )。

A) 提高外设速度B) 减轻主存负担C) 提高处理器的效率D) 增加信息交换的精度10.CPU响应中断请求的时刻是在( )。

A) 执行完成正在执行的程序以后 B) 执行完正在执行的指令以后C) 执行完本时钟周期以后D)执行完正在执行的机器周期以后11.8086/8088CPU向应两个硬中断INTR和NMI时,相同的必要条件是( )。

A) 允许中断B) 当前I/O操作执行结束C) 总线空闲D) 当前访问内存操作结束12.在微型计算机系统中,高速外设与内存储器进行批量数据传送时,应采用( )。

微机原理与接口技术答案(含详解)

微机原理与接口技术答案(含详解)

微机原理与接口技术习题课后习题参考答案(含部分详解)第一章(p20)1、参考答案:冯•诺伊曼计算机的设计思想(EDVAC方案:存储程序通用电子计算机方案):①计算机分为计算器、控制器、存储器、输入和输出装置五个部分;②计算机内采用二进制;③将程序存储在计算机内,简称“程序存储”。

其中第三点是冯•诺依曼计算机设计的精华,所以人们又把冯•诺依曼原理叫做程序存储原理,即程序由指令组成并和数据一起存放在存储器中,机器则按程序指定的逻辑顺序把指令从存储器中读出来并逐条执行,从而自动完成程序描述的处理工作。

冯•诺伊曼计算机主要以运算器和控制器为中心,结构框图如下图所示。

2、参考答案:微处理器就是中央处理器CPU,是计算机的核心,单独的CPU不能构成计算机系统;微型计算机由微处理器、主存储器、I/O接口(注意:不是I/O设备)组成;而微型计算机系统除了包括微型计算机外,还有系统软件(即操作系统)、应用软件、外存储器和I/O设备等。

微型计算机系统结构如下图所示。

3、答案略,见p6~74、答案略,见图2,或教材图1-35、答案略,见p12~136、参考答案:由于8086微处理器的地址总线的宽度为20位,所以它可寻址220=1M字节的存储空间;而PentiumII微处理器的地址总线的宽度为36位,所以它可寻址236=64G字节的存储空间。

7、参考答案:①PCI(Peripheral Component Interconnect:外围设备互联),是Intel公司1992年发布486微处理器时推出的32/64位标准总线,数据传输速率位132MB/s,适用于Pentium 微型计算机。

PCI总线是同步且独立于微处理器的具有即插即用(PNP:Plug and play,所谓即插即用,是指当板卡插入系统时,系统会自动对板卡所需资源进行分配,如基地址、中断号等,并自动寻找相应的驱动程序)的特性.PCI总线允许任何微处理器通过桥接口连接到PCI 总线上。

微机原理习题集答案

微机原理习题集答案

第1章 概述1.电子计算机主要由.电子计算机主要由 运算器运算器 、 控制器控制器 、 存储器存储器 、 输入设备输入设备 和 输出设备输出设备 等五部分组成。

等五部分组成。

等五部分组成。

2. 运算器运算器 和 控制器控制器 集成在一块芯片上,被称作CPU CPU。

3.总线按其功能可分.总线按其功能可分 数据总线数据总线 、 地址总线地址总线 和 控制总线控制总线 三种不同类型的总线。

三种不同类型的总线。

4.计算机系统与外部设备之间相互连接的总线称为.计算机系统与外部设备之间相互连接的总线称为 系统总线(或通信总线)系统总线(或通信总线) ;用于连接微型机系统内各插件板的总线称为系统内总线(板级总线) ; CPU 内部连接各寄存器及运算部件之间的总线称为内部连接各寄存器及运算部件之间的总线称为 内部总线内部总线 。

5.迄今为止电子计算机所共同遵循的工作原理是迄今为止电子计算机所共同遵循的工作原理是 程序存储程序存储 和 程序控制程序控制 的工作原理。

的工作原理。

这种原理又称这种原理又称为 冯·诺依曼型冯·诺依曼型 原理。

原理。

第3章 微处理器及其结构1.8086/8088 CPU 执行指令中所需操作数地址由执行指令中所需操作数地址由 EU EU EU 计算出计算出计算出 16 16 16 位偏移量部分送位偏移量部分送位偏移量部分送 BIU BIU BIU ,由,由,由 BIU BIU BIU 最后最后形成一个形成一个 20 20 20 位的内存单元物理地址。

位的内存单元物理地址。

2.8086/8088 CPU CPU在总线周期的在总线周期的在总线周期的T1 T1 T1 时刻,用时刻,用时刻,用A19/S6A19/S6A19/S6~~A16/S3 A16/S3 输出输出输出 20 20 20 位地址信息的最高位地址信息的最高位地址信息的最高 4 4 4 位,而在位,而在其他时钟周期,则输出其他时钟周期,则输出 状态状态 信息。

完整版微机原理课后习题参考答案.doc

完整版微机原理课后习题参考答案.doc

完整版微机原理课后习题参考答案.doc2篇微机原理课后习题参考答案(一)微机原理课后习题是帮助学生巩固所学知识,提高学习效果的一种重要方式。

通过解答习题,学生可以检验自己的理解程度和掌握技能,同时也能发现知识的不足之处,以便及时调整学习方法和加强练习。

以下是微机原理课后习题的参考答案,供学生参考:1. 请简述微机的基本组成部分。

答:微机的基本组成部分包括中央处理器(CPU)、内存、输入输出设备和总线。

其中,中央处理器是微机的控制中心,负责数据的处理和指令的执行;内存是用于存储数据和程序的地方,包括随机访问存储器(RAM)和只读存储器(ROM);输入输出设备用于与外部设备进行信息交换,包括键盘、显示器、打印机等;总线是连接中央处理器、内存和输入输出设备的通道,用于数据传输和控制信号传递。

2. 什么是存储器的地址空间?答:存储器的地址空间是计算机可寻址的存储单元的集合。

每个存储单元都有一个唯一的地址,用于在存储器中定位该存储单元。

地址空间的大小决定了计算机可以寻址的最大存储容量。

常见的存储器地址空间包括物理地址空间和逻辑地址空间。

物理地址空间是实际存在的存储单元的集合,由硬件决定;逻辑地址空间是程序员或操作系统所见到的地址空间,它可以比物理地址空间大或小,具体取决于使用的地址转换机制。

3. 简述中央处理器的主要功能。

答:中央处理器的主要功能包括指令的执行和数据的处理。

指令的执行是指根据程序中的指令,按照特定的指令集进行操作,包括数据传输、算术运算、逻辑运算等。

数据的处理是指对输入的数据进行处理,可以进行各种运算和逻辑操作,生成相应的结果。

除了执行指令和处理数据外,中央处理器还负责控制系统的运行,包括控制信号的发出和时序的控制,以确保各个组成部分协调工作。

4. 什么是总线?答:总线是微机中各个组成部分之间进行数据传输和控制信号传递的通道。

它可以看作是计算机内部各个部分之间进行信息交换的公共通道。

总线通常分为数据总线、地址总线和控制总线三种类型。

《微机接口与原理技术》第5章习题及参考解答

《微机接口与原理技术》第5章习题及参考解答

《微机接口与原理技术》第5章习题及参考解答1.计算机的存储器采用分级存储体系的主要目的是(A.便于读写数据B.减小机箱的体积C.便于系统升级D.解决存储容量、价格和存取速度之间的矛盾解D2.在多级存储体系中,Cache─主存结构的作用是解决(问题。

A.主存容量不足B.主存与辅存速度不匹配C.辅存与CPU速度不匹配D.主存与CPU速度不匹配解D3.下列因素中,与Cache的命中率无关的是(A.主存的存取时间B.块的大小C.Cache的组织方式D.Cache的容量解A4.下列说法中不正确的是(A.每个程序的虚地址空间可以远大于实地址空间,也可以远小于实地址空间B.多级存储体系由Cache、主存和虚拟存储器构成C.Cache和虚拟存储器这两种存储器管理策略都利用了程序的局部性原理D.当Cache未命中时,CPU可以直接访问主存,而外存与CPU之间则没有直接通路解B5.下列说法中正确的是(A.虚拟存储器技术提高了计算机的速度B.Cache与主存统一编址,Cache的地址空间是主存地址空间的一部分C.主存都是由易失性的随机读写存储器构成的D.Cache的功能全部由硬件实现解D6.在Cache的地址映射中,若主存中的任意一页均可映射到Cache内的任意一页的位置上,则这种方法称为(A.全相联映射B.直接映射C.组相联映射D.混合映射解A7.在计算机系统中,下列部件都能够存储信息:①主存;②CPU内的通用寄存器;③Cachc;④磁带;⑤磁盘。

按照CPU存取速度排列,由快至慢依次为(其中,内存包括(;属于外存的是(;由半导体材料构成的是(解从快到慢依次为(②、③、①、⑤、④。

其中,内存包括(①和③;属于外存的是(④和⑤;由半导体材料构成的是(①、②、③。

8.什么是SRAM,DRAM,ROM,PROM,EPROM和FLASH解易失性半导体存储器统称为RAM,它分为静态RAM(SRAM和动态RAM(DRAM,用于在程序中保存需要动态改变的数据,或是需要动态加载的程序。

微计算机原理部分习题答案 7章

微计算机原理部分习题答案 7章

习题答案第6、7 章6-2 简述接口电路组成中各部分的作用,并区分什么是接口?什么是端口?答:接口部分功能如下:1.接向CPU部分的功能(1)总线驱动器:用来实现对CPU数据总线速度和驱动能力的匹配。

(2)地址译码器:接收CPU地址总线信号,进行译码,实现对各寄存器(端口)的寻址。

(3)控制逻辑:接收CPU控制总线的读/写等控制信号,以实现对各寄存器(端口)的读/写和时序控制。

2.接向外设部分的功能(1)数据寄存器(缓冲器):包括数据寄存器和输出寄存器。

前者暂存外设送来的数据,以便CPU读取,后者暂存CPU送来的数据,以便外设取走。

(2)控制寄存器:接收存放CPU的各种控制命令(或控制字)及其他信息。

这些控制命令用以设置接口工作方式、工作速度、指定某些参数及引脚功能等。

控制寄存器一般只能写入。

(3)状态寄存器:保存外设的当前信息。

如,忙/闲状态、准备就绪状态等等,以供CPU查询、判断。

以上3个寄存器均可由程序进行读或写。

类似存储器单元,所以又称为可编程序的I/O端口。

通常由系统给它们各分配一个地址码,称作端口地址。

外设必须通过输入或输出接口电路才能于CPU交换信息。

这种电路简称接口。

每个接口电路都需占用CPU的一个或多个I/O端口地址。

如8255A是一种接口,它占用4个端口地址。

6-3 说明CPU对I/O设备采用的两种不同编趾方式的优缺点和访问I/O设备采用的指令有哪些?答:I/O设备两种编趾方法是:1.统一编趾这种编趾方式又叫存储器映象方式,是从存储器空间划出一部分给I/O端口。

每个端口相当于一个存储单元。

优点是指令系统简单,便于掌握,且访问外设的寻址方式多。

缺点是,译码相对复杂。

2.I/O端口单独编趾译码电路相对简单(I/O指令所需地址线相对较少)。

缺点:指令系统相对复杂,且单独的I/O指令寻址方式弱。

访问I/O设备采用的指令是:(1)IN AL,PORT(2)IN AX.PORT(3)IN AL,DX(4)IN AX,DX(5)OUT PORT,AL(6)OUT PORT,AX(7)OUT DX.AL(8)OUT DX,AX6-4说明CPU与I/O设备之间交换数据的控制方式有哪些?比较它们的优缺点?答:CPU与外设之间数据交换的控制方式可归纳为3种:程序控制方式、中断控制方式和直接存储器存取(DMA)方式。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第5章存储器系统一、选择题1.下列(B)不是半导体存储器芯片的性能指标。

A. 存储容量B. 存储结构C. 集成度D. 最大存储时间2.高速缓存由(B)构成。

A. SRAMB. DRAMC. EPROMD. 硬磁盘3.由2K×1bit的芯片组成容量为4K×8bit的存储器需要(D)个存储芯片。

A. 2B. 8C. 32D. 164.安排2764芯片内第一个单元的地址是1000H,则该芯片的最末单元的地址是(D)。

A. 1FFFHB. 17FFHC. 27FFHD. 2FFFH`5.一片容量为8KB的存储芯片,若用其组成1MB内存,需( C )片。

A. 120B. 124C. 128D. 1326.外存储器包括(A B E F )。

A. 软磁盘B. 磁带C. SRAMD. BIOSE. 硬磁盘F. 光盘7.在多级存储体系结构中,Cache-主存结构主要用于解决(D )的问题。

A. 主存容量不足B. 主存与辅存速度不匹配C. 辅存与CPU速度不匹配D. 主存与CPU速度不匹配8.动态RAM的特点之一是(BD )。

A. 能永久保存存入的信息B. 需要刷新电路C. 不需要刷新电路D. 存取速度高于静态RAM[二、填空题1.在分层次的存储系统中,存取速度最快、靠CPU最近且打交道最多的是Cache 存储器,它是由DRAM 类型的芯片构成,而主存储器则是由SRAM 类型的芯片构成。

2.将存储器与系统相连的译码片选方式有线选法、部分地址译码法和全地址译码法。

3.若存储空间的首地址为1000H,存储容量为1K×8、2K×8、4K×8H 和8K×8的存储器所对应的末地址分别为13FFH 、17FFH 、1FFFH 和2FFFH 。

4.微机系统中存储器通常被视为Cache 、主存、辅存三级结构。

三、综合题1.某微机系统中内存的首地址为3000H,末地址为63FFH,求其内存容量。

答:存储区总的单元数为:63FFH-3000H+1=3400H,故总容量13KB。

计算方法:若直接用十六进制表示,则总容量=(3*163+4*162)/1024;/若将地址表示成二进制,则总容量=213B+212B+210B;2.下图为SRAM6116芯片与8088系统总线的连接图。

(1)写出6116芯片的存储容量;(2)分析每片6116所占的内存地址范围。

答:(1)6116芯片的存储容量是2k*8bit(2)第一片6116的内存地址范围是F1000H~F17FFH第二片6116的内存地址范围是F1800H~F1FFFH<3.利用6264芯片,在8088系统总线上实现20000H-23FFFH的内存区域,试画出连接电路图。

答:4.如图所示,IBM-PC/XT计算机扩展槽上与存储器连接的总线信号为20根地址线A19~A0,8根数据线D7~D0以及存储器读写信号MEMR和MEMW。

使用这些信号扩展1片27256(32K×8 EPROM )和1片62256(32K×8 RAM )。

要求EPROM 的起始地址为C8000H ,RAM 紧随其后,使用74LS138(3-8译码器),采用全地址译码方式。

(1。

(2)写出各片存储器的地址范围。

答:地址范围27512:C8000~CFFFFH, 62512:D0000H~D7FFFH5.设某系统中的数据总线宽度为8bit ,地址总线宽度为16bit 。

若采用4K ×4的RAM 芯片组成16KB 的存储系统。

问:(1)共需多少片4K ×4的RAM 芯片这些芯片应分成多少组每组多少片A9 A8 A7 A6 A5 A4 A3 A2 A1 A0D6 D5 D4 D3 D2 D1 D0D7 MEMRMEMW A9 A8 A7 A6 A5 A4 A3 A2 A1 A0D6 D5 D4 D3 D2 D1 D0D7 MEMRMEMW答:共需8片RAM芯片,分成4组,每组2片。

(2)该存储系统至少需要多少根地址总线其中多少根低位地址线用于片内自选(译码)答:至少需要14根地址总线,其中12根低位地址线用于片内自选。

(3)设该存储系统从0000H开始占用一段连续地址空间,试给出每组芯片占用的地址范围。

答:0000~0FFFH 1000~1FFFH 2000~2FFFH 3000~3FFFH;~]%第6章输入输出与中断技术一、单项选择题1.8086CPU在执行IN AL,DX指令时,DX寄存器的内容输出到(A )上。

A. 地址总线B. 数据总线C. 存储器D. 寄存器2.在CPU与外设进行数据传送时,下列(C )方式可提高系统的工作效率。

A. 无条件传送B. 查询传送C. 中断传送D. 前三项均可3.外部设备的端口包括(ABC )。

A. 数据端口B. 状态端口C. 控制端口D. 写保护口4.CPU 在数据线上传输的信息可能是(ABC )。

A. 数据B. 状态C. 命令D. 模拟量、5.PC/XT机对I/O端口的寻址方式有(AF )。

A. 端口直接寻址B. 寄存器寻址C. 基址寻址D. 变址寻址E. 寄存器相对寻址F. DX 间接寻址6.PC机在和I/O端口输入输出数据时,I/O数据须经(AE )传送。

A. ALB. BLC. CLD. DLE. AXF. BXG. CXH. DX7.程序查询I/O的流程总是按(B )的次序完成一个字符的传输。

A. 写数据端口,读/写控制端口B.读状态端口,读/写数据端口C. 写控制端口,读/写状态端口D. 随I/O接口的具体要求而定。

8.在CPU与外设之间设计接口电路的目的主要有(ABCD)。

A. 解决驱动能力问题B. 控制数据传输速度'C. 完成数据形式转换D. 负责CPU与外设的联络9.8086CPU工作在总线请求方式时,会让出(D )。

A. 地址总线B. 数据总线C. 地址和数据总线D. 地址、数据和控制总线10.CPU响应INTR引脚上来的中断请求的条件之一是(B )。

A. IF =0B. IF =1C. TF =0D. TF =111.断点中断的中断类型码是(C )。

A. 1B. 2C. 3D. 412.执行指令IRET后弹出堆栈的寄存器先后顺序为(B )。

A. CS、IP、FlagsB. IP、CS、FlagsC. Flags、CS、IPD. Flags、IP、CS&13.若8259A工作在优先级自动循环方式,则IRQ4的中断请求被响应并且服务完毕后,优先权最高的中断源是( B )。

A. IRQ3B. IRQ5C. IRQ0D. IRQ414.PC/XT机中若对从片8259A写入的ICW2是70H,则该8259A芯片的IRQ6的中断类型码是( B )。

A. 75HB. 76HC. 70HD. 1D8H15.PC/XT机中若对从片8259A写入的ICW2是70H,则该8259A芯片的IRQ5的中断矢量存储的地址是( D )。

A. 75HB. 280HC. 300HD. 1D4H16.当向8259A写入的操作命令字OCW2为01100100时,将结束(E )的中断服务。

A. IRQ0B. IRQ1C. IRQ2D. IRQ3E. IRQ4F. IRQ5G. IRQ6H. IRQ717.3片8259A级联起来,可管理(C )级中断。

《A. 24B. 23C. 22D. 20E. 16F. 15二、多项选择题1.在PC机工作过程中,8259A所管理的中断源优先级将发生变化的工作方式有( C D )。

A. 全嵌套工作方式B. 特殊全嵌套方式C. 优先级自动循环方式D. 优先级特殊循环方式2.写入8259A的ICW1为13H,则该8259A芯片的工作方式是(ADE )。

A. 上升沿触发中断请求B. 仅高电平请求中断C. 多片主从方式D. 单片方式E. 初始化写入ICW4F. 初始化不写入ICW43.写入8259A的ICW4为09H,则该8259A芯片的工作方式是(ABD )。

~A. 全嵌套B. 采用8086CPUC. 多片主从方式D. 缓冲方式E. 自动结束中断F. 优先级自动循环4.写入PC/XT机8259A芯片的操作命令字OCW1是36H,则被屏蔽的中断源是(BCEF )。

A. IR0B. IR1C. IR2D. IR3E. IR4F. IR5G. IR6H. IR75.8086CPU响应硬中断NMI和INTR时,相同的条件是(BD )。

A. 允许中断B.当前指令执行结束C. CPU工作在最大模式下D. 不处于DMA操作期间6.7."8.三、判断题1.内部中断的优先权总是高于外部中断。

(×)2.两片8259A级连后可管理16级中断。

(×)3.8259A所管理的中断源中,优先级低的中断源不可能中断优先级高的中断服务子程序。

(×)4.若8259A的中断屏蔽字为00H,则8259A所管理的8级中断全被屏蔽。

(×)5.只要8259A所管理的中断源没有被屏蔽,则任何中断源的中断请求都能得到CPU的响应和服务。

(√)6.在8259A特殊完全嵌套方式中,同级的中断可实现嵌套。

(√)四、填空题1.对I/O端口的编址一般有外设与内存统一编址方式和外设与内存独立编址方式。

PC机采用的是独立编址方式。

#2.在PC系列微机中,I/O指令采用直接寻址方式的I/O端口有256 个。

采用DX间接寻址方式可寻址的I/O端口有64K 个。

3.数据的输入/输出指的是CPU与外设进行数据交换。

4.数据输入/输出的四种方式是无条件传送方式、条件传送方式、中断方式和DMA传送方式。

5.CPU在执行OUT DX,AL指令时,DX 寄存器的内容送到地址总线上,AL 寄存器的内容送到数据总线上。

6.当CPU执行IN AL,DX指令时,IOM/引脚为低电平,RD为低电平,W R为高电平。

7.中断矢量就是中断服务子程序的入口地址,在内存中占有 4 个存储单元,其中低地址存储单元存放的是IP内容,高地址存储单元存放的是CS内容。

8.中断返回指令是IRET ,该指令将堆栈中保存的断点弹出后依次装入IP 寄存器和CS 寄存器中,将堆栈中保存的标志装入Flags 中。

9.CPU响应8259A中断,在引脚INTA上输出2 个负脉冲,在第2 个负脉冲期间读入中断类型码。

10.8086CPU共可管理256 个中断,中断矢量表放在从00000 H地址单元到003FF H地址单元,总共有1K 个字节。

;11.CPU响应中断后将Flags 寄存器入栈保存,然后自动将IF 标志和TF 标志复位。

若要实现中断嵌套,必须在中断服务子程序中执行一条开中断指令。

相关文档
最新文档