IC 封装名词解释(二)

IC 封装名词解释(二)
IC 封装名词解释(二)

1、BGA(ball grid array)

球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的正面装配LSI 芯片,然后用模压树脂或灌封方法进行密封。也称为凸点陈列载体(PAC)。引脚可超过200,是多引脚LSI 用的一种封装。封装本体也可做得比QFP(四侧引脚扁平封装)小。例如,引脚中心距为1.5mm 的360 引脚 BGA 仅为31mm 见方;而引脚中心距为0.5mm 的304 引脚QFP 为40mm 见方。而且BGA 不用担心QFP 那样的引脚变形问题。该封装是美国Motorola 公司开发的,首先在便携式电话等设备中被采用,今后在美国有

可能在个人计算机中普及。最初,BGA 的引脚(凸点)中心距为 1.5mm,引脚数为225。现在也有一些LSI 厂家正在开发500 引脚的BGA。 BGA 的问题是回流焊后的外观检查。现在尚不清楚是否有效的外观检查方法。有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。美国Motorola 公司把用模压树脂密封的封装称为OMPAC,而把灌封方法密封的封装称为

GPAC(见OMPAC 和GPAC)。

2、BQFP(quad flat package with bumper)

带缓冲垫的四侧引脚扁平封装。QFP 封装之一,在封装本体的四个角设置突起(缓冲垫) 以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC 等电路中采用此封装。引脚中心距0.635mm,引脚数从84 到196 左右(见QFP)。

3、碰焊PGA(butt joint pin grid array) 表面贴装型PGA 的别称(见表面贴装型PGA)。

4、C-(ceramic)

表示陶瓷封装的记号。例如,CDIP 表示的是陶瓷DIP。是在实际中经常使用的记号。

5、Cerdip

用玻璃密封的陶瓷双列直插式封装,用于ECL RAM,DSP(数字信号处理器)等电路。带有玻璃窗口的Cerdip 用于紫外线擦除型EPROM 以及内部带有EPROM 的微机电路等。引脚中心距2.54mm,引脚数从8 到42。在japon,此封装表示为DIP-G(G 即玻璃密封的意思)。

6、Cerquad

表面贴装型封装之一,即用下密封的陶瓷QFP,用于封装DSP 等的逻辑LSI 电路。带有窗口的Cerquad 用于封装EPROM 电路。散热性比塑料QFP 好,在自然空冷条件下可容许1. 5~ 2W 的功率。但封装成本比塑料QFP 高3~5 倍。引脚中心距有 1.27mm、0.8mm、0.65mm、 0.5mm、 0.4mm 等多种规格。引脚数从32 到368。

7、CLCC(ceramic leaded chip carrier)

带引脚的陶瓷芯片载体,表面贴装型封装之一,引脚从封装的四个侧面引出,呈丁字形。带有窗口的用于封装紫外线擦除型EPROM 以及带有EPROM 的微机电路等。此封装也称为 QFJ、QFJ-G(见QFJ)。

8、COB(chip on board)

板上芯片封装,是裸芯片贴装技术之一,半导体芯片交接贴装在印刷线路板上,

芯片与基板的电气连接用引线缝合方法实现,芯片与基板的电气连接用引线缝合方法实现,并用树脂覆盖以确保可靠性。虽然COB 是最简单的裸芯片贴装技术,但它的封装密度远不如TAB 和倒片焊技术。

9、DFP(dual flat package)

双侧引脚扁平封装。是SOP 的别称(见SOP)。以前曾有此称法,现在已基本上不用。

10、DIC(dual in-line ceramic package)

陶瓷DIP(含玻璃密封)的别称(见DIP).

11、DIL(dual in-line)

DIP 的别称(见DIP)。欧洲半导体厂家多用此名称。

12、DIP(dual in-line package)

双列直插式封装。插装型封装之一,引脚从封装两侧引出,封装材料有塑料和陶瓷两种。 DIP 是最普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等。引脚中心距2.54mm,引脚数从6 到64。封装宽度通常为15.2mm。有的把宽度为7.52mm 和10.16mm 的封装分别称为skinny DIP 和slim DIP(窄体型DIP)。但多数情况下并不加区分,只简单地统称为DIP。另外,用低熔点玻璃密封的陶瓷DIP 也称为cerdip(见cerdip)。

13、DSO(dual small out-lint)

双侧引脚小外形封装。SOP 的别称(见SOP)。部分半导体厂家采用此名称。

14、DICP(dual tape carrier package)

双侧引脚带载封装。TCP(带载封装)之一。引脚制作在绝缘带上并从封装两侧引出。由于利用的是TAB(自动带载焊接)技术,封装外形非常薄。常用于液晶显示驱动LSI,但多数为定制品。另外,0.5mm 厚的存储器LSI 簿形封装正处于开发阶段。在japon,按照EIAJ(japon电子机械工业)会标准规定,将DICP 命名为DTP。

15、DIP(dual tape carrier package)

同上。japon电子机械工业会标准对DTCP 的命名(见DTCP)。

16、FP(flat package)

扁平封装。表面贴装型封装之一。QFP 或SOP(见QFP 和SOP)的别称。部分半导体厂家采用此名称。

17、flip-chip

倒焊芯片。裸芯片封装技术之一,在LSI 芯片的电极区制作好金属凸点,然后把金属凸点与印刷基板上的电极区进行压焊连接。封装的占有面积基本上与芯片尺寸相同。是所有封装技术中体积最小、最薄的一种。但如果基板的热膨胀系数与LSI 芯片不同,就会在接合处产生反应,从而影响连接的可靠性。因此必须用树脂来加固LSI 芯片,并使用热膨胀系数基本相同的基板材料。18、FQFP(fine pitch quad flat package)

小引脚中心距QFP。通常指引脚中心距小于0.65mm 的QFP(见QFP)。部分导导体厂家采用此名称。

19、CPAC(globe top pad array carrier)

美国Motorola 公司对BGA 的别称(见BGA)。

20、CQFP(quad fiat package with guard ring)

带保护环的四侧引脚扁平封装。塑料QFP 之一,引脚用树脂保护环掩蔽,以防止弯曲变形。在把LSI 组装在印刷基板上之前,从保护环处切断引脚并使其

成为海鸥翼状(L 形状)。这种封装在美国Motorola 公司已批量生产。引脚中心距0.5mm,引脚数最多为208 左右。

21、H-(with heat sink)

表示带散热器的标记。例如,HSOP 表示带散热器的SOP。

22、pin grid array(surface mount type)

表面贴装型PGA。通常PGA 为插装型封装,引脚长约3.4mm。表面贴装型PGA 在封装的底面有陈列状的引脚,其长度从1.5mm 到2.0mm。贴装采用与印刷基板碰焊的方法,因而也称为碰焊PGA。因为引脚中心距只有 1.27mm,比插装型PGA 小一半,所以封装本体可制作得不怎么大,而引脚数比插装型多(250~528),是大规模逻辑LSI 用的封装。封装的基材有多层陶瓷基板和玻璃环氧树脂印刷基数。以多层陶瓷基材制作封装已经实用化。

23、JLCC(J-leaded chip carrier)

J 形引脚芯片载体。指带窗口CLCC 和带窗口的陶瓷QFJ 的别称(见CLCC 和QFJ)。部分半导体厂家采用的名称。

24、LCC(Leadless chip carrier)

无引脚芯片载体。指陶瓷基板的四个侧面只有电极接触而无引脚的表面贴装型封装。是高速和高频IC 用封装,也称为陶瓷QFN 或QFN-C(见QFN)。

25、LGA(land grid array)

触点陈列封装。即在底面制作有阵列状态坦电极触点的封装。装配时插入插座即可。现已实用的有227 触点(1.27mm 中心距)和447 触点(2.54mm 中心距)的陶瓷LGA,应用于高速逻辑 LSI 电路。 LGA 与QFP 相比,能够以比较小的封装容纳更多的输入输出引脚。另外,由于引线的阻抗小,对于高速LSI 是很适用的。但由于插座制作复杂,成本高,现在基本上不怎么使用。预计今后对其需求会有所增加。

26、LOC(lead on chip)

芯片上引线封装。LSI 封装技术之一,引线框架的前端处于芯片上方的一种结构,芯片的中心附近制作有凸焊点,用引线缝合进行电气连接。与原来把引线框架布置在芯片侧面附近的结构相比,在相同大小的封装中容纳的芯片达1mm 左右宽度。

27、LQFP(low profile quad flat package)

薄型QFP。指封装本体厚度为1.4mm 的QFP,是japon电子机械工业会根据制定的新QFP 外形规格所用的名称。

28、L-QUAD

陶瓷QFP 之一。封装基板用氮化铝,基导热率比氧化铝高7~8 倍,具有较好的散热性。封装的框架用氧化铝,芯片用灌封法密封,从而抑制了成本。是为逻辑LSI 开发的一种封装,在自然空冷条件下可容许W3的功率。现已开发出了208 引脚(0.5mm 中心距)和160 引脚 (0.65mm 中心距)的LSI 逻辑用封装,并于1993 年10 月开始投入批量生产。

29、MCM(multi-chip module)

多芯片组件。将多块半导体裸芯片组装在一块布线基板上的一种封装。根据基板材料可分为MCM-L,MCM-C 和MCM-D 三大类。 MCM-L 是使用通常的玻璃环氧树脂多层印刷基板的组件。布线密度不怎么高,成本较低。 MCM-C 是用厚膜技术形成多层布线,以陶瓷(氧化铝或玻璃陶瓷)作为基板的组件,与使用多层陶瓷基板的厚膜混合IC 类似。两者无明显差别。布线密度高于MCM-L。

MCM-D 是用薄膜技术形成多层布线,以陶瓷(氧化铝或氮化铝)或Si、Al 作为基板的组件。布线密谋在三种组件中是最高的,但成本也高。

30、MFP(mini flat package)

小形扁平封装。塑料SOP 或SSOP 的别称(见SOP 和SSOP)。部分半导体厂家采用的名称。

31、MQFP(metric quad flat package)

按照JEDEC(美国联合电子设备委员会)标准对QFP 进行的一种分类。指引脚中心距为 0.65mm、本体厚度为3.8mm~2.0mm 的标准QFP(见QFP)。

32、MQUAD(metal quad)

美国Olin 公司开发的一种QFP 封装。基板与封盖均采用铝材,用粘合剂密封。在自然空冷条件下可容许 2.5W~2.8W 的功率。japon新光电气工业公司于1993 年获得特许开始生产。

33、MSP(mini square package)

QFI 的别称(见QFI),在开发初期多称为MSP。QFI 是japon电子机械工业会规定的名称。

34、OPMAC(over molded pad array carrier)

模压树脂密封凸点陈列载体。美国Motorola 公司对模压树脂密封BGA 采用的名称(见 BGA)。

35、P-(plastic)

表示塑料封装的记号。如PDIP 表示塑料DIP。

36、PAC(pad array carrier)

凸点陈列载体,BGA 的别称(见BGA)。

37、PCLP(printed circuit board leadless package)

印刷电路板无引线封装。japon富士通公司对塑料QFN(塑料LCC)采用的名称(见QFN)。引

脚中心距有0.55mm 和0.4mm 两种规格。目前正处于开发阶段。

38、PFPF(plastic flat package)

塑料扁平封装。塑料QFP 的别称(见QFP)。部分LSI 厂家采用的名称。

39、PGA(pin grid array)

陈列引脚封装。插装型封装之一,其底面的垂直引脚呈陈列状排列。封装基材基本上都采用多层陶瓷基板。在未专门表示出材料名称的情况下,多数为陶瓷PGA,用于高速大规模逻辑 LSI 电路。成本较高。引脚中心距通常为2.54mm,引脚数从64 到447 左右。了为降低成本,封装基材可用玻璃环氧树脂印刷基板代替。也有64~256 引脚的塑料PG A。另外,还有一种引脚中心距为1.27mm 的短引脚表面贴装型PGA(碰焊PGA)。(见表面贴装型PGA)。

40、piggy back

驮载封装。指配有插座的陶瓷封装,形关与DIP、QFP、QFN 相似。在开发带有微机的设备时用于评价程序确认操作。例如,将EPROM 插入插座进行调试。这种封装基本上都是定制品,市场上不怎么流通。

41、PLCC(plastic leaded chip carrier)

带引线的塑料芯片载体。表面贴装型封装之一。引脚从封装的四个侧面引出,呈丁字形,是塑料制品。美国德克萨斯仪器公司首先在64k 位DRAM 和256kDRAM 中采用,现在已经普及用于逻辑LSI、DLD(或程逻辑器件)等电路。引脚中心距1.27mm,引脚数从18 到84。 J 形引脚不易变形,比QFP 容易操作,但焊接

后的外观检查较为困难。 PLCC 与LCC(也称QFN)相似。以前,两者的区别仅在于前者用塑料,后者用陶瓷。但现在已经出现用陶瓷制作的J 形引脚封装和用塑料制作的无引脚封装(标记为塑料LCC、PC LP、P -LCC 等),已经无法分辨。为此,japon电子机械工业会于1988 年决定,把从四侧引出 J 形引脚的封装称为QFJ,把在四侧带有电极凸点的封装称为QFN(见QFJ 和QFN)。

42、P-LCC(plastic teadless chip carrier)(plastic leaded chip currier) 有时候是塑料QFJ 的别称,有时候是QFN(塑料LCC)的别称(见QFJ 和QFN)。部分

LSI 厂家用PLCC 表示带引线封装,用P-LCC 表示无引线封装,以示区别。43、QFH(quad flat high package)

四侧引脚厚体扁平封装。塑料QFP 的一种,为了防止封装本体断裂,QFP 本体制作得较厚(见QFP)。部分半导体厂家采用的名称。

44、QFI(quad flat I-leaded packgac)

四侧I 形引脚扁平封装。表面贴装型封装之一。引脚从封装四个侧面引出,向下呈I 字。也称为MSP(见MSP)。贴装与印刷基板进行碰焊连接。由于引脚无突出部分,贴装占有面积小于QFP。日立制作所为视频模拟IC 开发并使用了这种封装。此外,japon的Motorola 公司的PLL IC 也采用了此种封装。引脚中心距1.27mm,引脚数从18 于68。

45、QFJ(quad flat J-leaded package)

四侧J 形引脚扁平封装。表面贴装封装之一。引脚从封装四个侧面引出,向下呈J 字形。是japon电子机械工业会规定的名称。引脚中心距1.27mm。

材料有塑料和陶瓷两种。塑料QFJ 多数情况称为PLCC(见PLCC),用于微机、门陈列、 DRAM、ASSP、OTP 等电路。引脚数从18 至84。

陶瓷QFJ 也称为CLCC、JLCC(见CLCC)。带窗口的封装用于紫外线擦除型EPROM 以及带有EPROM 的微机芯片电路。引脚数从32 至84。

46、QFN(quad flat non-leaded package)

四侧无引脚扁平封装。表面贴装型封装之一。现在多称为LCC。QFN 是japon电子机械工业会规定的名称。封装四侧配置有电极触点,由于无引脚,贴装占有面积比QFP 小,高度比QFP 低。但是,当印刷基板与封装之间产生应力时,在电极接触处就不能得到缓解。因此电极触点难于作到QFP 的引脚那样多,一般从14 到100 左右。材料有陶瓷和塑料两种。当有LCC 标记时基本上都是陶瓷QFN。电极触点中心距1.27mm。

塑料QFN 是以玻璃环氧树脂印刷基板基材的一种低成本封装。电极触点中心距除1.27mm 外,还有0.65mm 和0.5mm 两种。这种封装也称为塑料LCC、PCLC、P-LCC 等。

47、QFP(quad flat package)

四侧引脚扁平封装。表面贴装型封装之一,引脚从四个侧面引出呈海鸥翼(L)型。基材有陶瓷、金属和塑料三种。从数量上看,塑料封装占绝大部分。当没有特别表示出材料时,多数情况为塑料QFP。塑料QFP 是最普及的多引脚LSI 封装。不仅用于微处理器,门陈列等数字逻辑LSI 电路,而且也用于VTR 信号处理、音响信号处理等模拟LSI 电路。引脚中心距有1.0mm、0.8mm、 0.65mm、0.5mm、0.4mm、0.3mm 等多种规格。0.65mm 中心距规格中最多引脚数为304。japon将引脚中心距小于0.65mm 的QFP 称为QFP(FP)。但现在japon电子机械工业会对QFP 的外形规格进行了重新评价。在引脚中心距上不加区别,而是根

据封装本体厚度分为 QFP(2.0mm~3.6mm 厚)、LQFP(1.4mm 厚)和TQFP(1.0mm 厚)三种。

另外,有的LSI 厂家把引脚中心距为0.5mm 的QFP 专门称为收缩型QFP 或SQFP、VQFP。但有的厂家把引脚中心距为0.65mm 及0.4mm 的QFP 也称为SQFP,至使名称稍有一些混乱。 QFP 的缺点是,当引脚中心距小于0.65mm 时,引脚容易弯曲。为了防止引脚变形,现已出现了几种改进的QFP 品种。如封装的四个角带有树指缓冲垫的BQFP(见BQFP);带树脂保护环覆盖引脚前端的GQFP(见GQFP);在封装本体里设置测试凸点、放在防止引脚变形的专用夹具里就可进行测试的TPQFP(见TPQFP)。在逻辑LSI 方面,不少开发品和高可靠品都封装在多层陶瓷QFP 里。引脚中心距最小为 0.4mm、引脚数最多为348 的产品也已问世。此外,也有用玻璃密封的陶瓷QFP(见Gerqa d)。

48、QFP(FP)(QFP fine pitch)

小中心距QFP。japon电子机械工业会标准所规定的名称。指引脚中心距为0.55mm、0.4mm 、 0.3mm 等小于0.65mm 的QFP(见QFP)。

49、QIC(quad in-line ceramic package)

陶瓷QFP 的别称。部分半导体厂家采用的名称(见QFP、Cerquad)。

50、QIP(quad in-line plastic package)

塑料QFP 的别称。部分半导体厂家采用的名称(见QFP)。

51、QTCP(quad tape carrier package)

四侧引脚带载封装。TCP 封装之一,在绝缘带上形成引脚并从封装四个侧面引出。是利用 TAB 技术的薄型封装(见TAB、TCP)。

52、QTP(quad tape carrier package)

四侧引脚带载封装。japon电子机械工业会于1993 年4 月对QTCP 所制定的外形规格所用的名称(见TCP)。

53、QUIL(quad in-line)

QUIP 的别称(见QUIP)。

54、QUIP(quad in-line package)

四列引脚直插式封装。引脚从封装两个侧面引出,每隔一根交错向下弯曲成四列。引脚中心距1.27mm,当插入印刷基板时,插入中心距就变成2.5mm。因此可用于标准印刷线路板。是比标准DIP 更小的一种封装。japon电气公司在台式计算机和家电产品等的微机芯片中采用了些种封装。材料有陶瓷和塑料两种。引脚数64。

55、SDIP (shrink dual in-line package)

收缩型DIP。插装型封装之一,形状与DIP 相同,但引脚中心距(1.778mm)小于DIP(2.54 mm),

因而得此称呼。引脚数从14 到90。也有称为SH-DIP 的。材料有陶瓷和塑料两种。

56、SH-DIP(shrink dual in-line package)

同SDIP。部分半导体厂家采用的名称。

57、SIL(single in-line)

SIP 的别称(见SIP)。欧洲半导体厂家多采用SIL 这个名称。

58、SIMM(single in-line memory module)

单列存贮器组件。只在印刷基板的一个侧面附近配有电极的存贮器组件。通常指插入插座的组件。标准SIMM 有中心距为2.54mm 的30 电极和中心距为1.27mm

的72 电极两种规格。在印刷基板的单面或双面装有用SOJ 封装的1 兆位及4 兆位DRAM 的SIMM 已经在个人计算机、工作站等设备中获得广泛应用。至少有30~40%的DRAM 都装配在SIMM 里。

59、SIP(single in-line package)

单列直插式封装。引脚从封装一个侧面引出,排列成一条直线。当装配到印刷基板上时封装呈侧立状。引脚中心距通常为2.54mm,引脚数从2 至23,多数为定制产品。封装的形状各异。也有的把形状与ZIP 相同的封装称为SIP。60、SK-DIP(skinny dual in-line package)

DIP 的一种。指宽度为7.62mm、引脚中心距为2.54mm 的窄体DIP。通常统称为DIP(见 DIP)。

61、SL-DIP(slim dual in-line package)

DIP 的一种。指宽度为10.16mm,引脚中心距为2.54mm 的窄体DIP。通常统称为DIP。

62、SMD(surface mount devices)

表面贴装器件。偶而,有的半导体厂家把SOP 归为SMD(见SOP)。

63、SO(small out-line)

SOP 的别称。世界上很多半导体厂家都采用此别称。(见SOP)。

64、SOI(small out-line I-leaded package)

I 形引脚小外型封装。表面贴装型封装之一。引脚从封装双侧引出向下呈I 字形,中心距 1.27mm。贴装占有面积小于SOP。日立公司在模拟IC(电机驱动用IC)中采用了此封装。引脚数 26。

65、SOIC(small out-line integrated circuit)

SOP 的别称(见SOP)。国外有许多半导体厂家采用此名称。

66、SOJ(Small Out-Line J-Leaded Package)

J 形引脚小外型封装。表面贴装型封装之一。引脚从封装两侧引出向下呈J 字形,故此得名。通常为塑料制品,多数用于DRAM 和SRAM 等存储器LSI 电路,但绝大部分是DRAM。用SO J 封装的DRAM 器件很多都装配在SIMM 上。引脚中心距1.27mm,引脚数从20 至40(见SIMM )。

67、SQL(Small Out-Line L-leaded package)

按照JEDEC(美国联合电子设备工程委员会)标准对SOP 所采用的名称(见SOP)。

68、SONF(Small Out-Line Non-Fin)

无散热片的SOP。与通常的SOP 相同。为了在功率IC 封装中表示无散热片的区别,有意增添了NF(non-fin)标记。部分半导体厂家采用的名称(见SOP)。69、SOF(small Out-Line package)

小外形封装。表面贴装型封装之一,引脚从封装两侧引出呈海鸥翼状(L 字形)。材料有塑料和陶瓷两种。另外也叫SOL 和DFP。

SOP 除了用于存储器LSI 外,也广泛用于规模不太大的ASSP 等电路。在输入输出端子不超过10~40 的领域,SOP 是普及最广的表面贴装封装。引脚中心距1.27mm,引脚数从8 ~44。

另外,引脚中心距小于1.27mm 的SOP 也称为SSOP;装配高度不到1.27mm 的SOP 也称为 TSOP(见SSOP、TSOP)。还有一种带有散热片的SOP。

70、SOW (Small Outline Package(Wide-Jype))

宽体SOP。部分半导体厂家采用的名称。

常用贴片元件封装尺寸图

常用贴片元件封装尺寸图 目录 1 TO-268AA 41 D-7343 2 TO-26 3 D2PAK 42 C-6032 3 TO-263-7 43 B-3528 4 TO-263- 5 44 A-3216 5 TO-263-3 45 SOT883 6 TO-252 DPAK 46 SOT753 7 TO-252-5 47 SOT666 8 TO252-3 48 SOT663 9 2010 49 SOT552-1 10 4020 50 1SOT523 11 0603 51 SOT505-1 12 0805 52 SOT490-SC89 13 01005 53 SOT457 SC74 14 1008 54 SOT428 15 1206 55 SOT416/SC75 16 1210 56 SOT663 SMD 17 1406 57 SOT363 SC706L 18 1812 58 SOT353/sc70 5L 19 1808 59 SOT346/SC59 20 1825 60 SOT343 SMD 21 2010 61 SOT323/SC70-3 SMD 22 2225 62 SOT233 SMD 23 2308 63 SOT-223/TO-261AA SMD 24 2512 64 SOT89/TO243AA SC62 SMD 25 DO-215AB 65 SOT23-8 26 DO-215AA 66 SOT23-6 27 DO-214AC 67 SOT23-5 28 DO-214AB 68 SOT23 29 DO-214AA 69 SOT143/TO253 SMD 30 DO-214 31 DO-213AB 32 DO-213AA 33 SOD123H 34 SOD723 35 SOD523 36 SOD323 37 SOD-123F 38 SOD123 39 SOD110 40 DO-214AC SOD106

集成电路封装考试答案

集成电路封装考试答案 https://www.360docs.net/doc/f514194654.html,work Information Technology Company.2020YEAR

名词解释: 1.集成电路芯片封装: 利用膜技术及微细加工技术,将芯片及其他要素在框架或基板上布置、粘贴固定及连接,引用接线端子并通过可塑性绝缘介质灌装固定,构成整体立体结构的工艺。 2.芯片贴装: 3.是将IC芯片固定于封装基板或引脚架芯 片的承载座上的工艺过程。 4.芯片互联: 5.将芯片与电子封装外壳的I/O引线或基 板上的金属布线焊区相连接。 6.可焊接性: 指动态加热过程中,在基体表面得到一个洁净金属表面,从而使熔融焊料在基体表面形成良好润湿能力。 7.可润湿性: 8.指在焊盘的表面形成一个平坦、均匀 和连续的焊料涂敷层。 9.印制电路板: 10.为覆盖有单层或多层布线的高分子复 合材料基板。 11.气密性封装: 12.是指完全能够防止污染物(液体或固 体)的侵入和腐蚀的封装。 13.可靠性封装: 14.是对封装的可靠性相关参数的测试。 15.T/C测试: 16.即温度循环测试。17.T/S 测试: 18.测试封装体抗热冲击的能力。 19.TH测试: 20.是测试封装在高温潮湿环境下的耐久 性的实验。 21.PC测试: 22.是对封装体抵抗抗潮湿环境能力的测 试。 23.HTS测试: 24.是测试封装体长时间暴露在高温环境 下的耐久性实验。封装产品长时间放置在高温氮气炉中,然后测试它的电路通断情况。 25.Precon测试: 26.模拟包装、运输等过程,测试产品的 可靠性。 27.金线偏移: 28.集成电路元器件常常因为金线偏移量 过大造成相邻的金线相互接触从而产生短 路,造成元器件的缺陷。 29.再流焊: 30.先将微量的铅锡焊膏印刷或滴涂到印 制板的焊盘上,再将片式元器件贴放在印制板表面规定的位置上,最后将贴装好元器件分印制板放在再流焊设备的传送带上。

名词解释

2、对象:是由数据字段(变量)及相关方法所组成的软件包(software bundle) 3、封装:OOP将数据成员(Data Member)和属于此数据的操作方法(operating method),都放在同一个实体(entity)或称对象(object)中,这就是所谓的封装。 4、类:一个类就是一个蓝图或原型,定义了通用于一特定种类的所有对象之变量及方法。 5、多态:在同一个类中可有许多同名的方法,但其参数数量与类型(type)不同,而且运作(operation)过程与回传值(return value)也可能会不同,这种情况称为多态。 6、方法重载:是指调用一个类中具有同名异式方法,但在执行时期(run-time)才根据其参数数量与类型来判断要调用此方法的哪一种operation。 7、包是一种将相关类及接口组织起来的集合体。目的是为了类及接口名称的管理与存取保护。 8、实际参数:等到方法真正要被调用时,才被变量或其他数据所取代,而这些被称为实际参数(actual parameters)。 10、方法覆盖:是Java中解决多态问题的一种方法,是指在继承父类的子类中用与父类同样的方法名,对父类的方法体进行改写。 11、接口:是Java为解决多重继承问题所产生的。接口没有实例。接口内的方法全部是抽象的,可以不加abstract。接口内的字段必须用static与final来修饰。 14、静态成员类:指在一类中被定义且用static修饰的类。 17、匿名类:指没有名称的局部类,常用于事件处理时。 18、构造函数:是一种特殊的方法,其特点是方法名和所在的类名相同,作用是对对象内容做一些初值设置,构造函数可以重载,当New一个类要产生实例时,构造函数被执行。 23、变量:是指一个存储地址,而且有其相关类型。变量有:类变量、实例变量、局部变量、方法参数和构造函数参数,异常处理者参数、数组组件。 24、字段是加修饰符的变量。 25、修饰符:提供了对类、字段及方法的存取控制。 26、类字段:是用static修饰的字段。 27、类方法:是用static修饰的方法。 28、实例字段:是指不用static修饰的字段,可供实例方法使用。 29:实例方法:是指不用static修饰的方法,它可以使用类中所有的字段和方法。 30:静态初始者:是一种可在类加载时,做一些起始操作的一段程序区块,它是由static加上一组大括号所组成。 31:传值调用:若方法的参数之类型为原生类,称为传值调用。 32:传址调用:若方法的参数之类型为参考类,称为传址调用。

名词解释题

第1章名词解释 1、软件开发工具:在高级程序设计语言(第三代语言)的基础上,为提高软件开发的质量和效率,从规划、分析、设计、测试、成文和管理各阶段,对软件开发者提供各种不同程度帮助(支持)的一类广泛的软件。 2、第一代语言:即机器语言,是用0、1组成的二进制字符串书写的程序,用纸带等光电设备或通过控制台上的扳键送入机器,得以存储和执行。 3、第四代语言(4GL):第四代语言的原意是非过程化的程序设计语言。针对以处理过程为中心的第三代语言,它希望通过某些标准处理过程的自动生成,使用户可以只要求做什么,而把具体的执行步骤的安排交给软件自动处理。 4、CASE工具:CASE工具指“计算机辅助软件工程”或“计算机辅助系统工程”,它的基本思想与软件开发工具完全一致,即应用计算机自身处理信息的巨大能力,帮助人们开发复杂的软件或应用系统。 5、所见即所得:“所见即所得”原则力图实现编程工作的可视化,即随时可以看到结果,程序的调整与后果的调整同步进行。 6、需求分析:从用户提出的初始要求出发,经过大量的调查研究,抽象出应用领域中实际的信息需求,设计出在计算机系统内外的、合理的信息流程,并规定软件的功能与性能要求,最后形成严格的、明确的、可供实际开发使用的“软件功能说明书”,这个阶段称为需求分析。 7、总体设计:根据软件功能说明书的要求,完成软件的总体设计,包括整个软件的结构设计、公用数据库文件或数据库的设计、各部分的连接方式及信息交换的标准等。 8、结构设计:所谓结构设计是把软件划分成若干个模块,指定每个模块的功能要求以及它们之间的相互关系。 9、模块测试:根据整体设计时制定的各个模块的设计任务书,对程序员完成的模块进行验收,看它们是否实现了所要求的功能和性能指标。 10、总体测试:每个模块都达到了设计任务书的要求后,还要测试整个系统是否达到了预期的目标,另外还要检查完成的软件与编写的文档是否一致,这个工作成为总体测试。 11、设计工具:设计工具是最具体的,它是指在实现阶段对人们提供帮助的工具,是最直接帮助人们编写与调试软件的工具。 12、分析工具:分析工具主要指用于支持需求分析的工具。它帮助人们认识与表述信息需求和信息流程,从逻辑上明确软件功能与要求。 13、计划工具:计划工具从宏观角度看待软件开发,它不仅从项目管理的角度帮助人们组织与实施项目,而且把有关进度、资源、质量、验收情况等信息管理起来,同时考虑到了项目的反复循环、版本更新,实现了“跨生命周期”的信息管理与共享,为信息和软件重用创造了条件。 14、工具的可靠程度:软件开发工具应具有足够的可靠性,即在各种各样的干扰下仍能保持正常工作,而不致丢失或弄错信息。 第2章名词解释 1、软件危机:指随着软件功能越来越多,规模越来越大,复杂性越来越高,引出一系列问题:软件产品交付拖延、错误多、不可靠、费用增大、不能适应应用变化等,因此怀疑大型软件的复杂性是否超越了人的处理能力。 2、水波效应:因修改程序带来的连带影响。当人们修改程序的某一处时,由于没有充分考虑到这一修改对相关部分带来的影响,结果出现了新的错误。 3、黑箱检验:输入一些信息,通过观察是否能得出预期输出来判断软件是否正确的一种软件测试方法。黑箱检验只能证明程序有错,而不能证明程序没错。 4、模块的凝聚性:模块的功能在逻辑上尽可能的单一化、明确化,最好做到模块与任务的一一对应,即每个模块完成一个任务,反之每一项任务仅由一个模块来完成。这也称为模块的凝聚性。 5、模块间的耦合(耦合性):模块之间的联系及相互影响称为耦合。 6、模块间逻辑耦合:如果模块间传递的是控制信号,则称模块间具有逻辑耦合。 7、(对象的)封装性:把对象的静态属性和相关操作作为一个整体,对外不必公开这些属性与操作。 8、(对象的)遗传性:对象所具有的性质,包括静态属性和动态操作,自然地成为其子类的性质,不必加以重复说明或规定。 9、即插即用程序设计:即插即用程序设计是一种软件开发方法,它的基本思想是用制造硬件的思路来生产软件。一部分人专门生产软件组件,一部分人设计整个软件结构,并且把软件组件插入这个结构,以便迅速完成大型软件的研制

常用元器件封装尺寸大小

封装形式图片国际统一简称 LDCC LGA LQFP PDIP TO5 TO52 TO71 TO71 TO78 PGA Plastic PIN Grid Array 封装形式图片国际统一简称 TSOP Thin Small OUtline Package QFP Quad Flat Package PQFP 100L QFP Quad Flat Package SOT143 SOT220 Thin Shrink Qutline Package uBGA Micro Ball Grid Array uBGA Micro Ball Grid Array PCDIP

PLCC LQFP LQFP 100L TO8 TO92 TO93 T099 EBGA 680L QFP Quad Flat Package TQFP 100L ZIP Zig-Zag Inline Packa SOT223 SOT223 SOT23 SOT23/SOT323 SOT25/SOT353 SOT26/SOT363 FBGA FDIP SOJ

SBGA LBGA 160L PBGA 217L Plastic Ball Grid Array SBGA 192L TSBGA 680L CLCC SC-705L SDIP SIP Single Inline Package SO Small Outline Package SOP EIAJ TYPE II 14L SSOP 16L SSOP SOJ 32L Flat Pack HSOP28 ITO220 ITO3P TO220 TO247

微电子封装必备答案

微电子封装答案 微电子封装 第一章绪论 1、微电子封装技术的发展特点是什么?发展趋势怎样?(P8、9页) 答:特点: (1)微电子封装向高密度和高I/O引脚数发展,引脚由四边引出向面阵排列发展。 (2)微电子封装向表面安装式封装发展,以适合表面安装技术。 (3)从陶瓷封装向塑料封装发展。 (4)从注重发展IC芯片向先发展后道封装再发展芯片转移。 发展趋势: (1)微电子封装具有的I/O引脚数将更多。 (2)微电子封装应具有更高的电性能和热性能。 (3)微电子封装将更轻、更薄、更小。 (4)微电子封装将更便于安装、使用和返修。 (5)微电子封装的可靠性会更高。 (6)微电子封装的性能价格比会更高,而成本却更低,达到物美价廉。 2、微电子封装可以分为哪三个层次(级别)?并简单说明其内容。(P15~18页)答:(1)一级微电子封装技术 把IC芯片封装起来,同时用芯片互连技术连接起来,成为电子元器件或组件。 (2)二级微电子封装技术 这一级封装技术实际上是组装。将上一级各种类型的电子元器件安装到基板上。 (3)三级微电子封装技术 由二级组装的各个插板安装在一个更大的母板上构成,是一种立体组装技术。 3、微电子封装有哪些功能?(P19页) 答:1、电源分配2、信号分配3、散热通道4、机械支撑5、环境保护 4、芯片粘接方法分为哪几类?粘接的介质有何不同(成分)?。(P12页) 答:(1)Au-Si合金共熔法(共晶型) 成分:芯片背面淀积Au层,基板上也要有金属化层(一般为Au或Pd-Ag)。 (2)Pb-Sn合金片焊接法(点锡型) 成分:芯片背面用Au层或Ni层均可,基板导体除Au、Pd-Ag外,也可用Cu (3)导电胶粘接法(点浆型) 成分:导电胶(含银而具有良好导热、导电性能的环氧树脂。) (4)有机树脂基粘接法(点胶型) 成分:有机树脂基(低应力且要必须去除α粒子) 5、简述共晶型芯片固晶机(粘片机)主要组成部分及其功能。 答:系统组成部分: 1 机械传动系统 2 运动控制系统 3 图像识别(PR)系统 4 气动/真空系统 5 温控系统 6、和共晶型相比,点浆型芯片固晶机(粘片机)在各组成部分及其功能的主要不同在哪里?答: 名词解释:取晶、固晶、焊线、塑封、冲筋、点胶

常用电子元件封装、尺寸、规格汇总

常用电子元件封装、尺寸、规格汇总 贴片电阻规格 贴片电阻常见封装有9种,用两种尺寸代码来表示。一种尺寸代码是由4位数字表示的EIA(美国电子工业协会)代码,前两位与后两位分别表示电阻的长与宽,以英寸为单位。我们常说的0603封装就是指英制代码。另一种是米制代码,也由4位数字表示,其单位为毫米。下表列出贴片电阻封装英制和公制的关系及详细的尺寸: 贴片元件的封装 一、零件规格: (a)、零件规格即零件的外形尺寸,SMT发展至今,业界为方便作业,已经形成了一个标准零件系列,各家零件供货商皆是按这一标准制造。 标准零件之尺寸规格有英制与公制两种表示方法,如下表 英制表示法1206 0805 0603 0402 公制表示法3216 2125 1608 1005 含义 L:1.2inch(3.2mm)W:0.6inch(1.6mm) L:0.8inch(2.0mm)W:0.5inch(1.25mm) L:0.6inch(1.6mm)W:0.3inch(0.8mm) L:0.4inch(1.0mm)W:0.2inch(0.5mm) 注: a、L(Length):长度;W(Width):宽度;inch:英寸 b、1inch=25.4mm

(b)、在(1)中未提及零件的厚度,在这一点上因零件不同而有所差异,在生产时应以实际量测为准。 (c)、以上所讲的主要是针对电子产品中用量最大的电阻(排阻)和电容(排容),其它如电感、二极管、晶体管等等因用量较小,且形状也多种多样,在此不作讨论。 (d)、SMT发展至今,随着电子产品集成度的不断提高,标准零件逐步向微型化发展,如今最小的标准零件已经到了0201。 二、常用元件封装 1)电阻: 最为常见的有0805、0603两类,不同的是,它可以以排阻的身份出现,四位、八位都有,具体封装样式可参照MD16仿真版,也可以到设计所内部PCB库查询。 注: ABCD四类型的封装形式则为其具体尺寸,标注形式为L X S X H 1210具体尺寸与电解电容B类3528类型相同 0805具体尺寸:2.0 X 1.25 X 0.5(公制表示法) 1206具体尺寸:3.0 X 1.5 0X 0.5(公制表示法) 2)电阻的命名方法 1、5%精度的命名:RS – 05 K 102 JT 2、1%精度的命名:RS – 05 K 1002 FT R -表示电阻 S -表示功率 0402是1/16W、 0603是1/10W、 0805是1/8W、 1206是1/4W、 1210是1/3W、 1812是1/2W、 2010是3/4W、 2512是1W。 05 -表示尺寸(英寸): 02表示0402、 03表示0603、 05表示0805、 06表示1206、 1210表示1210、 1812表示1812、 10表示1210、 12表示2512。 K -表示温度系数为100PPM。 102 -5%精度阻值表示法: 前两位表示有效数字,第三位表示有多少个零,基本单位是Ω,102=1000Ω=1KΩ。1002 是1%阻值表示法:

半导体名词解释

ACTIVE AREA主动区(工作区) 主动晶体管(ACTIVE FRANSISTOR)被制造的区域即所谓的主动区(active area)在标准之MOS制造过程中ACTIVE AREA是由,一层氮化硅光罩及等接氮化硅蚀刻之后的局部特区氧化(LOCOS OXIDATION)所形成的,而由于利用到局部场氧化之步骤.所以Active AREA 会受到鸟嘴(BIRD’S BEAK)之影响而比原先之氮化硅光罩所定义的区域来得小以长0.6UM 之场区氧化而言大概会有O.5 UM之BIRD'S BEAK存在也就是说ACTIVE AREA比原在之氮化硅光罩定义之区域小O.5UM Acetone丙酮 1.丙碗是有机溶剂的一种,分子式为CH30HCH3 2.性质:无色,具剌激性薄荷臭味之液体 3.用途:在FAB内之用途,主要在于黄光室内正光阻之清洗、擦拭 4﹒毒性:对神经中枢具中度麻醉性,对皮肤粘膜具轻微毒性,长期接触会引起皮肤炎,吸入过量之丙酮蒸气会刺激鼻、眼结膜、咽喉粘膜、甚至引起头痛、念心、呕吐、目眩、意识不明等。 5﹒允许浓度:1000ppm ADI显影后检查 After Developing Inspection之缩写 目的:检查黄光室制程;光阻覆盖→对准→曝光弓显影。发现缺点后,如覆盖不良、显影不良‥‥等即予修改(Rework)﹒以维产品良率、品质。 方法:利用目检、显微镜为之。 AEI蚀刻后检查 1. AEI 即After Etching Inspection,在蚀刻制程光阻去除、前反光阻去除后,分别对产品实施主检或抽样检查。 2. AEI之目的有四: 2-1提高产品良率,避免不良品外流。 2-2达到品质的一致性和制程之重复性。 2-3显示制程能力之指针。 2-4防止异常扩大,节省成本 3. 通常AEI检查出来之不良品,非必要时很少做修改。因为重去氧化层或重长氧化层可能造成组件特性改变可靠性变差、缺点密度增加。生产成本增高,以及良率降低之缺点。Air Shower空气洗尘室 进入洁净室之前,须穿无尘衣,因在外面更衣室之故﹒无尘衣上沽着尘埃,故进洁净室之前﹒须经空气喷洗机将尘埃吹掉。 Alignment对准 目的:在IC的制造过程中,必须经过6至10次左右的对准、曝光来定义电路图案,对准就是要将层层图案精确地定义显像在芯片上面。

IC封装术语(中英文对照)

IC封装术语(中英文对照) 1、SOW(SmallOutlinePackage(Wide-Jype)) 宽体SOP。部分半导体厂家采用的名称。 2、SOF(smallOut-Linepackage) 小外形封装。表面贴装型封装之一,引脚从封装两侧引出呈海鸥翼状(L字形)。材料有塑料和陶瓷两种。另外也叫SOL和DFP。SOP除了用于存储器LSI外,也广泛用于规模不太大的ASSP等电路。在输入输出端子不超过10~40的领域,SOP是普及最广的表面贴装封装。引脚中心距1.27mm,引脚数从8~44。另外,引脚中心距小于1.27mm的SOP也称为SSOP;装配高度不到1.27mm的SOP也称为TSOP(见SSOP、TSOP)。还有一种带有散热片的SOP。 3、SONF(SmallOut-LineNon-Fin) 无散热片的SOP。与通常的SOP相同。为了在功率IC封装中表示无散热片的区别,有意增添了NF(non-fin)标记。部分半导体厂家采用的名称(见SOP)。 4、SQL(SmallOut-LineL-leadedpackage) 按照JEDEC(美国联合电子设备工程委员会)标准对SOP所采用的名称(见SOP)。 5、SOJ(SmallOut-LineJ-LeadedPackage) J形引脚小外型封装。表面贴装型封装之一。引脚从封装两侧引出向下呈J字形,故此得名。通常为塑料制品,多数用于DRAM和SRAM等存储器LSI电路,但绝大部分是DRAM。用SOJ封装的DRAM 器件很多都装配在SIMM上。引脚中心距1.27mm,引脚数从20至40(见SIMM)。 6、SOIC(smallout-lineintegratedcircuit) SOP的别称(见SOP)。国外有许多半导体厂家采用此名称。 7、SOI(smallout-lineI-leadedpackage) I形引脚小外型封装。表面贴装型封装之一。引脚从封装双侧引出向下呈I字形,中心距1.27mm。贴装占有面积小于SOP。日立公司在模拟IC(电机驱动用IC)中采用了此封装。引脚数26。 8、SO(smallout-line) SOP的别称。世界上很多半导体厂家都采用此别称。(见SOP)。 9、SMD(surfacemountdevices) 表面贴装器件。偶而,有的半导体厂家把SOP归为SMD(见SOP)。

常用贴片元件封装尺寸

常用贴片元件封装 1 电阻: 最为常见的有0201、0402、0805、0603、1206、1210、1812、2010、2512几类 1)贴片电阻的封装与尺寸如下表: 英制(mil) 公制(mm) 长(L)(mm) 宽(W)(mm) 高(t)(mm) 0201 0603 0.60±0.05 0.30±0.05 0.23±0.05 0402 1005 1.00±0.10 0.50±0.10 0.30±0.10 0603 1608 1.60±0.15 0.80±0.15 0.40±0.10 0805 2012 2.00±0.20 1.25±0.15 0.50±0.10 1206 3216 3.20±0.20 1.60±0.15 0.55±0.10 1210 3225 3.20±0.20 2.50±0.20 0.55±0.10 1812 4832 4.50±0.20 3.20±0.20 0.55±0.10 2010 5025 5.00±0.20 2.50±0.20 0.55±0.10 2512 6432 6.40±0.20 3.20±0.20 0.55±0.10 2)贴片电阻的封装、功率与电压关系如下表: 英制(mil)公制(mm)额定功率@ 70°C 最大工作电压(V) 0201 0603 1/20W 25 0402 1005 1/16W 50 0603 1608 1/10W 50 0805 2012 1/8W 150 1206 3216 1/4W 200

1210 3225 1/3W 200 1812 4832 1/2W 200 2010 5025 3/4W 200 2512 6432 1W 200 3)贴片电阻的精度与阻值 贴片电阻阻值误差精度有±1%、±2%、±5%、±10%精度, J -表示精度为5%、 F-表示精度为1%。 T -表示编带包装 阻值范围从0R-100M 2电容: 1)贴片电容可分为无极性和有极性两种,容值范围从0.22pF-100uF 无极性电容下述两类封装最为常见,即0805、0603; 英制尺寸公制尺寸长度宽度厚度 0402 1005 1.00±0.05 0.50±0.05 0.50±0.05 0603 1608 1.60±0.10 0.80±0.10 0.80±0.10 0805 2012 2.00±0.20 1.25±0.20 0.70±0.20 1206 3216 3.20±0.30 1.60±0.20 0.70±0.20 1210 3225 3.20±0.30 2.50±0.30 1.25±0.30 1808 4520 4.50±0.40 2.00±0.20 ≤2.00 1812 4532 4.50±0.40 3.20±0.30 ≤2.50 2225 5763 5.70±0.50 6.30±0.50 ≤2.50 3035 7690 7.60±0.50 9.00±0.05 ≤3.00

封装常识常用封装术语解释(终审稿)

封装常识常用封装术语 解释 文稿归稿存档编号:[KKUY-KKIO69-OTM243-OLUI129-G00I-FDQS58-

1、BGA(ballgridarray)球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的正面装配LSI芯片,然后用模压树脂或灌封方法进行密封。也称为凸点陈列载体(PAC)。引脚可超过200,是多引脚LSI用的一种封装。封装本体也可做得比QFP(四侧引脚扁平封装)小。例如,引脚中心距为1.5mm的360引脚BGA仅为31mm见方;而引脚中心距为0.5mm的304引脚QFP为40mm 见方。而且BGA不用担心QFP那样的引脚变形问题。该封装是美国Motorola公司开发的,首先在便携式电话等设备中被采用,今后在美国有可能在个人计算机中普及。最初,BGA的引脚(凸点)中心距为1.5mm,引脚数为225。现在也有一些LSI厂家正在开发500引脚的BGA。BGA的问题是回流焊后的外观检查。现在尚不清楚是否有效的外观检查方法。有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。美国Motorola公司把用模压树脂密封的封装称为OMPAC,而把灌封方法密封的封装称为GPAC(见OMPAC和GPAC)。 2、BQFP(quadflatpackagewithbumper)带缓冲垫的四侧引脚扁平封装。QFP 封装之一,在封装本体的四个角设置突起(缓冲垫)以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC等电路中采用此封装。引脚中心距0.635mm,引脚数从84到196左右(见QFP)。 3、碰焊PGA(buttjointpingridarray)表面贴装型PGA的别称(见表面贴装型PGA)。 4、C-(ceramic)表示陶瓷封装的记号。例如,CDIP表示的是陶瓷DIP。是在实际中经常使用的记号。 5、Cerdip用玻璃密封的陶瓷双列直插式封装,用于ECLRAM,DSP(数字信号处理器)等电路。带有玻璃窗口的

封装测试题目

名词解释:集成电路芯片封装: 芯片贴装: 芯片互联: 可焊接性: 可润湿性 印制电路板: 气密性封装: 可靠性封装: T/C测试: T/S 测试: TH测试: PC测试: HTS测试:Precon测试金线偏移:再流焊:

简答: 1.芯片封装实现了那些功能 2.芯片封装的层次 3.简述封装技术的工艺流程 4.芯片互联技术有哪几种分别解释说明 5.常用的芯片贴装有哪三种请对这三种芯片贴装方法做出简单说明。 6.请说明热压焊和超声焊的工艺原理,并指出优缺点。 7.厚膜技术的概念 8.薄膜制备的技术有哪几种请举例说明。 9.通过厚膜与薄膜技术的比较分析,简述它们各自的优缺点 10.助焊剂的主要成分是什么 11.焊接前为何要前处理: 12.无铅焊料选择的一般要求是什么13.常见的印制电路板有哪几种 14.印制电路板的检测项目包括哪些具体说明电性能试验的内容。 15.软式印制电路板的概念,并说明它的应用领域。 16.表面贴装技术的优点有哪些 17.简述回流焊的基本工艺流程 18.波焊为引脚插入式器件的常见焊接技术,基本工艺步骤是什么 19.涂封的材料主要有哪几种 20.什么是顺形涂封它的基本方法是什么 21.封胶技术有什么作用 22.什么是陶瓷封装优点与缺点 23.画出陶瓷封装的工艺流程框图 24.生胚片刮刀成型的工艺过程 25.什么是塑料封装简述优缺点

26.按塑料封装元器件的横截面结构类型,有哪三种形式 27.解释塑料封装中转移铸膜的工艺方法 28.气密性封装的作用和必要性有哪些 29.气密性封装的材料主要有哪些哪种最好 30.玻璃气密性封装的应用途径和使用范围有哪些 31.请解释产品的可靠性的浴盆曲线(画图) 32.可靠性测试项目有哪些 33.请解释T/C与T/S的区别 34.简述金线偏移的产生原因 35.波峰焊工艺与再流焊的工艺不同点 36.说明翘曲的产生机理和解决办法

IC封装名词解释(4)

IC封装名词解释(4) SL-DIP(slimdualin-linepackage) DIP 的一种。指宽度为10.16mm,引脚中心距为2.54mm 的窄体DIP。通常统称为DIP。SMD(surfacemountdevices) 表面贴装器件。偶而,有的半导体厂家把SOP 归为SMD(见SOP)。SO(smallout- line) SOP 的别称。世界上很多半导体厂家都采用此别称。(见SOP)。SOI(smallout-lineI-leadedpackage) I 形引脚小外型封装。表面贴装型封装之一。引脚从封装双侧引出向下呈I 字形,中心距1.27mm。贴装占有面积小于 SOP。日立公司在模拟IC(电机驱动用IC)中采用了此封装。引脚数26。 SOIC(smallout-lineintegratedcircuit) SOP 的别称(见SOP)。国外有许多半导体厂家采用此名称。SOJ(SmallOut-LineJ-LeadedPackage) J 形引脚小外型封装。表面贴装型封装之一。引脚从封装两侧引出向下呈J 字形,故此得名。通常为塑 料制品,多数用于DRAM 和SRAM 等存储器LSI 电路,但绝大部分是 DRAM。用SOJ 封装的DRAM 器件很多都装配在SIMM 上。引脚中心距 1.27mm,引脚数从20 至40(见SIMM)。SQL(SmallOut-LineL-leadedpackage) 按照JEDEC(美国联合电子设备工程委员会)标准对SOP 所采用的名称(见SOP)。SONF(SmallOut-LineNon-Fin) 无散热片的SOP。与通常的SOP 相同。为了在功率IC 封装中表示无散热片的区别,有意增添了NF(non-fin)标记。部分半导 体厂家采用的名称(见SOP)。 SOF(smallOut-Linepackage) 小外形封装。表面贴装型封装之一,引脚从封装两侧引出呈海鸥翼状(L 字形)。材料有塑料和陶瓷两种。另外也叫SOL 和 DFP。SOP 除了用于存储器LSI 外,也广泛用于规模不太大的ASSP 等电路。 在输入输出端子不超过10~40 的领域,SOP 是普及最广的表面贴装封装。引 脚中心距1.27mm,引脚数从8~44。另外,引脚中心距小于1.27mm 的SOP

IC 封装名词解释

IC 封装名词解释(一) 1、BGA(ball grid array) 球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的正面装配LSI 芯片,然后用模压树脂或灌封方法进行密封。也称为凸点陈列载体(PAC)。引脚可超过200,是多引脚LSI 用的一种封装。 封装本体也可做得比QFP(四侧引脚扁平封装)小。例如,引脚中心距为1.5mm 的360 引脚BGA 仅为31mm 见方;而引脚中心距为0.5mm 的304 引脚QFP 为40mm 见方。而且BGA 不 用担心QFP 那样的引脚变形问题。 该封装是美国Motorola 公司开发的,首先在便携式电话等设备中被采用,今后在美国有可能在个人计算机中普及。最初,BGA 的引脚(凸点)中心距为1.5mm,引脚数为225。现在也有 一些LSI 厂家正在开发500 引脚的BGA。 BGA 的问题是回流焊后的外观检查。现在尚不清楚是否有效的外观检查方法。有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。 美国Motorola 公司把用模压树脂密封的封装称为OMPAC,而把灌封方法密封的封装称为 GPAC(见OMPAC 和GPAC)。 2、BQFP(quad flat package with bumper) 带缓冲垫的四侧引脚扁平封装。QFP 封装之一,在封装本体的四个角设置突起(缓冲垫)以 防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC 等电路中采用 此封装。引脚中心距0.635mm,引脚数从84 到196 左右(见QFP)。 3、碰焊PGA(butt joint pin grid array) 表面贴装型PGA 的别称(见表面贴装型PGA)。 4、C-(ceramic) 表示陶瓷封装的记号。例如,CDIP 表示的是陶瓷DIP。是在实际中经常使用的记号。 5、Cerdip 用玻璃密封的陶瓷双列直插式封装,用于ECL RAM,DSP(数字信号处理器)等电路。带有 玻璃窗口的Cerdip 用于紫外线擦除型EPROM 以及内部带有EPROM 的微机电路等。引脚中心 距2.54mm,引脚数从8 到42。在日本,此封装表示为DIP-G(G 即玻璃密封的意思)。 6、Cerquad 表面贴装型封装之一,即用下密封的陶瓷QFP,用于封装DSP 等的逻辑LSI 电路。带有窗 口的Cerquad 用于封装EPROM 电路。散热性比塑料QFP 好,在自然空冷条件下可容许1.5~ 2W 的功率。但封装成本比塑料QFP 高3~5 倍。引脚中心距有1.27mm、0.8mm、0.65mm、0.5 mm、 0.4mm 等多种规格。引脚数从32 到368。

芯片常用封装及尺寸说明

A、常用芯片封装介绍 来源:互联网作者: 关键字:芯片封装 1、BGA 封装(ball grid array) 球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的正面装配 LSI 芯片,然后用模压树脂或灌封方法进行密封。也称为凸点陈列载体(PAC)。引脚可超过200,是多引脚 LSI 用的一种封装。封装本体也可做得比 QFP(四侧引脚扁平封装)小。例如,引脚中心距为 1.5mm 的360 引脚 BGA 仅为31mm 见方;而引脚中心距为0.5mm 的304 引脚 QFP 为 40mm 见方。而且 BGA 不用担心 QFP 那样的引脚变形问题。该封装是美国 Motorola 公司开发的,首先在便携式电话等设备中被采用,今后在美国有可能在个人计算机中普及。最初,BGA 的引脚(凸点)中心距为 1.5mm,引脚数为225。现在也有一些 LSI 厂家正在开发500 引脚的 BGA。 BGA 的问题是回流焊后的外观检查。 现在尚不清楚是否有效的外观检查方法。有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。美国 Motorola 公司把用模压树脂密封的封装称为 OMPAC,而把灌封方法密封的封装称为 GPAC(见 OMPAC 和 GPAC)。 2、BQFP 封装(quad flat package with bumper) 带缓冲垫的四侧引脚扁平封装。QFP 封装之一,在封装本体的四个角设置突起(缓冲垫) 以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和 ASIC 等电路中采用此封装。引脚中心距0.635mm,引脚数从84 到196 左右(见 QFP)。

封装测试题目

名词解释: 再流焊:集成电路芯片封装: 芯片贴装: 芯片互联: 可焊接性: 可润湿性 印制电路板: 气密性封装: 可靠性封装: T/C测试: T/S 测试: TH测试: PC测试: HTS测试: Precon测试 金线偏移:

简答: 1.芯片封装实现了那些功能 2.芯片封装的层次 3.简述封装技术的工艺流程 4.芯片互联技术有哪几种分别解释说明 5.常用的芯片贴装有哪三种请对这三种芯片 贴装方法做出简单说明。 6.请说明热压焊和超声焊的工艺原理,并指出优缺点。 7.厚膜技术的概念 8.薄膜制备的技术有哪几种请举例说明。 9.通过厚膜与薄膜技术的比较分析,简述它们各自的优缺点 10.助焊剂的主要成分是什么 11.焊接前为何要前处理: 12.无铅焊料选择的一般要求是什么 13.常见的印制电路板有哪几种14.印制电路板的检测项目包括哪些具体说明电性能试验的内容。 15.软式印制电路板的概念,并说明它的应用领域。 16.表面贴装技术的优点有哪些 17.简述回流焊的基本工艺流程 18.波焊为引脚插入式器件的常见焊接技术,基本工艺步骤是什么 19.涂封的材料主要有哪几种 20.什么是顺形涂封它的基本方法是什么 21.封胶技术有什么作用 22.什么是陶瓷封装优点与缺点 23.画出陶瓷封装的工艺流程框图 24.生胚片刮刀成型的工艺过程 25.什么是塑料封装简述优缺点 26.按塑料封装元器件的横截面结构类型,有哪三种形式 27.解释塑料封装中转移铸膜的工艺方法 28.气密性封装的作用和必要性有哪些

29.气密性封装的材料主要有哪些哪种最好 30.玻璃气密性封装的应用途径和使用范围有哪些 31.请解释产品的可靠性的浴盆曲线(画图) 32.可靠性测试项目有哪些 33.请解释T/C与T/S的区别 34.简述金线偏移的产生原因 35.波峰焊工艺与再流焊的工艺不同点 36.说明翘曲的产生机理和解决办法

封装术语

Package Terminology BGA Ball Grid Array CBGA Ceramic Ball Grid Array CDIP Glass-Sealed Ceramic Dual In-Line Package CDIP SB Side-Braze Ceramic Dual In-Line Package CFP Both Formed and Unformed CFP CPGA Ceramic Pin Grid Array CZIP Ceramic Zig-Zag Package Description Description of package type. DFP Dual Flat Package FC/CSP Flip Chip / Chip Scale Package HLQFP Thermally Enhanced Low Profile QFP HQFP Thermally Enhanced Quad Flat Package HSOP Thermally Enhanced Small-Outline Package HTQFP Thermally Enhanced Thin Quad Flat Pack

HTSSOP Thermally Enhanced Thin Shrink Small-Outline Package HVQFP Thermally Enhanced Very Thin Quad Flat Package JEDEC The JEDEC Standard for this package type. JLCC J-Leaded Ceramic or Metal Chip Carrier LCCC Leadless Ceramic Chip Carrier Length The length of the device (in millimeters). LGA Land Grid Array LQFP Low Profile Quad Flat Pack Maximum Height The maximum height above board surface form (in millimeters). PDIP Plastic Dual-In-Line Package PFM Plastic Flange Mount Package Pkg Package designator code used in Texas Instruments part numbers. The link from the Pkg code goes to the package mechanical drawing in PDF format. Each of the PDF files is between 30K and 50K Bytes. Pins The number of pins or terminals on the package. Pitch The distance between the centers of adjacent pins (in millimeters). Preference Code

IC封装名词解释

IC封装名词解释 IC 封装名词解释(一) 1、BGA(ball grid array) 球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用以 代替引脚,在印刷基板的正面装配LSI 芯片,然后用模压树脂或灌封方法进行密封。也称为凸 点陈列载体(PAC)。引脚可超过200,是多引脚LSI 用的一种封装。 封装本体也可做得比QFP(四侧引脚扁平封装)小。例如,引脚中心距为1.5mm 的360 引脚 BGA 仅为31mm 见方;而引脚中心距为0.5mm 的304 引脚QFP 为40mm 见方。而且BGA 不 用担心QFP 那样的引脚变形问题。 该封装是美国Motorola 公司开发的,首先在便携式电话等设备中被采用,今后在美国有可 玻璃窗口的Cerdip 用于紫外线擦除型EPROM 以及内部带有EPROM 的微机电路等。引脚中心 距2.54mm,引脚数从8 到42。在日本,此封装表示为DIP-G(G 即玻璃密封的意思)。 6、Cerquad 表面贴装型封装之一,即用下密封的陶瓷QFP,用于封装DSP 等的逻辑LSI 电路。带有窗 口的Cerquad 用于封装EPROM 电路。散热性比塑料QFP 好,在自然空冷条件下可容许1.5~ 2W 的功率。但封装成本比塑料QFP 高3~5 倍。引脚中心距有1.27mm、0.8mm、0.65mm、0.5mm、0.4mm 等多种规格。引脚数从32 到368。

7、CLCC(ceramic leaded chip carrier) 带引脚的陶瓷芯片载体,表面贴装型封装之一,引脚从封装的四个侧面引出,呈丁字形。 带有窗口的用于封装紫外线擦除型EPROM 以及带有EPROM 的微机电路等。此封装也称为QFJ、QFJ-G(见QFJ)。 8、COB(chip on board) 板上芯片封装,是裸芯片贴装技术之一,半导体芯片交接贴装在印刷线路板上,芯片与基 板的电气连接用引线缝合方法实现,芯片与基板的电气连接用引线缝合方法实现,并用树脂覆 盖以确保可*性。虽然COB 是最简单的裸芯片贴装技术,但它的封装密度远不如TAB 和倒片 双侧引脚小外形封装。SOP 的别称(见SOP)。部分半导体厂家采用此名称。 14、DICP(dual tape carrier package) 双侧引脚带载封装。TCP(带载封装)之一。引脚制作在绝缘带上并从封装两侧引出。由于利 用的是TAB(自动带载焊接)技术,封装外形非常薄。常用于液晶显示驱动LSI,但多数为定制品。另外,0.5mm 厚的存储器LSI 簿形封装正处于开发阶段。在日本,按照EIAJ(日本电子机械工业)会标准规定,将DICP 命名为DTP。

相关文档
最新文档