数字电子技术复习题
数电复习题

答案:
《数字电子技术》复习题
第 8 页 共 21 页
4、已知电路及 CP、A 的波形如图 5(a)(b)所示,设触发器的初态均为“0” ,
试画出输出端 B 和 C 的波形。
答:
5、用 T 触发器和异或门构成的某种电路如图 6(a)所示,在示波器上观察到波 形如图 6(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并 标明 T 的取值。
D、F=A+B C 4、下列图中的逻辑关系正确的是 ( B )
A.Y= A B
B.Y= ABC
C.Y= AB
5、Y (A,B,C, )=∑m(0,1,4,5)逻辑函数的化简式为( C ) A、Y=AB+BC+ABC B、Y=A+B C、Y= B
6、 数制转换: (8F)16 = ( 143 )10= ( 10001111 )2 = ( 217 )8。
答案:T=1, 连线 F CP Q ,图略。 6. 请画出题图电路的 Q0、Q1 的输出波形,假设初始状态皆为 0
1 CP A
Q0
1J C1 1K 1J C1 1K
Q1
CP A Q0
1
Q1
《数字电子技术》复习题
第 9 页 共 21 页
五、设计题 1、请用与非门、或非和非门设计一个故障显示电路,要求: (1)两台电机同时工作时 F1 灯亮 (2)两台电机都有故障时 F2 灯亮 (3)其中一台电机有故障时 F3 灯亮。 解答 令逻辑变量 A、B 表示两台电机的工作状态:正常工作为“1” ,有故障为“0” 。 从题意,可令 F1、F2、F3 分别表示 3 个灯的状态:灯亮“1” ,灯不亮为“0” 。 1.真值表: A B F1 F2 F3 0 0 0 1 0 0 1 0 0 1 1 0 0 0 1 1 1 1 0 0 2. 逻辑表达式:F1= AB F2= A B A B F3= A B+A B =A B= F1 F 2 3.电路图(略) 2、试用 74LS138 和适当门电路实现逻辑函数 L(A、B、C)=∑m(0、2、3、4、 7) 答案:
数字电子技术复习题及参考答案

数字电子技术复习题及参考答案一、单选题1、以下式子中不正确的是()A.1AAB.AAAC.ABABD.1A12、在数字电路中,稳态时三极管一般工作在()状态。
在图示电路中,若ui0,则三极管T(),此时uo=()A.放大,截止,5VB.开关,截止,3.7VC.开关,饱和,0.3VD.开关,截止,5V3、N个变量可以构成()个最小项。
A.NB.2NC、2ND、2N-14、图中电路为TTL门电路,为了使输出等于,选择正确答案()。
A.正确,错误,错误B.正确,错误,正确C.正确,正确,正确D.正确,正确,错误5、TTL门电路输入端悬空时,应视为();(高电平,低电平,不定)。
此时如用万用表测量其电压,读数约为()(3.5V,0V,1.4V)。
A.不定B.高电平,3.5VC.低电平,0VD.高电平,1.4V6、一个64选1的数据选择器有()个选择控制信号输入端。
A.6B.16C.32D.647、设计计数器时应选用()。
A.锁存器B.边沿触发器C.同步触发器D.施密特触发器8、欲将频率为f的正弦波转换成为同频率的矩形脉冲,应选用()。
A.多谐振荡器B.施密特触发器C.单稳态触发器D.T'触发器9、一片64k某8存储容量的只读存储器(ROM),有()。
A.64条地址线和8条数据线B.64条地址线和16条数据线C.16条地址线和8条数据线D.16条地址线和16条数据线10、ROM必须在工作()存入数据,断电()数据;RAM可以在工作中()读写数据,断电()数据。
A.中,不丢失;随时,将丢失B.前,不丢失;随时,将丢失C.前,不丢失;随时,不丢失D.前,丢失;随时,将丢失11、若逻辑表达式FAB,则下列表达式中与F相同的是()A.FABB.FABC.FABD.不确定12、下列电路中,不属于组合电路的是:()A.数字比较器;B.寄存器;C.译码器;D.全加器;13、不能用来描述组合逻辑电路的是:()A.真值表;B.卡诺图;C.逻辑图:D.驱动方程;14、利用中规模集成计数器构成任意进制计数器的方法有()A.复位法B.预置数法C.级联复位法D.以上都不是15、施密特“非”门和普通“非”门电路的阈值电压分别是()个。
复习题(数电)

《数字电子技术》复习题一、填空题1.(127)10= ( )2=( )8=( )16= ( )8421BCD2. n 变量的逻辑函数有 个最小项,任意两个最小项的乘积为3. 计算机键盘上101个键用二进制代码进行编码,至少应为___位二进制代码。
4. 1个变量可构成 个最小项,每种变量的取值可使 个最小项的值为1。
5. 当A=1,B=1,C=0时,A ⊕B ⊕C= ,A+B ⊕C= 。
6. 函数 的反函数 = 。
7. OC 门的典型应用 , 和 。
8. 除去有高、低电平两种输出状态外,三态门的第三态输出是____状态。
9. 优先编码器74LS148输入为```,输出为、、。
当使能输入,,时,输出应为________________________。
10. n 位二进制代码的线译码器,必然有_____个输出端,且译码器工作时,只有_____个呈现有效电平。
11. 一个十六选一的数据选择器,其选择控制信号端有________个。
12. J-K 触发器在直接复位时应使D R =________ ,D S =________。
13. JK 触发器的特性方程为 。
14. 可控R-S 触发器、J-K 触发器在直接复位时应使D R =_____ ,D S =______。
15. 将D 触发器的D 端连在 端上,假设Q (t )=0,则经过100个脉冲作用后,它的次态Q(t+100)为_________________________。
16. 构造一个模6计数器需要 个状态, 个触发器。
17. 用四个触发器组成的计数器最多应有 个有效状态,若要构成十二进制计数器,最少用. 个触发器,它有 个无效状态。
18. 由于R-S 触发器有_________个稳态,因此它可记录_________________位二进制码。
若存储一字节二进制信息,需要_____________个触发器。
19. 若要制成一个60分频器,至少需要 片74LS161。
数字电子技术复习题

数字电子技术复习题一、选择题1.与十进制数(53.5)10等值的数或代码为( )A.(11010011.0101)8421BCDB.(36.8)16C.(110101.1)2D.(55.4)8 2.在下列一组数中,数值与(10001001)8421BCD 相等的数是( )A. (88)10B. (1010111)2C. (130)8D. (59)16 3.数值[375]10与下列哪个数相等。
( )A .[111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.用8421码表示的十进制数45,可以写成_______ ( )A .45 B. [101101]BCD C. [01000101]BCD D. [101101]2 5.下列逻辑等式中不成立的是()A .A+BC=(A+B )(A+C ) B .1=++B A B A AB C .1=++AB B AD .B A AB A = 6.和逻辑式BC A A + 相等的是( )A 、ABCB 、1+BC C 、AD 、BC A +7.根据反演规则,的反函数为______ ( )A. B.C. D. 8.逻辑表达式ABCD 的逻辑相邻项有_____个。
( )A.1B.2C. 3D.49.在利用卡诺图进行逻辑表达式化简时,4个最小项合并成一项时可以消去_____个变量。
A.1个B.2个C.3个D.4个 10.下列逻辑等式中不成立的是?( )A .A +BC =(A +B )(A +C ) B .1=++B A B A AB C .1=++AB B AD .B A AB A = 11.标准与或式是由_________构成的逻辑表达式 ( )A.与项相或B.最小项相或C.最小项相与D.或项相与 12.在下列各组变量取值中,能使函数F (A ,B ,C )=∑m(0.1.2.4.6)的值为1的是( ) A.110 B.101 C.011 D.11113.欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是( ) A 、5 B 、6 C 、8 D 、43 14.逻辑函数Y=ABC +A+B+C 的最简与或形式为()A. 已是最简与或形式B.0C.1D.A+B+C15. 逻辑函数Y=(AB+B)CD+(A+B)(B+C)的最简与或形式为( ) A.A+B+C B. A+B C. B+C D. B+AC 16. 函数F=A (A ⊙B )的结果是( )。
《数字电子技术》复习题

《数字电子技术》复习题(一)一、填空题1.数制转换:( 143 )10= ( )2 = ( )8。
2.按逻辑功能的不同特点,数字电路可分为 和 两大类。
3.8线-3线编码器是由 位二进制数表示 个信号的编码电路。
4.同步D 触发器的特性方程为 。
5.时序逻辑电路的逻辑功能可以用 、 和 等方程式表示。
二、单项选择题1.(33)10转化为二进制是( )2。
(A) 100001 ; (B ) 10001 ; (C ) 100010 ; (D) 1000001 2.下列各式中,为四变量A 、B 、C 、D 最小项的是: .(A ) ABCD ; (B ) AB (C+D) ; (C) A +B+C+D ; (D) A+B+C+D 3.8421 BCD 码译码器的数据输入线与译码输出线的组合是 。
(A ) 4﹕6 ; (B) 1﹕10 ; (C) 4﹕10 ; (D ) 2﹕4 4.四个逻辑变量的取值组合共有 。
(A ) 8 ; (B) 16 ; (C ) 4 ; (D) 155.已知逻辑函数B A B A Y +=,函数值为1的A ,B 取值组合是: 。
(A ) 00,11 ; (B) 01,00 ; (C) 01,10 ; (D) 01,11 6.组合逻辑电路通常由 组合而成.(A) 门电路 ; (B ) 触发器 ; (C ) 计数器 ; (D ) 存储电路 7.若在编码器中有50个编码对象,则其输出二进制代码位数应为 位. (A ) 5 ; (B ) 6 ; (C ) 10 ; (D ) 508.8线—3线优先编码器的输入为70I I -,当优先级别最高的7I 有效时,其输出012Y Y Y 的值是 。
(A) 111 ; (B ) 010 ; (C ) 000 ; (D) 101 9.十六路数据选择器的地址输入(选择控制)端有 个. (A) 16 ; (B ) 2 ; (C ) 4 ; (D) 8 10.JK 触发器在CP 作用下,若状态必须发生翻转,则应使 。
数电复习资料

数字电子技术典型题选一、填空题〔根底型〕1.在数字电路中,逻辑变量的值只有2个。
2.在逻辑函数的化简中,合并最小项的个数必须是2^n 个。
3.化简逻辑函数的方法,常用的有公式和卡诺图。
4.逻辑函数A 、B 的同或表达式为A ⊙B= /A/B+AB 。
T 触发器的特性方程Q n+1= T/Qn+/TQn 。
5.函数C A B A Y +=,反函数Y = 〔A+/B 〕*/〔/A+C 〕,对偶式Y ’= 〔/A+B 〕*/〔A+/C 〕 。
6.4线—10线译码器又叫做2-10进制译码器,它有4个输入端和个输出端, 6个不用的状态。
7.组合逻辑电路的输出仅取决于该电路当前的输入信号,与电路原来的状态有关。
8.TTL 三态门的输出有三种状态:高电平、低电平和高阻态状态。
9.组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属于同步 计数器。
10.四位双向移位存放器74LS194A 的功能表如表所示。
由功能表可知,要实现保持功能,应使,当 RD=1;S1=1,S0=0时 ,电路 实现功能。
74LS194A 的功能表如下:S 1 S 0工作状态11.假设要构成七进制计数器,最少用个触发器,它有个无效状态。
12.根据触发器构造的不同,边沿型触发器状态的变化发生在CP 边沿时,其它时刻触发器保持原态不变。
13.用中规模集成计数器构成任意进制计数器的方法通常有三种,它们是级连法,和。
14.由555定时器构成的单稳态触发器,假设电阻R=500KΩ,电容C=10μF,则该单稳态触发器的脉冲宽度tw≈。
15.在555定时器组成的施密特触发器、单稳态触发器和多谐振荡器三种电路中,电路能自动产生脉冲信号,其脉冲周期T≈。
16. 用555定时器组成的三种应用电路如下图,其中图〔a〕、〔b〕、〔c〕分别对应的电路名称是〔a〕,〔b〕,〔c〕17. A/D转换器的转换过程包括,,,四个步骤。
一、填空题〔综合提高型〕1.施密特触发器有2个稳定状态.,单稳态触发器有1个稳定状态.,多谐振荡器有0个稳定状态。
数字电子技术题库

(一).数字逻辑基础(1).进制与进制之间的转换(2).与逻辑和与门电路(3).或逻辑和或门电路(4).非逻辑和非门电路(5).与非门电路(6).集成门电路(7).逻辑代数定律与逻辑函数化简(二).组合逻辑电路(8).组合逻辑电路的分析与设计(9).编码器(10).译码器(11).加法器(12).数值比较器(13).数据选择器(三).时序逻辑电路(14).RS触发器(15).D触发器与数据寄存器(16).移位寄存器(17).JK触发器与计数器(四).555时基电路与石英晶体多谐振荡器(18).定时器(19).施密特触发器(20).多谐振荡器(五).数模与模数转换(21).数模转换电路DAC(22).模数转换电路ADC(六).半导体存储器(23).只读存储器ROM(24).随机存储器RAM(一).数字逻辑基础(1).进制与进制之间的转换1.在数字电路中,通常用数字来表示高电平,用数字来表示低电平。
2.某二进制数由4位数字组成,其最低位的权是,最高位的权是。
3.完成下列进制的转换:(00011111)2=()10 ;(10)10=()2 ;(1111)2=()8 ;(10)8=()2 ;(011111)2=()16 ;(2A)16=()2 。
(01010101)8421=()10 ;(32)10=()8421 ;4.二进制数只有()数码。
A.0 B.1C.0、1 D.0、1、25.十六进制数只有()数码。
A.0~F B.1~FC.0~16 D.1~166.一位十六进制数可以用()位二进制数来表示。
A.1 B.2C.4 D.16(2).与逻辑和与门电路7.“Y等于A与B”的逻辑函数式为。
8.与门电路是当全部输入为时,输出才为“1”。
9.开关串联的电路可以用“与”逻辑表示。
()10.门电路可以有多个输出端。
()11.门电路可以有多个输入端。
()(3).或逻辑和或门电路12.“Y等于A或B”的逻辑函数式为。
《数字电子技术》复习题

《数字电子技术》复习题一、填空题1、(110111)2=( )16=( )10=( )8421BCD2、(39.45)10=( )2=( )163、如图1所示各门电路均为TTL电路,分别指出电路Y1、Y2、Y3的输出状态(高电平、低电平或高组态)。
Y1为,Y2为,Y3为,图14、对于共阳极接法的发光二极管数码显示器,应采用七段显示译码器。
5、一个或非门组成的基本RS触发器在正常工作时,它的约束条件是R+S=0,则它不允许输入S= 且R= 的信号。
6、D/A是把量转换成量(电压或电流)并使转换后两种量成正比的一种集成电路器件,而A/D是把量转换成量的器件。
7、在数字逻辑电路中,三极管主要工作在和两种稳定状态。
8、有一个容量为256字×4位的RAM,该RAM有个基本存储单元,该RAM每次访问个基本存储单元,该RAM有根地址线。
9、()2=()1610、(A5)16=()16=()211、(0110 1001)8421BCD码=()余3BCD码12、写出下列逻辑函数电路的输出逻辑函数表达式:L1= ;L2=13、若各门电路的输入均为A和B,且A=0,B=1;则与门的输出为(),与非门的输出为(),或门的输出为(),异或门的输出为(),同或门的输出为()。
14、触发器组成的电路如图,Q1=();Q2=();Q3=();Q4=();15、由或非门组成的基本RS触发器的输入信号R和S不得同时为(),而由与非门组成的基本RS触发器的输入信号R和S不得同时为();否则他们的状态将()。
16、二极管具有()特性,它的两个重要参数IS 称为(),tre称为反向恢复时间。
17、施密特触发器是一种电平触发的双稳态电路,电路两个稳态之间的翻转都取决于触发电平值。
从第一个稳态翻转到第二个稳态和从第二个稳态翻转到第一个稳态的触发电平不同,其差值称为 。
施密特触发器的电压传输特性具有滞回特性的曲线,利用滞回特性可以实现 、 和幅值鉴别等。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
复习题一、简答题:1、简述组合电路和时序电路各自的特点是什么?答:组合电路的特点:任何时刻电路的稳定输出,仅取决于该时刻各个输入变量的取值,组合电路是由门电路组合而成,没有输出到输入的反馈连接,也不含记忆性的元件;时序电路的特点:在数字电路中,凡是任何时刻到来的稳态输出,不仅和该时刻的输入信号有关,还取决于电路原来的状态者,都叫做时序电路;时序电路中一定含有可存储电路状态的触发器;2、举例说明三态门的特点?答:三态门是由普通门电路加上使能控制信号构成的,它的输出端除了有高、低电平两种逻辑状态以外,还有高阻状态。
这样,三态门可以有更多的应用,如:可做多路开关、可用于信号的双向传输、构成数据总线等。
3、CMOS门电路与TTL门电路相比有些什么优点?请列举出三点?答:CMOS门电路与TTL门电路比较的优势有:功耗低、电源电压范围宽、抗干扰能力强、输入电阻高、扇出能力强等。
4、简述触发器的基本性质?答:(1) 具有两个稳定的状态,分别用二进制数码的“1”和“0”表示;(2) 由一个稳态到另一稳态,必须有外界信号的触发。
否则它将长期稳定在某个状态,即长期保持所记忆的信息;(3) 具有两个输出端:原码输出Q和反码输出Q。
一般用Q的状态表明触发器的状态。
如外界信号使Q=Q,则破坏了触发器的状态,这种情况在实际运用中是不允许出现的。
5、什么是竞争冒险,消除它的基本方法有哪些?(至少列举3种方法)答:在组合电路中,当输入信号改变状态时,输出端可能出现虚假信号——过渡干扰脉冲的现象,叫做竞争冒险;消除竞争冒险的基本方法有四种:引入封锁脉冲、引入选通脉冲、接入滤波电容、修改逻辑设计增加冗余项。
二、计算题:1、写出F1、F2和F3的最简与或表达式。
1FA B C23()()F A AB ABC A B C =++++ 答案:1F AB BC AD =++;2()()()F A B C BC ABC ABC BC C AB B B AC C AC BC AB=⊕+=++=+++=++3()F A A B C A AB AC A=++=++=2、 写出下列表达式的最简与或式1)AB B A AB B A F ++⊕=)(1;2)2F A B CD AD B =+++3)3(,,,)(2,4,5,6,7,11,12,14,15)m F A B C D =∑4)4(,,,)(0,1,3,5,8,9)m F A B C D =∑,约束条件:AB+AC=05)F(A,B,C)=A B AB ABC +++ 6)F=(0,1,4,5)∑7)(1,4)(3,5,6,7)dF =+∑∑8)F =D C B A ABD D C B AB +++答案:1)1()()()F A B AB AB AB AB AB AB AB ABAB AB AB A B=⊕++=+++=++=+;2)2F A B CD AD BA BCD AD BA B=+++⋅=+++=+3)3(,,,)(2,4,5,6,7,11,12,14,15)m F A B C D AB BD A CD ACD=∑=+++4)4(,,,)F A B C D A CD BD BC=+++,约束条件:AB+AC=05)CB AB DC B C B ABD C B C A A B C B A D C B AB D A D C B AB D C B A ABD D C B AB +=++=++=++=++=+++)()(6) F(A,B,C,D)=0B CD A C AB BC +++=,约束条件 7) F(A,B,C,D)=A BCD +8)(1)()()()()AB BCD ABD ABCD AB D BC D AD AB BC D A AB ABC BCD B A AC BCD B A C BCD AB BC BCD AB BC+++=+++=++=++=++=++=++=+三、 分析题:1、 下面电路的逻辑功能,要求:写出时钟方程、驱动方程、状态方程,画出状态转换图;解:时钟方程:012CP CP CP CP ===驱动方程:012201,,nnnD Q D Q D Q === 状态方程:111021021,,n n n n n n Q Q Q Q Q Q +++=== 画出状态转换表:210n n nQ Q Q11121n n n Q QQ +++状态转换图:210n n n Q Q Q 0011000101012、 试分析下面电路的逻辑功能,要求:写出表达式,列出真值表,说明逻辑功能。
解:由电路可写出表达式:1()()()F A B C BC ABC ABC BC C AB B B AC C AC BC AB=⊕+=++=+++=++可得真值表:ABCY上述电路在ABC 三个变量中的2个以上为1时,输出为1,其余全为0。
可作为一个三人表决电路。
3、 试分析下面电路的逻辑功能,要求:写出时钟方程、驱动方程、状态方程,画出状态转换图;并说明其逻辑功能。
解:时钟方程:012CP CP CP CP === 输出方程:驱动方程:状态方程:画出状态转换表:210n n n Q Q Q111210n n nQ Q Q +++状态转换图:210n n nQ Q Q 001100010101时序图:略本电路是一个不能自启动的同步6进制计数器。
nn Q Q Y 21=⎪⎩⎪⎨⎧======n n n n n n Q K Q J Q K Q J Q K Q J 2020******** nn n Q K Q J Q +=+14、 分析下面电路的逻辑功能,画出状态转换图;CP1解:由于74LS161是异步清零,由电路可得其归零逻辑为:3210n n n nQ Q Q Q 所以有:1010N S =, 则:N=10 即此电路为十进制加法计数器。
其状态转换图:3210n n n n Q Q Q Q 000001100111100010015、 分析下面电路,要求:写出表达式,列出真值表,说明逻辑功能A B C2解:由电路可写出表达式:⎪⎩⎪⎨⎧=+=+==+=+==+=+=+++n n n n n n n n nn n n n n n n n n n n n n n n Q Q Q Q Q Q K Q J Q Q Q Q Q Q Q K Q J Q Q Q Q Q Q Q K Q J Q 2020200001001010111111121212222121()()()F A B C BC ABC ABC BC C AB B B AC C AC BC AB=⊕+=++=+++=++可得真值表:ABCY上述电路在ABC 三个变量中的2个以上为1时,输出为1,其余全为0。
可作为一个三人表决电路。
6、已知74LS161为带异步清零、同步置数的4位二进制同步加法计数器。
试分析下面电路的逻辑功能,画出状态迁徙图;CP1解:由逻辑图可写出函数表达式:12473567i i S m m m m ABC ABC ABC ABC C m m m m ABC ABC ABC ABC AB AC BC=+++=+++=+++=+++=++其真值表为:ABCiSABCiC这是一个全加器电路。
7、假设起始状态都是“0”,画出下列各图中最后输出Q 的波形,CP的波形如图所示:CP(a) (b)解:a)b)四、 设计题:1. 用一片74LS138和必要的门电路设计一个三输入表决电路。
解:根据三人表决过程可得真值表:ABC函数表达式为:35673567Y ABC ABC ABC ABCm m m m m m m m =+++=+++=⋅⋅⋅用一片74LS138实现上述函数的表达式:3567F Y Y Y Y =⋅⋅⋅可画出连线图:2. 选用适当的数据选择器和反相器实现函数F(A,B,C)= ∑(3,5,6,7),并画出连线图。
解:2(,,)(3,5,6,7)01m Y A B C ABC ABC ABC ABC AB AB C AB C AB =∑=+++=⋅+⋅+⋅+⋅对比4选1数据选择器的表达式:100101102103F A A D A A D A A D A A D =⋅+⋅+⋅+⋅有:100123,,0,,1A A A B D D D C D ====== 可画出连线图:A B3. 用JK 触发器设计一个三分频电路,并画出其逻辑图。
解:根据题意选择电路的状态为:12设:编码为:10nnQ Q选择2个上升沿触发的JK 触发器,并采用同步方案。
时钟方程为:01CP CP CP == 电路次态卡诺图:1110n n Q Q ++次态的卡诺图可将它分解为2个卡诺图,从而求得次态方程:110010110101001n n nn n nn n n n n n Q Q Q Q Q Q QQ Q Q Q Q++==⋅+⋅==⋅+⋅对比JK 触发器的特性方程:1n n n Q JQ KQ +=+可得驱动方程:0101010,1,n n n J Q K J Q K Q====逻辑电路图如下:4、用74LS90组成7进制计数器,并画出其波形图。
解:七进制计数器有 7 个独立状态。
可由十进制计数器采用一定的方法使它跳越3个无效状态而得到,即反馈归零法。
但按 74LS90 的状态迁移规律,它的状态由 0110 迁移至 0111,不可能返回至 0000 态。
因此在电路上采用反馈归零法,使电路强迫归零,反馈归零信号由 0111 引回,即R =Q C Q B Q A 。
5、用74LS90组成24进制计数器 解:如图:(a )(b )12345678Q BQ CQ A6、分别用74LS192 和74LS169实现模 6 加法计数器和模 6 减法计数器 解:7、用4选1数据选择器实现下列函数,画出连线图:1)1Y =C A B A + ; 2) )7,6,5,3(2m Y ∑= 解: 1)110Y ABC ABC ABC ABC AB C AB C AB AB =+++=⋅+⋅+⋅+⋅对比4选1数据选择器的表达式:100101102103F A A D A A D A A D A A D =⋅+⋅+⋅+⋅有:100123,,,1,0A A A B D D C D D ====== 可画出连线图:A BC1(a )CP (b )CP (c )1CP (d )12)2(,,)(3,5,6,7)01m Y A B C ABC ABC ABC ABCAB AB C AB C AB =∑=+++=⋅+⋅+⋅+⋅对比4选1数据选择器的表达式:100101102103F A A D A A D A A D A A D =⋅+⋅+⋅+⋅有:100123,,0,,1A A A B D D D C D ====== 可画出连线图:A B8、已知状态迁徙图如下所示,用下降沿触发的JK 触发器设计一个电路,并画出逻辑图。