5 边沿触发器的逻辑功能总结

合集下载

边沿触发器

边沿触发器
A B
1
2
3
4
5
6
7
Q1 0 Q2
数字电子技术基础
谢谢观看!
数字电子技术基础
边沿触发器
边沿触发器
1.1 维持-阻塞边沿触发器 1.2 利用传输延迟的边沿触发器
边沿触发器:
触发器仅在时钟源上升沿或者下降沿到来时,才接 收输入信号,即 在CP=0或CP=1期间,输入信号的变 化不会引起触发器输出状态变化的这种触发器。
特点: 边沿触发器大大提高了触发器的可靠性,增强了触 发器的抗干扰能力。
同理,可以在该图的基础上再连接一片电路结构同图(a) 的触发器,构成八分频的分频器。
1.2 利用传输延迟的边沿触发器
工作原理:利用电路内部各个门的传输速度差异来实现边沿触发。
这种触发器多数采用下降沿触发方式,在下降 沿到达时,输出状态按照有效沿到达前一时刻的 输入信号发生翻转。
利用传输延迟的触发器电路结构复杂,在实际应 用时只需要掌握其外部特性。
分类: 目前边沿触发器电路有利用CMOS传输门的边沿触发 器、维持阻塞触发器、利用门电路传输延迟时间的边 沿触发器以及利用二极管进行电平配制的边沿触发器 等几种。
1.1 维持-阻塞边沿触发器
工作原理: 利用电路内部的维持-阻塞线来实现边沿触发。
这种触发器多数采用上升沿触发方式,在上升沿 到达时,输出状态按照有效沿到达前一时刻的输入信 号发生翻转。
例 利用传输延迟的JK触发器组成图(a)示电路。已知电 路的输入波形如图(b)所示。画出Q1、Q2端波形。设 初始Q=0。
CP 1 2 3 4 5 6 7 A B
(a)电路结构
(b)波形图
解: 由图可以看出为下降沿触发的JK触发器,当触发器时 钟信号为下降沿时,满足JK触发器的特征方程:

5 边沿触发器的逻辑功能总结

5 边沿触发器的逻辑功能总结
n n
0
m1 m4 m5 m6
0 1 1
00
01
11 10 代数化简
0n 0
0 1
1 1 KQ n J Q n
Q n1 J Q n KQ n
3.状态转换图
J=1 K=× J=0 K=× 0 J=× K=1 1 J=× K=0
1 1
1 1
0 1
1 0
翻 转
5.6.2 JK 触发器
三、触发器逻辑功能的描述方法
1、触发器的逻辑功能:
是指次态与现态、输入信号之间的逻辑关系。 即:
次态= f(现态,输入)
注意:逻辑功能与电路结构是两个不同的概念, 同一逻辑功能的触发器可以用不同的电路结构实 现;同时,以同一基本电路结构,也可以构成不 同逻辑功能的触发器。本节讨论触发器的逻辑功 能,暂不考虑内部电路结构。
Q n 1 S RQ n
SR=0(约束条件) 3. 激励表
Qn
Qn+1
S
0 1 0 X
R
x 0 1 1
0 0 1 1
0 1 0 1
5.6.4 SR 触发器
4. 状态图
S=1 R=0 S=0 R=× 0 S=0 R=1 1 S=× R=0
5.6.4 SR 触发器
4. 时序图
设上升沿 有效 初态为0
0 0 1 1 Qn+1=0 Qn+1=1
5.6.2 JK 触发器
2.特性方程 1.特性表
J K Qn Qn+1 说 明 状态不变 置 0 置 1

KQn
Q
J n 1
0 0
0 0 1 1
0 0
1 1 0 0

数电第4章触发器课件

数电第4章触发器课件

与该当前的输入信号有关,而且与此前电路的状态有关。
结构特征:由组合逻辑电路和存储电路组成,电路中存在反馈。 锁存器和触发器是构成时序逻辑电路的基本逻辑单元 。
2
4.1 概述 一、触发器的概念及特点 1.概念:
FF: (Flip-Flop, 简称FF)能够存储1位二进制信号 的基本单元电路。
2.特点: (1)有两个稳定的状态:0状态和1状态。 (2)在触发信号控制下,根据不同输入信号可置成 0或1状态。 (触发信号为时钟脉冲信号)
第4章 触发器
4.1 概述
4.2 基本SR触发器(SR锁存器)
4.3 同步触发器(电平触发)
4.4 主从触发器(脉冲触发)
4.5 边沿触发器(边沿触发) 4.6 触发器的逻辑功能及描述方法 4.7 集成触发器 4.8 触发器应用举例
作业题
【5】【6】【8】【11】
1
时序逻辑电路与锁存器、触发器: 时序逻辑电路: 工作特征:时序逻辑电路的工作特点是任意时刻的输出状态不仅
1、电路结构 以基本SRFF为基础,增加两个与非门。
置1端 时钟信号 (高电平有效) (同步控制)
置 0端 (高电平有效)
图4-5 同步SRFF
13
2、工作原理
分析CLK=0时: 有 SD’ =RD’=1, 则Q、Q’不变。 分析CLK=1时: (1)S=R=0时,有SD’ =RD’=1:Q、Q’不变(保持原态) (2)S =0, R=1:输出Q=0, Q’=1 (置0状态) (3)S =1, R=0:Q=1, Q’=0 (置1状态) (4)S=R=1:Q=Q’=1(未定义状态)
t t
1

O
Q

O
图4-13 主从JKFF波形

边沿触发器的工作原理

边沿触发器的工作原理

边沿触发器的工作原理1. 边沿触发器的工作原理呀,就像是一个精准的守门员!在时钟信号的特定边沿时刻,它才会响应并做出动作。

比如在数字电路中,它能准确地捕捉到那一瞬间的信号变化,多厉害呀!2. 边沿触发器,它的工作原理其实不复杂啦!可以把它想象成一个只在特定瞬间开门的神奇大门。

就像在计数器里,只有在那个边沿时刻,它才让数据通过,神奇吧!3. 哎呀,边沿触发器的工作原理很有趣的哟!它就如同一个等待时机的短跑选手,时钟边沿一到,立马起跑。

在移位寄存器中,它可是发挥了关键作用呢!4. 边沿触发器的工作原理,你真该好好了解一下!这不就是像一个聪明的裁判,只在关键时刻做出裁决嘛。

比如在时序控制电路里,它总是那么精准无误,牛吧!5. 嘿,知道边沿触发器的工作原理吗?它简直就是个超级守时的卫士!在特定边沿来临时才行动。

像在一些复杂的电路系统中,它可立下了汗马功劳啊!6. 边沿触发器的工作原理啊,听我讲哦!可以看作是一个严格按照时间表工作的员工。

在数字信号处理中,它总是那么可靠,是不是很了不起?7. 哇塞,边沿触发器的工作原理真的很奇妙呀!就好像是一个只在特定音乐节拍上跳舞的舞者。

在同步电路中,它的表现可太出色啦!8. 来看看边沿触发器的工作原理呀!它就像是一个专门等红灯变绿才出发的汽车。

在一些需要精确控制的场合,它真的太重要啦,你说呢?9. 边沿触发器的工作原理,别觉得复杂嘛!想想看,就如同一个只在特定钟声响起才行动的人。

在各种电子设备中,都有它的身影呢,多牛呀!10. 边沿触发器的工作原理,你还不明白吗?它简直就是个超厉害的时间管理者!只有在边沿时刻才发挥作用。

就像在一些精密仪器中,它可是关键的一环啊!我的观点结论:边沿触发器的工作原理虽然看似有些复杂,但只要认真去理解,就会发现它真的很有趣且非常重要,在电子领域有着不可或缺的地位。

边沿d触发器的逻辑功能

边沿d触发器的逻辑功能

边沿触发器的逻辑功能边沿d触发器是数字电路中常用的一种触发器,用于存储和传递信号。

它可以捕获输入信号在上升沿或下降沿发生的变化,并在时钟信号的边沿触发时更新输出。

1. 引言边沿触发器是数字电路中非常重要的元件,广泛应用于计算机、通信设备、控制系统等领域。

它具有存储和传递信号的功能,在时序电路设计中起到关键作用。

本文将详细介绍边沿d触发器的逻辑功能、工作原理以及应用场景。

2. 边沿d触发器的定义边沿d触发器是一种存储设备,它可以在时钟信号的上升沿或下降沿改变输出状态。

它由一个数据输入端D、一个时钟输入端CLK和一个输出端Q组成。

当时钟信号CLK为上升沿(从低电平到高电平)时,如果D为高电平,则Q也为高电平;如果D为低电平,则Q也为低电平。

当时钟信号CLK为下降沿(从高电平到低电平)时,如果D为高电平,则Q保持原状态;如果D为低电平,则Q保持原状态。

边沿d触发器的逻辑功能可以用以下真值表表示:CLK D Q↑0 0↑ 1 1↓0 Q↓ 1 Q3. 边沿d触发器的工作原理边沿d触发器的工作原理可以通过以下步骤来解释:1.初始状态下,触发器的输出Q为已存储的值。

2.当时钟信号CLK为上升沿时,如果输入端D为高电平,则输出端Q被置为高电平;如果输入端D为低电平,则输出端Q被置为低电平。

3.当时钟信号CLK为下降沿时,无论输入端D的值如何,输出端Q都保持不变。

边沿d触发器通常由多个逻辑门组成。

其中最常见的实现方式是使用两个反相器和一个与门。

4. 边沿d触发器的应用场景边沿d触发器在数字电路设计中有广泛应用。

以下是一些常见的应用场景:4.1 寄存器边沿d触发器可以用于构建寄存器,用于存储和传递数据。

多个边沿d触发器可以组合成一个多位寄存器,用于存储二进制数据。

4.2 计数器边沿d触发器可以用于构建计数器,用于计数或记录事件的发生次数。

多个边沿d 触发器可以组合成一个多位计数器,实现更大范围的计数。

4.3 时序电路边沿d触发器在时序电路中起到关键作用。

第五章 触发器

第五章 触发器

图5.5.2 带异步置位、复位端的CMOS边沿触发器
CMOS边沿触发器的特性表
CP

D

Q

n
Q n 1

0 0
0
0 0
1
0
1 1
1 1
1
(4-33)
二、维持阻塞触发器 1、阻塞RS触发器
S
①置1 维持 线
1
0
S’
& G5 0 1
③置0 阻塞线
&
G3 L1 L2
1 0 1
& G1
Q 0 1
§5.3 电平触发的触发器
一、电路结构及工作原理
(1)CP=0,状态不变。
(2)CP=1,工作,同SR锁存器一样约束条件为:SR=0。
电平触发RS触发器的特性表
*CP回到低电平后状态不定 在使用电平触发RS触发器的过程中,有时还需要CP信号到 来之前将触发器预先置成指定的状态,为此在实用的电平触发 RS触发器电路上往往还设置有专门异步置位输入端和异步复位 输入端,如下页图:1717
1
1 0
1 0
01 10
0 1 0 1
设触发器的初始状态Q=0。
CP=0:基本RS触发器的状态通过A,A’得以保持。
CP变为高电平以后:门 B,B’ 首先解除封锁,若此时输入 为J=1,K=0,则P=0,P’=1 ,…状 态无影响。 CP下降沿到达时:门 B,B’ 首先封锁,P,P’ 的电平不会立
第五章 触发器
§5.1 概述 §5.2 SR锁存器 §5.3 电平触发的触发器
§5.4 脉冲触发的触发器
§5.5 边沿触发的触发器 §5.6 触发器的逻辑功能及其描述方法

第5章-触发器


JK 00 01 10 11
Qn+1 Qn 0 1 Qn
CP
在CP上升沿时,接受J、K 信息,Q不变化
在CP下降沿时,根据接受 到旳J、K信息,Q变化
主从型J-K触发器工作波形图举例
J K Qn+1
CP
0 0 Qn
01 0
J
10 1
1 1 Qn
K
CP
接受JK 信号
Q Q状态 转变
0
置1 清0 翻转 翻转
2、触发器功能表
CP R S Q n+1 1 0 0 Qn 1 01 1
阐明 保持 置1
1 1 0 0 清0
&
&
1 1 1 不定 防止
R
R、S
控制端
CP
S
CP: 时钟脉冲
(Clock Pulse)
0 Qn 保持
3、逻辑符号
Q
Q
R
S
R CP S
4、特征方程
Qn+1=S+RQn SR=0(约束条件)
• 主从触发器旳特点 由两个触发器构成(主触发器和从触发器) 触发方式:主从触发方式(上升沿接受,下降沿触发)
5.4.1 主从RS触发器
1、构造:两个同步RS触发器构成,主从两触发器时钟脉冲反相 2、原理:CP:主触发器输入暂存,CP:从触发器封锁,保持原 状态;时钟后沿出现后从触发器接受主触发器信号而主触发器被 封锁。 3、优点:防止空翻现象 4、缺陷:CP高电平期间受R、S变化旳影响会造成误动作
指R、S从01或10变成11时,输出端状态不变
R-S触发器真值表
Q 1
&
01 RD
Q 1

边沿jk触发器可实现的逻辑功能

边沿jk触发器可实现的逻辑功能
边沿JK触发器是一种时钟触发器,可以实现以下逻辑功能:
1. 计数器:通过连接多个边沿JK触发器来实现一个二进制计
数器,每个触发器的输出都可以作为下一个触发器的时钟输入。

2. 模2计数器:通过将J和K输入设置为1或0,可以将边沿JK触发器配置为模2计数器,即每次触发时计数器加一,当
达到最大值后返回到0。

3. 频率分频器:通过将J和K输入设置为适当的值,可以将
边沿JK触发器配置为频率分频器,将输入时钟频率分频为较
低的输出频率。

4. 数据存储器:通过将J和K输入分别连接到逻辑高和逻辑低,可以将边沿JK触发器配置为数据存储器,即当触发器收
到时钟信号时,保持当前状态,不进行任何改变。

5. 时序逻辑电路:通过适当地配置边沿JK触发器的输入,可
以实现各种复杂的时序逻辑电路,如计数器、多路选择器、移位寄存器等。

边沿触发器原理

边沿触发器原理嘿,你有没有想过,在那些复杂又神奇的电子设备里,有一种超级酷的东西叫边沿触发器呢?我呀,在探索电子世界的道路上,可是对它充满了好奇。

我有个朋友,叫小李,他也是个电子爱好者。

有一次我们俩凑在一起,就开始捣鼓那些电子元件。

他拿起一个带有边沿触发器的小电路板,问我:“你说这边沿触发器到底是怎么个工作法儿呢?感觉就像个神秘的小盒子。

”我当时就被他这个问题给问住了,不过这也激起了我想要彻底搞明白它的斗志。

边沿触发器呢,就像是一个超级严格的门卫。

它只在时钟信号的边沿(上升沿或者下降沿)这个特定的时刻才决定让数据通过或者不让通过。

这就好比在一场大型音乐会的入口,有一个很古怪的检票员。

这个检票员不是一直都在检票,而是只在音乐响起的那一瞬间(类比时钟信号的边沿)才看一眼你的票(数据),决定你能不能进场。

我们先来说说上升沿触发的边沿触发器。

想象一下,时钟信号就像一个慢慢爬坡的小火车,当这个小火车爬到坡顶的那一瞬间,就是上升沿。

在这一瞬间,边沿触发器就像突然睁开眼睛一样,它会迅速查看输入的数据。

如果输入的数据是“1”,它就可能把这个“1”保存下来,就好像是把这个进入音乐会的观众的身份信息记录下来一样。

要是在这个瞬间之前或者之后输入数据变了,它可不管,它只认在这个上升沿时刻的数据。

这是不是很神奇呢?你可能会问,那它为什么这么挑剔呢?其实啊,这正是它的巧妙之处。

这种只在特定时刻工作的特性,让整个电路系统变得更加有序,就像一场音乐会,如果检票员随时都在检票,那不乱套了吗?再说说下降沿触发的边沿触发器。

这时候时钟信号就像是一个从坡顶滑下来的小滑块,在它开始下滑的那一瞬间,也就是下降沿,边沿触发器开始工作。

它同样是只关注这个瞬间的输入数据。

比如说有个电路里,要根据某个信号的变化来触发下一个动作,下降沿触发的边沿触发器就能在这个信号下降沿到来时准确地捕捉到这个时刻,然后做出相应的反应。

我和小李为了更好地理解边沿触发器的原理,还做了个小实验呢。

边沿触发型的触发器_数字电子电路分析与应用_[共4页]

数字电子电路分析与应用T触发器的特性表如表4.2.8所示。

表4.2.8T′触发器的特性表CP J K Q n Q n+1功能说明0 ××0 0保持0 ×× 1 11 1 1 0 1计数1 1 1 1 0由此可知,CP=1脉冲期间,T′触发器只有计数功能。

4.2.7 基本触发器的特点以上基本触发器都具有两个稳定状态,有记忆功能,可用来表示二进制数0和1,并作为二进制信息的存储单元。

这里所说的触发器两个稳定状态是说触发器在正常工作时,两个输出端的状态是互补的,其中一个为1,另一个一定为0。

所谓记忆功能是:当触发信号撤除后,触发器能保持触发信号作用时所具有的输出状态。

基本触发器是电平触发型的,在CP时钟信号为1的整个作用期间,触发信号均可使触发器状态变化。

当CP=1到来后,若触发器状态已翻转,但CP仍处于高电平,触发信号却发生了变化,这将导致触发器状态可能发生二次翻转,甚至出现多次翻转。

这种在一个CP脉冲作用下触发器发生两次或两次以上翻转的现象,称为空翻。

要解决电平触发型触发器的空翻问题,就必须保证在CP=1的整个期间,控制信号的状态不变或者限制CP很窄。

这实际上是难以做到的。

即使是在CP=1期间控制信号的状态不发生变化,由于CP过宽,反馈的引入也会使触发器自动产生多次翻转,即产生振荡。

空翻和振荡的存在,极大地限制了基本触发器的应用。

4.3 边沿触发型的触发器基本触发器一般都是电平触发型触发器,电平触发型触发器存在空翻现象和振荡现象,要解决空翻和振荡问题,必须从电路本身找出路。

随着集成电路技术和工艺的发展,集成触发器的问世解决了这一问题。

集成触发器不采用电平触发型,而采用边沿触发型和主从型的结构。

边沿触发型触发器,简称边沿触发器。

由于是在CP时钟信号上升或下降的瞬间接收输入信号,触发器才按逻辑功能的要求改变状态,因此称边沿触发。

在时钟信号的其他时刻,触发器处于保持状态,因此,这是一种抗干扰能力强的实用触发器,应用最为广泛。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
T 组合 电路 D 1D
Q Q
C P
C1
Q n 1 T Q n T Q n
D T Q TQ T Q
D T Q
T C P =1 1D C1 Q Q
T C P = 1D C1 Q Q
3. D 触发器构成 T' 触发器
Qn+1 = D
Q n1 Q n
DQ
n
CP
1D C P C1
二、不同逻辑功能的触发器国际逻辑符号
D CP 1D > C1 Q Q
J CP K 1J > C1 1K Q
CP > C1 Q
Q
T
1T
Q
D 触发器
S CP R 1S >C1 1R Q
JK 触发器
T 触发器
Q
图中均为 上升沿有 效,若为 下降沿则 加个小圆 圈:例如
CP
Q
>C Q
RS 触发器
T′触发器
n n
0
m1 m4 m5 m6
0 1 1
00
01
11 10 代数化简
0n 0
0 1
1 1 KQ n J Q n
Q n1 J Q n KQ n
3.状态转换图
J=1 K=× J=0 K=× 0 J=× K=1 1 J=× K=0
1 1
1 1
0 1
1 0
翻 转Байду номын сангаас
5.6.2 JK 触发器
4. 波 形 图 描 述
CP J K 1 CP CP 之前 J 0 之前 J、K 、K 1 0 最后取值为 1 0 最后取值为
设触发器 为下降沿 有效
初态为 1
1
0
0
1
(没有考虑门的延迟时间)
解: Q
5.6.2 JK 触发器
5.驱动表描述 由真值表
J 0 0 0 0 1 1 1 1 K 0 0 1 1 0 0 1 1 Qn 0 1 0 1 0 1 0 1 Qn+1 0 1 0 0 1 1 1 0
一、复习:
记忆:从时序上来说,就是把某时刻出现的信
息存储保留到该时刻之后,该时刻结束了,但该 时刻的信息没有消失,从而该时刻之后可用到该 时刻的信息。
下面复习上次学习的(边沿)触发器的工作过程。
一、复习:
有效边沿 In信号
Qn Qn+1 ; Qn Qn+1 ;Qn Qn+1 ;Qn Qn+1 触发 器状 态
Qn+1=Qn Qn+1=Qn
T 0 1 1 0
3、特性方程:
4、状态转换图: 状态转换图:
T=1 T=0 0 T=1 1 T=0
Q
n 1
TQ TQ
n
n
5.6.3 T触发器
5、波形图:设下降沿有效
CP T Q Q
(没有考虑门的延迟时间)
6. T′触发器 特性表: T′ 1 1 Qn 0 1 Qn+1 1 0 说 明 激励表:
三、触发器逻辑功能的描述方法
1、触发器的逻辑功能:
是指次态与现态、输入信号之间的逻辑关系。 即:
次态= f(现态,输入)
注意:逻辑功能与电路结构是两个不同的概念, 同一逻辑功能的触发器可以用不同的电路结构实 现;同时,以同一基本电路结构,也可以构成不 同逻辑功能的触发器。本节讨论触发器的逻辑功 能,暂不考虑内部电路结构。
RS 触发器 D 触发器
JK 触发器
T 触发器
T 触发器
(2)触发器特点:
1、每个时钟内只变化一次,即一个节拍翻转一次:发生 在有效边沿瞬间,总是将有效边沿前瞬间的输入信息进行
保存,并在有效边沿后瞬间呈现在输出端,并一直持续到
下一个有效边沿不变,边沿前信息被保存到边沿后,以备 使用。“由前定后,后反映前“-是记忆-是历史。
注意:D为有效边沿前的情况
5.6.1 D 触发器
3. 状态图描述
用圆圈及其内的标注表示电路的所有稳 态,用箭头表示状态转换的方向,箭头旁的 标注表示状态转换的条件。
标注
D=1
Qn
Qn+1
D=0 0 D=0
D触发器状态图
1
D=1
箭的根部表示原态, 箭头指向次态
注意:D为有效边沿前的情况
5.6.1 D 触发器
Q n 1 S RQ n
SR=0(约束条件) 3. 激励表
Qn
Qn+1
S
0 1 0 X
R
x 0 1 1
0 0 1 1
0 1 0 1
5.6.4 SR 触发器
4. 状态图
S=1 R=0 S=0 R=× 0 S=0 R=1 1 S=× R=0
5.6.4 SR 触发器
4. 时序图
设上升沿 有效 初态为0
三、触发器逻辑功能的描述方法 描述方法:主要有特性表、特
性方程、驱动表 (又称激励表)、状态转 换图和波形图 (又称时序图)等。
1、触发器的逻辑功能: a 、现态:也称为原态,是指触发器在每次时钟 脉冲触发沿到来之前的状态,用 Qn 表示; b 、次态:也称为新态,是指触发器在每次时钟 脉冲触发沿到来之后的状态用 Qn+1 表示;
一、复习:
2、输出定时对输入信号敏感,定时控制记忆,受CP控 制:总是在有效边沿。在 CP 上升沿(或下降沿)时刻接收 输入信号,电路状态只能在 CP 上升沿(或下降沿)时刻翻 转。
一、复习:
(3)提问触发器的逻辑功能:
JK 触发器:
RS 触发器: D 触发器: T 触发器: T 触发器:
置1、置0、保持、翻转(取反) 置1、置0、保持、(约束:不能同时置1和置0) 置1、置0 保持、翻转 翻转 这些功 能发生 在什么 时间: 有效边 沿瞬间, △t→0 为了分 析方便 看成时 刻点。
讨论、思考题、作业:
讨论 :
1. D 触发器的特性方程中没有出现Qn,那么
它是时序电路吗?
2.集成触发器的使用注意事项。 思考题 : 1.组合电路的定义?构成其电路的门电路有
何特点?组合电路与时序电路的区别?
2.基本RS、同步RS触发器其逻辑功能。 作业 :5.3.2、5.6.5、5.6.8、 5.6.10。
有效边沿前瞬 间的 信息= Qn+In
时间(有效边沿前瞬间)结束了,但这一时间对应的信息 在其之后仍存在,没有消失,即把有效边沿前瞬间的 信息给记录保存下来,其它时间信息没有进行记录
从Qn转至Qn+1 需要有效边沿和In信号,所以 输入信号In称为激励信号,又称驱动信号
一、复习:
(1)根据逻辑功能不同触发器可分为:
5.6 边沿触发器的逻辑功能及其描述方法
5.6.1 D 触发器 5.6.2 JK 触发器
5.6.2 T 触发器 5.6.3 SR 触发器 5.6.4 D 触发器功能的转换 5.6.5各 种功能触发器描述表达式的比较
教学目的、要求:
1、掌握触发器逻辑功能的各种描述方法。 2、掌握 RS 触发器、D 触发器、JK 触发器、 T 触发器 、 T 触发 器的逻辑功能及其特性方程。 3、掌握触发器不同类型的触发器之间转换。
Qn
0 1
Qn+1
1 0 状态转换图:
Qn+1=Qn Qn+1=Qn
T′ 1 1
特性方程
Q
n 1
Q
n
0
1
时钟脉冲每作用一次,触发器翻转一次。
6. T′触发器
时序图
CP Q Q
(没有考虑门的延迟时间)
5.6.4 SR 触发器
1. 特性表
Qn 0 0 0 0 1 1 1 1 S 0 0 1 1 0 0 1 1 R 0 1 0 1 0 1 0 1 Qn+1 0 0 1 不确定 1 0 1 不确定 2. 特性方程
Q Q
Q
二分频
5.5.5各 种功能触发器描述表达式的比较


锁存器和触发器都是具有存储功能的逻辑电路,是构成 时序电路的基本逻辑单元。每个锁存器或触发器都能存储1位
二值信息。
锁存器是对脉冲电平敏感的电路,它们在一定电平作用 下改变状态。 触发器是对时钟脉冲边沿敏感的电路,它们在时钟脉冲 的上升沿或下降沿作用下改变状态。 触发器按逻辑功能分类有D触发器、JK触发器、T(T‘) 触发器和SR触发器。它们的功能可用特性表、特性方程和状 态图、激励表、波形图来描述。触发器的电路结构与逻辑功 能没有必然联系。
5.6.1 D 触发器
1.逻辑功能的特性表描述 触发器次态与输入信号和电路原有状态之 间关系的真值表。 NO 0 Qn 0 D 0 Qn+1 0
1
2 3
0
1 1
1
0 1
1
0 1
Qn+1为因变量
Qn、 D为自变量,D为有效边沿前的情况
5.6.1 D 触发器
2.逻辑功能的特性方程描述 特性方程指触发器次态与输入信号和电路原有 状态之间的逻辑关系式。 可由特性表得出. Qn+1 = m1+m3=Qn D+QnD=D
(没有考虑门的延迟时间)
5.3.4 D触发器功能的转换
1.D 触发器构成 J K 触发器
J
K
组合 电路
D 1D
Q n1 J Q n KQ n
Q Q
C P
C1
Qn+1 = D
D J Q KQ
J K 1
& ≥1 & C P
C1 1D
Q Q
2. D 触发器构成 T 触发器
Qn+1 = D
0 0 1 1 Qn+1=0 Qn+1=1
相关文档
最新文档