09年数字电路考试题与答案

合集下载

数字电路基础试题及答案

数字电路基础试题及答案

数字电路基础试题及答案一、单选题1.下列关于数字电路和模拟电路的叙述中,正确的是A、处理数字信号的电路称为模拟电路B、处理模拟信号的电路称为数字电路C、数字电路和模拟电路的分析方法相同D、数字电路中工作的三极管不是工作在饱和区,就是截止区【正确答案】:D2.二进制数11010转换为十进制数为A、32B、21C、26D、33【正确答案】:C4011是A、四2输入或非门B、四2输入与非门C、四2输入与门D、四2输入或门【正确答案】:B4001是A、四2输入或非门B、四2输入与非门C、四2输入与门D、四2输入或门【正确答案】:A5.逻辑功能为“有0出1,有1出0”的门电路是A、与门B、或门C、非门D、与或门【正确答案】:C6.TTL集成门电路的输入端需通过( )与正电源短接。

A、电阻B、电容C、电感D、负电源【正确答案】:A4001和CC4011都是采用的14引脚( )封装双列直插式。

A、塑B、金C、纸D、硅胶【正确答案】:A8.在数字信号中,高电平用逻辑1表示,低电平用逻辑0表示,称为A、正逻辑B、1逻辑C、负逻辑D、0逻辑【正确答案】:A9.十进制数码18用8421BCD码表示为A、10010B、100010C、00011000D、01110111【正确答案】:C10.已知逻辑函数,与其相等的函数为A、B、C、D、【正确答案】:D11.8421BCD码0001 0100表示的十进制数码为A、12B、14D、22【正确答案】:B12.十进制数6用8421BCD码表示为A、0110B、0111C、1011D、1100【正确答案】:A13.TTL集成门电路不使用的多余输入端可以A、接地B、悬空C、接低电平D、短接【正确答案】:B14.有4个信息,用2进制表示,就需要有( )位2进制表示。

A、2B、3C、4D、5【正确答案】:A15.下列四种类型的逻辑门中,可以用( )实现三种基本运算。

B、或门C、非门D、与非门【正确答案】:D16.二进制数11转换为十进制数为A、1B、2C、3D、4【正确答案】:C17.8421BCD码0101表示十进制数A、5B、6C、7D、2【正确答案】:A18.下列关于二进制代码中,描述错误的是A、二进制代码与所表示的信息之间应具有一一对应的关系B、用n位二进制数可以组合成2n个代码C、若需要编码的信息有N项,则应满足2n≥ND、若需要编码的信息有N项,则应满足2n=N19.在下列各图中,或非逻辑对应的逻辑图是A、B、C、D、【正确答案】:B20.常用的74××系列是指A、TTL器件B、CMOS器件C、NMOS器件D、PMOS器件【正确答案】:A21.CT74LSXXCP简称A、7LSXXB、LSXXC、74XXD、LXX22.逻辑函数表达式Y=A+B表示的逻辑关系是A、与B、或C、非D、与非【正确答案】:B23.十进制数19转化为二进制数为A、10011B、11001C、10100D、11011【正确答案】:A24.逻辑函数化简后为A、B+CBC、1D、B+CD【正确答案】:B25.74LS系列集成门电路引脚编号的判断方法错误的是A、把凹槽标志置于左方B、引脚向下C、逆时针自下而上顺序依次为12D、把凹槽标志置于右方【正确答案】:D26.二进制数1010转换为十进制数为A、10B、8C、12D、6【正确答案】:A27.逻辑函数表达式Y=表示的逻辑关系是A、与B、或C、非D、与非【正确答案】:C28.逻辑代数中的互补率是A、B、C、D、【正确答案】:A29.常用的C×××系列是指A、TTL器件B、CMOS器件C、NMOS器件D、PMOS器件【正确答案】:B30.下列逻辑函数表达式中与F=A+B功能相同的是A、B、C、D、【正确答案】:B31.十进制数8用8421BCD码表示为A、1010B、1011C、1000D、0101【正确答案】:C32.若逻辑函数L=( )AB,则L可简化为A、L=AB、L=BCDC、L=ABD、L=A+BCD【正确答案】:C判断题1.绝大多数的TTL逻辑集成电路引脚排列顺序是一致的,即面对集成电路的文字面,半圆形标注向左,逆时针依次是1,2,3,…,并且第一边最末引脚为接地脚GND,而整块集成电路的最末引脚为电源引脚Vcc。

数字电路试题及答案

数字电路试题及答案

《数字电路》试卷及答案一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。

1、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为()。

[A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X2、以下各电路中,()可以产生脉冲定时。

[A] 多谐振荡器[B] 单稳态触发器[C] 施密特触发器[D] 石英晶体多谐振荡器3、下列逻辑电路中为时序逻辑电路的是()。

[A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器4、同步时序电路和异步时序电路比较,其差异在于后者()。

[A] 没有触发器[B] 没有统一的时钟脉冲控制[C] 没有稳定状态[D] 输出只与内部状态有关5、当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有()。

[A] 触发器[B] 晶体管[C] MOS管[D] 电容6、能将输出端直接相接完成线与的电路有()。

[A] TTL与门[B] 或门[C] 三态门[D] 三极管非门7、TTL与非门的多余脚悬空等效于( A )。

[A] 1 [B] 0 [C] Vcc [D] Vee8、以下哪一条不是消除竟争冒险的措施()。

[A] 接入滤波电路[B] 利用触发器[C] 加入选通脉冲[D] 修改逻辑设计9、主从触发器的触发方式是()。

[A] CP=1 [B] CP上升沿[C] CP下降沿[D] 分两次处理10、组合型PLA是由()构成。

[A] 与门阵列和或门阵列[B] 一个计数器[C] 一个或阵列[D] 一个寄存器11、下列四个数中,最大的数是()。

[A] (AF)16[B] (001010000010)8421BCD[C] (10100000)2[D] (198)1012、触发器有两个稳态,存储8位二进制信息要()个触发器。

[A] 2 [B] 8 [C] 16 [D] 3213、下列门电路属于双极型的是()。

2009数字电路试题及答案

2009数字电路试题及答案

图R图参考答案1.已知:CD B D B D C F ++=1,C A D B F +=2,求21F F F ⊕=(10分)解:用卡诺图得BCD A D AC D C B C B A D C B F ++++=2.两逻辑函数BCD A D C BC CD B D C A AB F ++++=)(1,D C D B A F ⊕⊕=2,求两者的关系。

(10分)解:两函数相等,∑(0,3,4,7,11,12)3.用与非门-与非门电路实现逻辑函数C B B A F ⊕+⊕=。

(10分)解:C A BC B A B A AC C B F ⋅⋅=⋅⋅=(8分),图(2分)略4.已知:TTL 与非门的I OL =15mA ,I OH =400μA ,V OH =3.6V ,V OL =0.3V ;发光二极管正向导通电压V D =2V ,正向电流I D =5~10mA 。

求图 示发光二极管驱动电路中R 的取值范围。

(10分)解:(R =270~540Ω)5.图中,G 1、G 2是两个OC 与非门,已知:OH I =0.25mA ,OL I =14mA , IH I =0.05mA ,IL I =1.6mA ,Vcc =5V ,min OH V =2.4V ,max OL V =0.7V 。

G 3~G 5为TTL 与非门。

试确定R L 的取值范围。

(10分)解:R L 范围(467Ω~3000Ω)图图6.如图 所示,双点划线框中电路未完成,问:在双点划线框中连线能否实现B A F ⊕=?若能,则在图 中连线完成电路,并写出电路的逻辑表达式;若不能,则在图 中增加新的器件,完成电路,并写出电路的逻辑表达式。

(10分,注:双点划线框外的元器件可以选用或不用)其他解适当给分。

7.逻辑函数D C B A D C B A D C A D C B C B A F ++++=中所有输入变量不能同时为0,且A 、B 变量不能同时为1。

(完整版)数字电路期末复习试题和答案解析

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A B C D+A+B+C+D= 1 。

6、逻辑函数F=ABA+++= 0 。

BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。

8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2个稳态,存储8位二进制信息要8个触发器。

10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。

11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。

12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

二、选择题1、一位十六进制数可以用 C 位二进制数来表示。

A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。

A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。

A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。

北京邮电大学《电子电路》真题2009年

北京邮电大学《电子电路》真题2009年

北京邮电大学《电子电路》真题2009年(总分:61.00,做题时间:90分钟)一、{{B}}选择题{{/B}}(总题数:18,分数:40.00)1.(473)10的BCD码是______。

• A.010*********• B.111011010• C.110001110011• D.010*********(分数:2.00)A. √B.C.D.解析:2.触发器的时钟输入的作用是______。

• A.复位• B.使输出状态取决于输入控制信号• C.置位• D.改变输出状态(分数:2.00)A.B. √C.D.解析:3.一个8位移位寄存器的移位脉冲的频率是1MHz,将8位二进制数并行地移入这个移位寄存器需要______。

• A.经过8个触发器的传输延迟时间• B.8μs• C.经过1个触发器的传输延迟时间• D.1μs(分数:2.00)A.B.C.D. √解析:4.在时序电路的状态转换表中,若状态数N=3,则状态变量数最少为______。

• A.16• B.4• C.8• D.2(分数:2.00)A.B.C.D. √解析:5.已知,其中+ABCD=0,化简后的逻辑函数为______。

A.B. C. D.(分数:2.00)A.B.C.D. √解析:6.如图所示正脉冲的脉冲宽度、脉冲重复频率、脉冲占空比为______。

• A.t p、1/T、t p/T• B.t p、1/T、t p/(T-t p)• C.t p、1/T、(T-t p)/r• D.t p、T、t p/(T-t p)(分数:2.00)A. √B.C.D.解析:7.若用万用表测试图所示晶体管开关电路,当晶体管截止时,测得的基极和集电极电位应是______。

• A.u BE=0.6V,u CE=1.5V• B.u BE=0V,u cE=2.5V• C.u BE=0.7V,u CE=0.3V• D.u BE≤0V,u CE=3.2V(分数:2.00)A.B. √C.D.解析:8.如图所示电路中,当波形E1、E2及E3为已知时,输出F的序列为______。

数字电路与系统期末题及答案两套2009-2011年。30P

数字电路与系统期末题及答案两套2009-2011年。30P

《考研专业课高分资料》大连理工大学《数字电路与系统》期末题北京总部考研专业课教研中心《考研专业课高分资料》之期末题細:餓+期末试题 (3)大连理工大学2010—2011学年寃1学期期末考试 ................ : . (3)(A) .................................... : (3)数字电路与系_试试题(A)参考答案 (12)人-连理工大学2009—2010学年第1学期期末考试 (17)(A) (17)者萨培避与襄^试试题(A)参考答案 (26)3/29 . . • •• - • -考研专业课研发中心:第四模块期末试题I ■I I I \I i 大连理工大学2010-2011学年第1学期期末考试I 1 I ti 龄猶絲鑛试试题(A )I 1 I:所有答案必须做在答案题纸上,做在试题纸上无效!以下各题,皆只有一个答案是正确的,请选择:(1分*10)1.下图是某一逻辑门的内部结构图,请固答:+5VV(1) .若输入信号X=1且¥=0,则输出信号Z 应为 :A : 1. B: 0C:.不确定 D :皆有可能’(2) .该逻辑门电路的逻辑符号为■:A: - B :CO-D :与)(3) .在正逻辑体制下,孩.逻辑门的等效逻辑符号为::上二ID-c ;-D :-I I■'2.请完成以下计窣制的转换:58in =A : 00101011B ; 01011010C : 00111011D : 0.0111010 3. 请完.成以下分数制的转换:10110010,= ■■ ,/- -'• ■ - -八:By B: A2 C: Al D: Bli- : m负載的CMOS反相器(即非门),若萬输入逻辑值为1,则其输出逻辑值为」A: 1 B:0 C:不确定 D:皆有可能扬出端有电流流入,请问:该电流是::;-■, ■:.B:灌电流i-;l ii:; iii 力 - ________ :...B:负值5 - ■:'■! b门屯路如下所示,则输出信号F= _________________________■;. 4电路和组合逻辑电路在功能上有何区别?1任意吋刻输出状态是否跟输入信号作用前的状态有关仃无输出信号::.勹令’(!分45)1-矿幵关代数(也称为布尔代数)中1 + 1=2.利周反演规则(也称为德•摩根定理),写出逻函数F=Y J- Z+X'' Y的反函数为(无需化简):F, =3:将逻辑函数G=X -Y+Y -Z+X *Z改写为最小项之和的形式:F=S X.Y.Z()和最大项之积的形式:F=JI». t. “ )4.在四变量的卡诺图中,W-X* ^Y*Z的四个相邻项为:5.写出以下电路的输出表达式:Fl= 、F2= 、F3=6.J -K 触发器的特性方程为: D 触发器的特性方程为:若使用D 触发器来设计一个模为十的计数器,请问至少需要几个D 触发器?7.利用卡诺图化简函数的结果是不是唯一的?三.某一逻辑函数 F=2,.I .r.z ( 2, 3,6, 7, 9,-12,13),回答问题(5 分*2): 1.画出该函数的卡诺图,并将菡数值填入该卡诺图:......2. 宣接在上面的卡诺图中,将可以合并的1单元圈起来,并写出该函数的最简与或式:四.集成电'路74X139包含两个二线至四线的译码器,其逻辑符号如下图所示,请回答以下问题(3分*5〉:1,.74X139中的两个二线至'四线译码德若要IE 常译码,其使能控制端EN_L 的有效逻辑值应为什么? ++ . - . 5/2?;' 、‘.• 考研专业澡研发中心F2X O T1 FiEN A BENLL -L -LL-L-L-L74X139刊奶幻妁罚们72736/291ENABCID0IDIID2D3D4D5D6D7考研专业课研发中心所奋输出端的有效电平为高电平还是低电平?JiivoZ间是何种逻辑关系?i:出苏中一个输出端Y3.L的逻辑表达式:也•• •A 74X139组成的电路如图所示,请写出输出端F的表达式:五,集成电路74X151是一个八选一的数椐选择器,其中C、B、A是3位选择变量,DO〜D7是八个数据输入端I £11.是低电平有效的使能控制端,请回答以下问题(共10分):74X151,0 ---------- ----- 9-1.在实噓屮,若使74X151正常工作,实现其数据选择的功能,使能端EN_L应如何连线?请直接在上图 f涵出(2分),2.请根据上图填写下面的数据选择表(8分):六.某一同步时序逻辑电路如下图所示(5分*3〉:1.请写出各触发器的激励方程(也称为存储器的输入方程):- Dl-= •- . • •.,曇“•. L F L•-.考研专业课研发中心《考研专业课高分资料3之期末题谞•^出该电路的次态方程(也称为状态方程):01 =调的输出方程:;)UT:-i::::组方程填写状态转换表:3.请究成该屯路的状态图,并标注状态转换时的输入输出值(X/OUT):《考研专业锞髙分资料》之期末题七.7虹163是集成的四位计数器电路,其组成的不足模计数电路如下图所示(10分h74X163->C3X <2 CLR ■o LD -ENP —ENTQAQB QC QD RCO1. •请画出该计 环图(7分乂2.该计数器电路是模几的计数器?(3分)Vcc=+5Vj — 数电路的状态循《考研专业课高分资料》之期末题A.在举重比赛中,有A、B、C三名裁判,其中A为主裁判,当两名或者两名以上裁判(且必须包括A在上举合格后,才可发出合格信号,请按照以下步骤实现丄述要求的逻辑电路(15分)。

(完整版)数电试题及标准答案(五套)。

《数字电子技术基础》试卷一一、 填空题(22分每空2分)1、=⊕0A , =⊕1A 。

2、JK 触发器的特性方程为: 。

3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态, 施密特触发器两个状态都为态.4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。

5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。

若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为。

6、一个四选一数据选择器,其地址输入端有个。

二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。

(8分)六、分析画图题(8分)V作用下,输出电压的波形和电压传输特性画出下图所示电路在i74LS138功能表如下:74LS161功能表《数字电子技术基础》试卷一答案一、填空题(22分每空2分) 1、A ,A 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)=BD A +2)AC AD B A d m D C B A L++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3))(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题(10分 每题5分) 1、 2、四、分析题(17分) 1、(6分)B A L ⊕=2、(11分)五进制计数器五、设计题(28分) 1、(20分)1)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、A B C R Y G 0 0 0 00 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 11 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 11 ×11 ×××××AB CD 00 0001 01 10 1011 11 1绿三个批示灯的 状态,“1”表示亮,“0”表示灭。

2009级 答案

一1 c2 c 3a 4d 5b 6b 7b 8b 9a 10c二1 尾数的符号S2 全相联映射直接映射组相联映射3 2414 存储程序并按地址顺序执行5 在同时或同一个cpu周期内可以并行执行的微操作。

6 读出微指令的时间加上执行该条微指令的时间。

7 53ns8 位密度和道密度的乘积9 操作码地址码10物理逻辑高速三1用来保存计算机执行程序时的指令地址。

2 把程序计数器(PC)的当前内容与指令地址码部分给出的地址(实际上是位移量)之和作为操作数的地址,就称为相对寻址3 多条指令进入流水线后在同一机器时钟周期内争用同一个功能部件所发生的冲突。

4 最近最少使用算法5 指连续启动两次读操作所需间隔的最小时间。

四1单级中断的处理流程是cpu执行完一条指令后,判断是否有中断请求,如果有就响应中断。

首先关中断,找出中断源,保存cpu现场,然后执行中断服务程序,恢复现场,开中断,返回主程序。

单级中断与多级中断的区别在于单级中断不允许中断的嵌套,多级中断可以中断的嵌套。

2 集中式刷新和分散式刷新。

前者要求所有行在每个刷新周期中都要刷新,可以将刷新周期分为两部分,前一部分进行正常的读写操作,后一段称为集中式刷新。

后者为每一行的刷新插入到正常的读写周期中。

(或按集中式异步式分散式三种)3微程序控制器主要由控制存储器,微指令寄存器和地址转移逻辑三大部分构成,其中,控制存储器用来存储全部指令的微程序,微指令寄存器用来保存当前从控制存储器中取出的一条微指令,而地址转换逻辑用来根据指令操作码、状态条件和P字段实现微程序的转换。

4总线的集中式仲裁方式有链式查询方式、计数器定时查询方式和独立请求方式三种,其中链式查询方式是通过总线授权信号的逐级下达来实现优先级的排队,其优点是线少,缺点是优先级不可变且链路故障敏感;计数器定时查询方式是通过用一组地址线输出计数值来查询与计数值相符的总线请求,其优点优先级可固定也可变化,比较灵活,缺点是相对链式查询而言,线要多些;独立请求方式是用各自独立的总线请求和总线授权线来实现的,其优点是响应速度快,缺点是线更多。

09年上午试题及答案


w
bu
to
k
lic
C
m
C
lic
k
to
bu
大家网注册电气工程师论坛 /forum-598-1.html
F-
XC
h a n g e Vi e
w
er
er
!
O W
N
y
y
N
w
.d o
c u -tr a c k
O W
!
w
o
.d o
c u -tr a c k
.c
.c
大家网注册电气工程师论坛 /forum-598-1.html
o
m
w
w
w
w
PD
PD
F-
XC
h a n g e Vi e
w
bu
to
k
lic
C
m
C
lic
k
to
bu
大家网注册电气工程师论坛 /forum-598-1.html
F-
XC
h a n g e Vi e
w
er
er
!
O W
N
y
y
N
w
.d o
c u -tr a c k
o
m
w
w
w
w
PD
PD
F-
XC
h a n g e Vi e来自wbuto
k
lic
C
m
C
lic
k
to
bu
大家网注册电气工程师论坛 /forum-598-1.html
F-
XC
h a n g e Vi e

第五章 数字电路基础试题及答案

第五章 数字电路基础一、填空题:1.(7-4易)______AB AB +=。

2.(7-4易)_____A AB +=。

3.(7-4中)______A AB +=。

4.(7-4难)___________AB AC BC ++=。

5.(7-2易)逻辑代数有 、 和逻辑非三种基本运算。

6.(7-4易)1____A ⊕=。

7.(7-4易)A ⊙1=__________。

8.(7-2易)如果输入与输出的关系是"有0出1,全1出0",这是 逻辑运算。

"全0出0,有1出1",这是 逻辑运算。

9.(7-2中)异或门的逻辑功能是 、 。

10.(7-1易) 晶体二极管具有____________特性,利用这一特性可作开关电路。

11.(7-1易)晶体二极管从导通到截止需要一段时间,称之为_______________。

12.(7-1易) 晶体三极管通过对其基极电位控制,可使其处于________状态或_______状态。

13.(7-1易) 晶体三极管的U BE _____ U th (填>,<,或=)时,其处于截止状态。

(U th 为三极管发射结导通电压)。

14.(7-1中) 在实验和实际中,可在三极管的基极电阻上并联一个______________来加速管子开启和关闭速度。

15.(7-3易) n 个变量有________个最小项。

16.(7-2易) 三态输出与非门的输出端有三种状态:______,______,______。

17.(7-3中) (127)10=( )2=( )8=( )1618.(7-3中) (254.25)10=( )2=( )8= ( )1619.(7-3难)(2.718)10=( )2(小数点后保留4位)= ( )8=( )1620.(7-4难)AB A C BC ++=_______________。

21.(7-1易)逻辑变量的取值有种,即。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

2009学年数字电子复习题及答案
一、填空题
1. (30.25) 10 = 2 = 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 主从型JK触发器的特性方程= 。

4 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

5.八进制数 (34.2 ) 8 的等值二进制数为 2 ;
十进制数 98 的 8421BCD 码为 8421BCD 。

6. TTL与非门的多余输入端悬空时,相当于输入电平。

7 .图15所示电路中的最简逻辑表达式为。

图 15
8. 一个JK 触发器有个稳态,它可存储位二进制数。

9. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。

10. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。

表 1
A B F 1 F 2 F 3
0 0 1 1 0
0 1 0 1 1
1 0 0 1 1
1 1 1 0 1
F 1 ;F 2 ;F 3 。

二、选择题
1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 1
2.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门
B、与非门
C、异或门
D、OC门
3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)
B、悬空
C、通过小电阻接地(<1KΩ)
D、通过电阻接V CC
4.请判断以下哪个电路不是时序逻辑电路()。

A、计数器
B、寄存器
C、译码器
D、触发器
5.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3
A、施密特触发器
B、反相器
C、单稳态触发器
D、JK触发器
6、已知逻辑函数与其相等的函数为()。

A、B、C、D、
7、在四变量卡诺图中,逻辑上不相邻的一组最小项为:()
A、m 1 与m 3
B、m 4 与m 6
C、m 5 与m 13
D、m 2 与m 8
8、 L=AB+C 的对偶式为:()
A 、 A+BC ;
B 、( A+B )
C ; C 、 A+B+C ;
D 、 ABC ;
9、半加器和的输出端与输入端的逻辑关系是()
A、与非
B、或非
C、与或非
D、异或
10、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2
A 1 A 0 =101 时,输出:为()。

A . 00100000 B. 11011111 C.11110111 D. 00000100
11、属于组合逻辑电路的部件是()。

A、编码器
B、寄存器
C、触发器
D、计数器
12.存储容量为8K×8位的ROM存储器,其地址线为()条。

A、8
B、12
C、13
D、14
13、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为()V。

A、1.28
B、1.54
C、1.45
D、1.56
14、T触发器中,当T=1时,触发器实现()功能。

A、置1
B、置0
C、计数
D、保持
15、指出下列电路中能够把串行数据变成并行数据的电路应该是()。

A、JK触发器
B、3/8线译码器
C、移位寄存器
D、十进制计数器
16、只能按地址读出信息,而不能写入信息的存储器为()。

A、 RAM
B、ROM
C、 PROM
D、EPROM
三、逻辑函数化简
1、用代数法化简为最简与或式
Y= A +
2、(代数法)
3、F 2 ( A,B,C,D)=∑m (0,1,2,4,5,9)+∑d (7,8,10,11,12,13)(卡诺图法)
四、分析下列电路。

1、写出如图4所示电路的真值表及最简逻辑表达式。

图 4
2、写出如图5所示电路的最简逻辑表达式。

图 5
五、判断如图 6所示电路的逻辑功能。

若已知 u B =-20V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 0 的输出波形
t
图 6
六、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D为8421BCD码时,输出Y 为1,否则Y为0。

(要求写出设计步骤并画电路图)
七、用如图 7所示的8选1数据选择器CT74LS151实现下列函数。

(8分)
Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14)
图 7
八、用 4位二进制计数集成芯片CT74LS161采用两种方法实现模值为10的计数器,要求画出接线图和全状态转换图。

(CT74LS161如图8所示,其LD端为同步置数端,CR为异步复位端)。

(10分)
图 8
九、电路如图 9所示,试写出电路的激励方程,状态转移方程,求出Z 1 、Z 2 、Z 3 的输出逻辑表达式,并画出在CP脉冲作用下,Q 0 、Q 1 、Z 1 、Z 2 、Z 3 的输出波形。

(设 Q 0 、Q 1 的初态为0。

)(12分)
十、分析如图17所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路?(10分)
十一、试说明如图 18所示的用555 定时器构成的电路功能,求出U T+ 、U T- 和ΔU T ,并画出其输出波形。

(10分)
图 18
答案
一、填空题 :
1. (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。

2 . 1。

3 . 。

4 . 12、 8
5、11100.01 , 10011000
6、高
8、AB
9、两,一
10、多谐振荡器
11、同或,与非门,或门
二、选择题:
1.C
2.D
3.D
4.C
5.C
6.D 7.D 8. B 9.D 10. B 11. A
12. C 13. C 14. C 15. C 16. B
三、逻辑函数化简
1、Y=A+B
2、
3、
四、 1、该电路为三变量判一致电路,当三个变量都相同时输出为1,否则输出为0。

2、B =1,Y = A ,
B =0 Y 呈高阻态。

五、 u 0 = u A · u B ,输出波形 u 0 如图 10所示:
图 10
六、
七、如图 11所示:D
八、接线如图 12所示:
图 12 全状态转换图如图 13 所示:
( a )。

相关文档
最新文档