集成电路IC设计完整流程详解及各个阶段工具简介

合集下载

集成电路设计中的工具与应用

集成电路设计中的工具与应用

集成电路设计中的工具与应用集成电路(IC)是现代电子设备的核心组成部分,其设计过程涉及到多种工具和方法。

本文将详细介绍集成电路设计中的工具与应用。

1. 集成电路设计流程集成电路设计是一个复杂的过程,主要包括以下几个阶段:1.需求分析与规划:确定IC的功能、性能、功耗等需求,并制定相应的设计计划。

2.前端设计:包括逻辑设计、架构设计、仿真验证等。

3.后端设计:包括物理设计、版图设计、工艺制造等。

4.测试与验证:对制造出的IC进行功能和性能测试,确保其满足设计要求。

2. 集成电路设计工具集成电路设计涉及多种工具,可以分为以下几类:2.1 硬件描述语言(HDL)工具硬件描述语言是用于描述IC逻辑结构和行为的语言,主要包括Verilog和VHDL。

这些语言可以方便地描述复杂的电路结构,并通过仿真验证其功能。

2.2 电路仿真工具电路仿真工具用于验证IC的性能和功能,如Cadence的 Spectre、Synopsys的Virtuoso等。

这些工具可以对电路进行详细的分析,包括时序、功耗、温度等。

2.3 版图绘制工具版图绘制工具用于将电路设计转换为实际的版图,如Cadence的Calibre、Mentor Graphics的AutoCAD等。

这些工具可以确保版图的精度和可靠性。

2.4 工艺制造工具工艺制造工具用于实现IC的制造过程,如光刻机、蚀刻机、离子注入机等。

这些工具决定了IC的制造成本和性能。

3. 集成电路设计应用集成电路设计应用广泛,涵盖了各个领域,如计算机、通信、消费电子、工业控制等。

下面以几个典型应用为例,介绍集成电路设计在实际中的应用。

3.1 中央处理器(CPU)CPU是计算机的核心部件,其设计涉及到复杂的逻辑结构和高性能要求。

集成电路设计工具和方法在CPU设计中起到了关键作用,如使用硬件描述语言进行逻辑设计、电路仿真工具进行性能验证等。

3.2 移动通信芯片移动通信芯片是现代手机的核心部件,其设计需要考虑到功耗、性能和尺寸等因素。

IC设计流程讲义

IC设计流程讲义

IC设计流程讲义一、需求分析阶段1.1确定设计目标:分析市场需求、产品定位和竞争对手,制定设计目标和产品规格。

1.2系统设计:进行整体框架设计,确定电路模块、功能和性能要求。

二、电路设计阶段2.1构建电路原理图:根据系统设计要求,进行电路原理图的构建。

2.2元器件选型与电路仿真:选择合适的元器件,使用仿真软件进行设计验证,确保电路的性能和可靠性。

2.3PCB设计:将原理图转化为PCB布局,进行连线、布局和分层,以满足电磁兼容和信号完整性要求。

三、FPGA/PLD编程3.1确定FPGA/PLD器件:根据电路设计需求,选择合适的FPGA/PLD器件。

3.2编写逻辑代码:使用HDL语言编写逻辑代码,根据设计要求进行验证和仿真。

3.3生成配置文件:将逻辑代码转化为配置文件,用于配置FPGA/PLD器件。

四、芯片设计阶段4.1 RTL设计:根据需求进行芯片的Register Transfer Level(RTL)设计,使用HDL语言编写RTL描述文件。

4.2验证与仿真:使用仿真软件验证RTL设计的正确性和性能。

4.3综合:将RTL设计综合为门级电路网表,实现逻辑综合。

4.4时序约束:根据设计要求,给出时序约束条件,确保电路的稳定性和性能。

4.5物理设计:进行逻辑综合优化、块布局、逻辑隔离、稳定布局、布线等物理布局设计。

4.6特殊电路设计:对于特殊电路,如有模电路、高速接口等,进行特殊电路设计和模拟仿真。

4.7时序收敛:进行时序收敛和时序优化,使电路满足时序约束条件。

4.8静态时序分析:针对电路的时序性能进行静态时序分析和优化。

4.9DRC验证:通过设计规则检查(DRC)确保电路满足制造工艺的要求。

4.10LVS验证:使用版图与电路图进行电路验证(LVS)。

4.11产生GDSII文件:生成GDSII文件,用于芯片制造。

五、片上系统设计与集成5.1IP选择与集成:根据需求,选择合适的IP核进行集成和验证。

5.2进行系统级仿真:对整个芯片系统进行仿真验证,包括功能验证、性能验证、稳定性验证等。

ic设计流程

ic设计流程

IC设计流程介绍集成电路(Integrated Circuit, IC)设计流程是将电子电路设计转化为实际物理器件的过程。

它涵盖了从需求分析、设计规划、电路设计、布局布线、验证测试等一系列步骤。

本文将详细介绍IC设计流程的各个阶段及其重要性。

需求分析在进行IC设计之前,首先需要进行需求分析。

这一阶段的目标是明确设计的目标和约束条件,包括电路功能、性能指标、功耗、面积、成本等。

通过与客户、市场调研和技术评估,确定设计的需求。

需求分析是整个设计流程的基础,对后续的设计和验证都有重要影响。

需求分析流程1.客户需求收集和分析:与客户进行沟通,了解客户的需求和期望。

2.市场调研:了解市场的需求和竞争情况,为产品定位提供依据。

3.技术评估:评估技术可行性,包括电路、工艺、制程等方面的考虑。

设计规划在需求分析完成后,进行设计规划是非常重要的。

设计规划决定了整个设计流程的方向和目标,包括设计策略、设计流程、工具选择等。

一个好的设计规划可以提高设计效率和质量。

设计规划步骤1.系统级设计:确定整个系统的架构和功能划分,以及各个子系统之间的接口和通信方式。

2.芯片级设计:在系统级设计的基础上,进行芯片级功能划分和接口定义。

3.电路级设计:根据芯片级设计,完成电路的设计,包括电路框图设计、模拟电路设计等。

4.数字电路设计:根据系统需求和电路设计,进行数字电路设计,包括逻辑设计、时序设计等。

电路设计电路设计是IC设计流程中的核心环节,它将整个电路的功能通过逻辑、模拟电路转化为物理电路。

电路设计流程1.逻辑设计:将电路的功能描述为逻辑电路,使用HDL(HardwareDescription Language)进行描述。

2.逻辑综合:将逻辑电路转化为门级电路和电路层次结构,优化电路结构以满足时序、面积等要求。

3.时序设计:根据时序要求,对电路进行时序约束和时序优化,确保电路在时序上正确工作。

4.模拟电路设计:设计和优化模拟电路,包括模拟前端设计、放大器设计等。

ic前端设计流程

ic前端设计流程

ic前端设计流程IC前端设计流程1. 概述IC前端设计流程是指集成电路(IC)的前端设计流程,主要涉及到电路设计、逻辑设计和验证等工作。

本文将详细介绍IC前端设计流程的各个阶段。

2. 电路设计流程电路设计是IC设计的基础工作,主要包括以下几个步骤:•需求分析:与客户沟通明确设计需求,确定电路性能指标。

•原理设计:根据需求分析结果,进行电路的初步设计,选择适当的电路拓扑结构。

•电路模拟:利用电路仿真工具对设计的电路进行模拟,验证其性能指标是否满足需求。

•电路优化:根据模拟结果,对电路进行优化,提升性能,降低功耗。

•电路布局:将电路进行布局,确定各个电路模块的相对位置。

•电路布线:根据电路布局结果,进行电路的布线设计,确保信号传输的准确性和稳定性。

3. 逻辑设计流程逻辑设计是IC设计中的关键一步,主要包括以下几个步骤:•需求分析:与客户明确设计需求,确定逻辑电路功能和性能指标。

•逻辑设计:根据需求分析结果,进行逻辑电路的设计。

可以使用HDL语言进行描述,并进行逻辑综合。

•静态时序分析:采用时序分析工具对设计的逻辑电路进行时序约束分析,确保电路的时序性能。

•功耗分析:对设计的逻辑电路进行功耗分析,优化电路功耗。

•逻辑仿真:对设计的逻辑电路进行仿真验证,确保其功能正确,性能指标符合要求。

4. 验证流程验证是IC设计中的最后一步,主要用于验证设计的正确性和性能指标是否达到要求,具体流程如下:•功能验证:使用功能验证工具对设计的IC芯片进行验证,验证其各个功能模块是否按照需求设计。

•时序验证:进行时序验证,确保IC芯片的时序性能符合设计要求。

•功耗验证:对IC芯片进行功耗验证,确保其功耗符合设计要求。

•特性验证:对IC芯片的特性进行验证,例如抗干扰性、输出驱动能力等。

•系统级验证:将IC芯片与其他系统进行集成,进行整体系统级的验证。

5. 总结IC前端设计流程包括电路设计、逻辑设计和验证等多个阶段,每个阶段都是整个设计流程中不可或缺的环节。

IC设计流程

IC设计流程

IC设计流程IC设计流程是指将集成电路的功能目标转化为结构目标、物理目标,然后进行细化和描述,最终实现设计的过程。

整个流程包括从设计规格开始到验证和测试结束的一系列步骤。

以下是完整版IC设计流程。

1.设计规格:根据应用需求和市场要求,确定集成电路的功能、性能、功耗等规格参数。

其中包括电路的输入输出要求、逻辑功能、时钟频率、功耗等。

2.架构设计:根据设计规格,确定电路的整体结构,包括功能模块的划分、通信接口、数据传输路径等。

通过分析复杂度和资源占用情况,确定电路的实现方案。

3. RTL设计:采用硬件描述语言(如Verilog或VHDL),进行寄存器传输级(RTL)设计,即对电路的功能模块进行一级抽象和描述。

包括确定信号的操作和数据流路径、控制逻辑等。

4.验证:对RTL设计进行功能验证和时序验证,以确保设计符合规格要求。

功能验证通过仿真工具进行,时序验证主要通过时序约束和时序仿真判断。

5.合成:将RTL设计转换为逻辑门级的电路描述,包括电路的布局、布线、时钟资源分配等。

实现方式可以是手工合成和自动合成。

6.物理设计:进行布局规划和布线,生成物理级别的网表。

包括将电路各个单元放置在芯片平面上并规划连线路径,最小化连线长度和面积,并考虑信号的延迟和功耗。

7.物理验证:对布局和布线的结果进行物理验证,包括电路的连通性、电子规则检查、功耗、时序等。

通过使用专业的物理验证工具,确保电路布局和布线无误。

8.版图生成:根据物理设计结果生成版图,包括版图的规划、标准单元的放置、连线等。

版图生成时需考虑电路性能、功耗和面积等因素。

9.版图验证:对版图进行验证,包括电路的连通性、电子规则检查、功耗、时序等。

验证通过后,生成版图文件,供后续工艺流程使用。

10.功率分析和时序分析:对设计进行功耗和时序分析,以评估电路的工作性能和功耗情况。

通过仿真和静态分析工具进行分析,确认设计满足需求。

11.生成GDSII文件:将版图文件转换为GDSII文件格式,以供后续的芯片制造流程使用。

半导体集成电路设计流程

半导体集成电路设计流程

半导体集成电路设计流程半导体集成电路(Integrated Circuit,IC)的设计是一项相当复杂的工作,需要经历多个阶段的流程。

以下是一个典型的半导体集成电路设计流程简介,每个阶段都需要经过仔细的规划和执行,以确保电路的正确性和可靠性。

1.需求分析:在该阶段,设计团队将与客户合作,确定集成电路的需求和规格。

这包括电路功能、性能、功耗、面积限制等。

这些信息对后续的设计和验证工作至关重要。

2.架构设计:在这一阶段,设计团队将基于需求分析结果,制定整体电路的架构和功能模块划分。

设计团队需要确定选择何种电路结构和设计方法,以满足性能和功能要求。

3.电路设计:在该阶段,设计团队将根据架构设计,开始逐步设计每个功能模块的电路。

这包括选择和设计适当的电子元器件,如晶体管、电容和电阻等。

设计过程通常使用电路模拟软件完成,以验证和优化电路设计。

4.物理设计:在这一阶段,设计团队将电路设计转化为物理布局。

他们需要决定电路中各个元件的位置和布线,以最小化信号延迟和功耗,并满足电路布局面积的限制。

物理设计还包括芯片封装和引脚分配等任务。

5.设计规则检查(DRC)和布局对齐(LVS):在这个阶段,设计团队需要执行设计规则检查和布局对齐等验证过程,以确保布局的准确性和可制造性。

设计规则检查涉及对设计是否符合制造工艺规则的检查,而布局对齐则是验证原理图和布局之间的一致性。

6.电路模拟和验证:在这个阶段,设计团队将通过使用电路模拟工具,对设计的功能和性能进行验证。

他们需要模拟各种工作条件和电气参数,以确保电路在各种情况下的可靠性和稳定性。

7.物理验证和验证测试:在这个阶段,设计团队将通过制造一批样品芯片,进行物理验证和功能测试,以验证设计的正确性。

他们需要确保芯片在实际使用中的性能和功能都能达到预期。

8.产量制造:一旦设计团队完成了设计和验证,他们将与制造工厂合作,开始大规模生产集成电路。

在整个生产过程中,质量控制和测试是必不可少的,以确保最终产品的性能和一致性。

IC设计流程及各阶段典型软件

IC设计流程及各阶段典型软件IC设计流程是指整个集成电路设计的整体过程,包括需求分析、系统设计、电路设计、物理设计、验证与测试等阶段。

每个阶段都有其典型的软件工具用于支持设计与开发工作。

本文将详细介绍IC设计流程的各个阶段及其典型软件。

1.需求分析阶段需求分析阶段是集成电路设计的起点,主要目的是明确设计目标和规格。

在这个阶段,设计团队与客户进行沟通和讨论,确定设计的功能、性能、功耗、面积等要求。

常用软件工具有:- Microsoft Office:包括Word、Excel、PowerPoint等办公软件,用于编写设计需求文档、文档整理和汇报。

2.系统设计阶段系统设计阶段主要是将需求分析阶段得到的设计目标和规格转化为可实现的电路结构和算法设计。

常用软件工具有:- MATLAB/Simulink:用于算法设计和系统级模拟,包括信号处理、通信系统等。

- SystemVerilog:一种硬件描述语言,用于描述电路结构和行为。

- Xilinx ISE/Vivado:用于FPGA设计,进行电路逻辑设计和Verilog/VHDL代码的仿真和综合。

3.电路设计阶段电路设计阶段是将系统级设计转化为电路级设计。

常用软件工具有:- Cadence Virtuoso:用于模拟和布局设计,包括原理图设计、电路模拟和布局与布线。

- Mentor Graphics Calibre:用于DRC(Design Rule Checking)和LVS(Layout vs. Schematic)设计规则检查和布局与原理图的对比。

4.物理设计阶段物理设计阶段主要是将电路级设计转化为版图设计,并进行布局布线。

常用软件工具有:- Cadence Encounter:用于逻辑综合、布局和布线。

- Cadence Innovus:用于布局布线和时钟树设计。

- Mentor Graphics Calibre:用于DRC和LVS设计规则检查和验证。

集成电路设计流程 IC设计流程

1.1从RTL到GDSⅡ的设计流程:
这个可以理解成半定制的设计流程,一般用来设计数字电路。

整个流程如下(左侧为流程,右侧为用到的相应EDA工具):
一个完整的半定制设计流程应该是:RTL代码输入、功能仿真、逻辑综合、门级验证、时序/功耗/噪声分析,布局布线(物理综合)、版图验证。

整个完整的流程可以分为前端和后端两部分,
前端的流程图如下:
前端的主要任务是将HDL语言描述的电路进行仿真验证、综合和时序分析,最后转换成基于工艺库的门级网表。

后端的流程图如下,也就是从netlist到GDSⅡ的设计流程:
后端的主要任务是:
(1)将netlist实现成版图(自动布局布线APR)
(2)证明所实现的版图满足时序要求、符合设计规则(DRC)、layout与netlist一致(LVS)。

(3)提取版图的延时信息(RC Extract),供前端做post-layout仿真。

1.2从Schematic到GDSⅡ的设计流程:
这个可以理解成全定制的设计流程,一般用于设计模拟电路和数模混合电路。

整个流程如下(左侧为流程,右侧为用到的相应EDA工具):
一个完整的全定制设计流程应该是:电路图输入、电路仿真、版图设计、版图验证(DRC和LVS)、寄生参数提取、后仿真、流片。

《IC设计流程》课件

《IC设计流程》PPT课件
# IC设计流程 ## 概述 - IC设计是指集成电路的设计过程 - IC设计流程包括多个阶段 - IC设计的目的是制造高质量电子产品
什么是IC设计?
IC设计是指集成电路的设计和制造过程,它涵盖了从初始概念到最终产品的 多个阶段。它是现代电子产品制造过程中的关键步骤。
IC设计流程详解
IC设计行业前景展望
IC设计行业前景广阔,将在智 能手机、物联网等领域持续迎 来机遇。
总结
IC设计流程的重要性
IC设计流程是确保电子产品质量 和性能的关键步骤。
IC设计行业的前景及挑战
IC设计行业将面临激烈的竞争和 技术更新的挑战。
如何提高IC设计效率和质量
采用先进的设计工具和方法,注 重团队协作和创新。
用于评估电路的物理特性 和性能的仿真软件
3 电路仿真软件
用于模拟电路行为和性能 的仿真软件
4 芯片测试仪器
用于测试和评估芯片性能的仪器设备
5 整机测试仪器
用于测试和评估整机性能的仪器设备
IC设计行业数据
IC设计市场规模
IC设计市场规模不断增长,预 计将在未来几年保持稳定增长。
IC设计市场发展趋势
IC设计行业正在向更高集成度、 更低功耗和更高性能的方向发 展。
前期准备
项目规划、技术方案研究、 芯片功能定义、芯片架构设 计等
测试验证
芯片测试、整机应用测试等
电路计
逻辑设计、前端仿真、前端 布局等
物理设计
后端布局、物理验证、物理 仿真等
封装测试
封装设计、封装仿真、封装测试等
IC设计流程中的常用工具
1 电路布局软件
用于设计和优化电路布局 的软件工具
2 物理仿真软件

集成电路中的设计流程和方法

集成电路中的设计流程和方法集成电路(Integrated Circuit,IC)是现代电子技术的重要组成部分,也是各种电子设备的核心。

在集成电路的制作过程中,设计流程和方法起着至关重要的作用。

本文将介绍集成电路中常见的设计流程和方法,以及它们的应用。

一、设计前期准备在进行集成电路设计之前,需要进行一系列的准备工作。

首先,需要明确设计目标和需求,包括电路的功能、性能要求等。

然后,需要对所需芯片的规模和复杂度进行评估和确定。

此外,还需要进行市场研究,了解类似产品的市场需求和竞争情况。

最后,要制定详细的设计计划和时间表。

二、电路设计电路设计是集成电路设计的核心环节之一。

在电路设计过程中,需要进行原理图设计、逻辑设计和电路仿真等工作。

原理图设计是将电路的功能和连接关系用图形和符号表示出来,以便于后续的设计和验证。

逻辑设计是根据功能和性能要求,将电路设计为逻辑门电路、寄存器、时序逻辑等。

电路仿真是利用电子设计自动化(EDA)工具对电路进行仿真和验证,以确保电路的功能和性能满足设计要求。

三、物理设计物理设计是将电路设计转化为实际的物理结构和版图。

物理设计主要包括布局设计和布线设计两个阶段。

布局设计是将电路的各个组成部分进行合理的排列和布局,以保证电路的整体性能和可制造性。

布线设计是根据布局设计的结果,将电路中的导线进行布线,并解决导线间的冲突和干扰问题。

物理设计涉及到的技术包括布局规划、布线规划、时钟分配等。

四、验证和测试在集成电路设计完成后,需要进行验证和测试工作,以验证电路的功能和性能是否满足设计要求。

验证主要包括功能验证和时序验证两个方面。

功能验证是通过编写测试程序,对设计的电路进行功能测试,以确认其能够正常工作。

时序验证是通过时序模拟器和时钟分析工具,对电路的时序性能进行分析和验证。

测试是在电路生产过程中对芯片进行测试和筛选,以确保芯片的质量和可靠性。

五、后期调试和优化在完成验证和测试后,可能还需要进行一些后期的调试和优化工作。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

I C设计完整流程及工具
IC的设计过程可分为两个部分,分别为:前端设计(也称逻辑设计)和后端设计(也称物理设计),这两个部分并没有统一严格的界限,凡涉及到与工艺有关的设计可称为后端设计。

前端设计的主要流程:
1、规格制定
芯片规格,也就像功能列表一样,是客户向芯片设计公司(称为Fabless,无晶圆设计公司)提出的设计要求,包括芯片需要达到的具体功能和性能方面的要求。

2、详细设计
Fabless根据客户提出的规格要求,拿出设计解决方案和具体实现架构,划分模块功能。

3、HDL编码
使用硬件描述语言(VHDL,Verilog HDL,业界公司一般都是使用后者)将模块功能以代码来描述实现,也就是将实际的硬件电路功能通过HDL语言描述出来,形成RTL (寄存器传输级)代码。

4、仿真验证
仿真验证就是检验编码设计的正确性,检验的标准就是第一步制定的规格。

看设计是否精确地满足了规格中的所有要求。

规格是设计正确与否的黄金标准,一切违反,不符合规格要求的,就需要重新修改设计和编码。

设计和仿真验证是反复迭代的过程,直到验证结果显示完全符合规格标准。

仿真验证工具Mentor公司的Modelsim,Synopsys 的VCS,还有Cadence的NC-Verilog均可以对RTL级的代码进行设计验证,该部分个人一般使用第一个-Modelsim。

该部分称为前仿真,接下来逻辑部分综合之后再一次进行的仿真可称为后仿真。

5、逻辑综合――Design Compiler
仿真验证通过,进行逻辑综合。

逻辑综合的结果就是把设计实现的HDL代码翻译成门级网表netlist。

综合需要设定约束条件,就是你希望综合出来的电路在面积,时序等目标参数上达到的标准。

逻辑综合需要基于特定的综合库,不同的库中,门电路基本标准单元(standard cell)的面积,时序参数是不一样的。

所以,选用的综合库不一样,综合出来的电路在时序,面积上是有差异的。

一般来说,综合完成后需要再次做仿真验证(这
个也称为后仿真,之前的称为前仿真)逻辑综合工具Synopsys的Design Compiler,仿真工具选择上面的三种仿真工具均可。

6、STA
Static Timing Analysis(STA),静态时序分析,这也属于验证范畴,它主要是在时序上对电路进行验证,检查电路是否存在建立时间(setup time)和保持时间(hold time)的违例(violation)。

这个是数字电路基础知识,一个寄存器出现这两个时序违例时,是没有办法正确采样数据和输出数据的,所以以寄存器为基础的数字芯片功能肯定会出现问题。

STA工具有Synopsys的Prime Time。

7、形式验证
这也是验证范畴,它是从功能上(STA是时序上)对综合后的网表进行验证。

常用的就是等价性检查方法,以功能验证后的HDL设计为参考,对比综合后的网表功能,他们是否在功能上存在等价性。

这样做是为了保证在逻辑综合过程中没有改变原先HDL描述的电路功能。

形式验证工具有Synopsys的Formality。

前端设计的流程暂时写到这里。

从设计程度上来讲,前端设计的结果就是得到了芯片的门级网表电路。

Backend design flow后端设计流程:
1、DFT
Design ForTest,可测性设计。

芯片内部往往都自带测试电路,DFT的目的就是在设计的时候就考虑将来的测试。

DFT的常见方法就是,在设计中插入扫描链,将非扫描单元(如寄存器)变为扫描单元。

关于DFT,有些书上有详细介绍,对照图片就好理解一点。

DFT工具Synopsys的DFT Compiler
2、布局规划(FloorPlan)
布局规划就是放置芯片的宏单元模块,在总体上确定各种功能电路的摆放位置,如IP模块,RAM,I/O引脚等等。

布局规划能直接影响芯片最终的面积。

工具为Synopsys 的Astro
3、CTS
Clock Tree Synthesis,时钟树综合,简单点说就是时钟的布线。

由于时钟信号在数字芯片的全局指挥作用,它的分布应该是对称式的连到各个寄存器单元,从而使时钟从同一个时钟源到达各个寄存器时,时钟延迟差异最小。

这也是为什么时钟信号需要单独布线的原因。

CTS工具,Synopsys的Physical Compiler
4、布线(Place & Route)
这里的布线就是普通信号布线了,包括各种标准单元(基本逻辑门电路)之间的走线。

比如我们平常听到的0.13um工艺,或者说90nm工艺,实际上就是这里金属布线可以达到的最小宽度,从微观上看就是MOS管的沟道长度。

工具Synopsys的Astro
5、寄生参数提取
由于导线本身存在的电阻,相邻导线之间的互感,耦合电容在芯片内部会产生信号噪声,串扰和反射。

这些效应会产生信号完整性问题,导致信号电压波动和变化,如果严重就会导致信号失真错误。

提取寄生参数进行再次的分析验证,分析信号完整性问题是非常重要的。

工具Synopsys的Star-RCXT
6、版图物理验证
对完成布线的物理版图进行功能和时序上的验证,验证项目很多,如LVS(Layout Vs Schematic)验证,简单说,就是版图与逻辑综合后的门级电路图的对比验证;DRC(Design Rule Checking):设计规则检查,检查连线间距,连线宽度等是否满足工艺要求,ERC (Electrical Rule Checking):电气规则检查,检查短路和开路等电气规则违例;等等。

工具为Synopsys的Hercules实际的后端流程还包括电路功耗分析,以及随着制造工艺不断进步产生的DFM(可制造性设计)问题,在此不说了。

物理版图验证完成也就是整个芯片设计阶段完成,下面的就是芯片制造了。

物理版图以GDSII的文件格式交给芯片代工厂(称为Foundry)在晶圆硅片上做出实际的电路,再进行封装和测试,就得到了我们实际看见的芯片。

相关文档
最新文档