数字电子技术5

合集下载

电子教案《数字电子技术(第5版_杨志忠)》教学资源第4章练习题参考答案

电子教案《数字电子技术(第5版_杨志忠)》教学资源第4章练习题参考答案

意提案时用 1 表示,不同意时用 0 表示。表决结果为 Y,提案通过时,用 1 表示,被否决时,
用 0 表示,由此,根据题意可列出[题 4 8]的真值表。
[题 4 8]的真值表
输 入
输出
输 入
输出














































图 P4 2(b)的真值表
输 出
输 入
YA
YB























输 出
YA
YB








将输入 A、B、C 的各种取值组合代入 YA 和 YB 式中进行计算,由此可列出真值表。 (3)由图 P4 2(b)的真值表可知,如 A 为加数,B 为被加数,C 为相邻低位来的进位数; YA为本位和,YB 为进位数时,则图 P4 2(b)所示电路为一位全加器。 [题 4 3] 试分析图 P4 3 所示电路在 M = 0 时实现何种功能?而在 M = 1 时又能实现什 么功能? [解] (1)写输出逻辑表达式

数字电子技术试题(1-5章)

数字电子技术试题(1-5章)

第1章 数制和码制一、填空题1.数制转换:(011010)2 =( )10 =( )8 =( )16。

2.数制转换:(35)10 =( )2 =( )8 =( )16。

3.数制转换:(251)8 =( )2 =( )16 =( )10。

4.数制转换:(4B )16 =( )2 =( )8 =( )10。

5.数制转换:(69)10 =( )2 =( )16 =( )8。

6.将二进制数转换为等值的八进制和十六进制数(10011011001)2 =( )8 =( )16。

7.将二进制数转换为等值的八进制和十六进制数(1001010.011001)2 =( )8 =( )16。

一、填空题答案:1.26、32、1A ;2.100011、43、 23;3.10101001、A9、169;4.1001011、113、75;5.1000101、45、105;6.2331、4D9;7.112.31、4A.64。

第2章 逻辑代数基础一、填空题1.逻辑函数Y AB A B ''=+,将其变换为与非-与非形式为 。

2.逻辑函数Y A B AB C ''=+,将其变换为与非-与非形式为 。

3. 将逻辑函数AC BC AB Y ++=化为与非-与非的形式,为 。

4.逻辑函数Y A A BC '''=+,化简后的最简表达式为 。

5.逻辑函数Y A B A B ''=++,化简后的最简表达式为 。

6.逻辑函数()()Y A BC AB ''''=+,化简后的最简表达式为 。

7. 逻辑函数Y AB AB A B ''=++,化简后的最简表达式为 。

一、填空题答案1.()()()Y AB A B '''''= ; 2.()()()Y A B AB C '''''=;3. ()()()()Y AB BC AC ''''=; 4. Y A '=;5.1Y =; 6.1Y =; 7.Y A B =+。

数字电子技术

数字电子技术

数字电子技术什么是数字电子技术?数字电子技术是一种基于数字信号处理和逻辑电路的电子技术,用于处理、存储和传输数字信号。

与模拟电子技术不同,数字电子技术使用离散的、二进制的信号,通过逻辑门、触发器等数字元件进行逻辑运算和电路设计。

数字电子技术已经在计算机、通信、数据存储和数字音视频等领域得到广泛应用。

它能够提供更高的可靠性、较低的功耗和更灵活的功能,为现代电子设备的发展提供了基础。

数字电子技术的基本原理数字电子技术的基本原理是将所有信号表示为离散的、二进制的形式。

在数字电子技术中,使用的是数字逻辑门来实现不同的逻辑功能。

数字逻辑门是指由逻辑元件组成的集成电路,可以执行布尔逻辑运算,例如与门、或门和非门等。

这些逻辑门不仅可以执行简单的逻辑功能,还可以构建更复杂的逻辑电路。

数字电子技术使用的二进制表示法将信号分为高电平和低电平。

高电平表示1,低电平表示0。

通过逻辑门的组合,可以对这些二进制信号进行逻辑运算和电路设计。

数字电子技术的应用计算机在计算机中,数字电子技术广泛应用于中央处理器(CPU)、内存和输入输出设备等关键组件。

CPU是计算机的核心部件,它包含大量的逻辑门和触发器来执行各种算术和逻辑运算。

内存是用于存储数据和程序的地方,它使用存储芯片来实现数据存储和读写操作。

输入输出设备通过数字电子技术实现与计算机之间的数据交互。

通信在通信领域,数字电子技术用于数字信号处理、数据压缩和编解码等功能。

数字信号处理可以将模拟信号转换为数字信号,并对数字信号进行滤波、变换和频谱分析等操作。

通过这些操作,可以提高信号的质量和可靠性,使数据传输更加稳定。

数据压缩是将数据编码为较小的形式,在数据传输和存储中占用更少的空间。

通过数字电子技术,可以使用各种压缩算法来实现数据压缩和解压缩。

编解码技术用于将数字信号转换为模拟信号或其他格式的数字信号,以便在不同的通信系统之间进行数据交换。

数据存储数字电子技术在数据存储领域也有广泛应用。

铜陵学院 数字电子技术第5章习题解答

铜陵学院 数字电子技术第5章习题解答

铜陵学院 数字电子技术 石建平第5章习题解答5-1.为什么基本RS 触发器的输入信号需要遵守S D ’+R D ’=1的约束条件?解:基本RS 触发器的输入信号同时为0时,触发器输出端Q =Q ’=1,这时我们称为11态。

但是,若S D ’和R D ’同时无效回到1后,基本RS 触发器的输出状态将由两个与非门的传输延迟时间决定,即输出状态将无法确定。

因此,此状态称为不定状态,使用时应避免这种情况发生。

5-2.试问电平触发的SR 触发器和基本RS 触发器在电路结构和动作特点上有哪些不同? 解:电平触发的SR 触发器电路结构中有时钟信号,输入端是在时钟信号的控制下对触发器作用,只有当时钟信号在有效状态下,输入信号才能使触发器接收信号建立状态,而基本RS 触发器电路结构中没有时钟信号,输入信号直接对触发器作用。

5-3.试问电平触发方式的触发器能构成具有翻转功能的触发器吗?为什么?解:不能。

电平触发方式的触发器,在整个电平有效期间内,均可以接收信号建立状态,因此,若构成具有翻转功能的触发器,将会在整个电平有效期间内不断地接收信号实现翻转,会出现空翻现象。

5-4.已知基本RS 触发器电路中,输入信号端R D ’和S D ’的电压波形如图5-1所示,试画出图示电路的输出端Q 和Q ’端的电压波形。

’S D ’G 2G 1R D ’S D ’R D ’解:(1)标出所有输入信号变化的边沿,在每一段内根据基本RS 触发器的输入输出画出Q 和Q ’端波形;(2)输入端RD ’=0,SD ’=1,Q =0,Q ’=1;随后RD ’=SD ’=0,触发器输出为11态; (3)输入端RD ’=1,SD ’=0,Q =1,Q ’=0;随后RD ’=0,SD ’=1,Q =0,Q ’=1;在RD ’=SD ’=1,触发器输出保持不变;(4)输入端RD ’=1,SD ’=0,Q =1,Q ’=0;随后RD ’=SD ’=0,触发器输出为11态;最后RD ’=0,SD ’=1,Q =0,Q ’=1。

数字电子技术习题解答_杨志忠_第五章练习题_部分

数字电子技术习题解答_杨志忠_第五章练习题_部分

教材:数字电子技术基础(“十五”国家级规划教材) 杨志忠 卫桦林 郭顺华 编著高等教育出版社2009年7月第2版; 2010年1月 北京 第2次印刷;第五章 集成触发器(部分习题答案)练习题5解答:(P213页)【5.1】、由与非门构成的基本RS 触发器,S D 和R D 端输入如图P5.1所示波形,试画出Q 和Q 的输出波形。

设触发器的初始状态为“0”。

解题思路:根据基本RS 触发器功能分段画图,并要注意与非门的基本RS 触发器是低电平有效。

当D S 和D R 端同时为有效低电平时,出现强制1态,有效电平同时撤去后(无效高电平)会出现不定态。

(不确定的状态,具体的状态取决两个与非门的翻转速度快慢)DS D RQ【5.2】、由或非门构成的基本RS 触发器,S D 和R D 端输入如图P5.2所示波形信号,试画出Q 和Q 的输出波形。

(设触发器的初始状态为“1”)。

解题思路:根据基本RS 触发器功能分段画图,并要注意或非门的基本RS 触发器是高电平有效,功能与与非门组成的RS 触发器功能相同。

当R D 和S D 端同时为有效高电平时,出现强制0态,有效电平同时撤去后(无效低电平)会出现不定态。

(不确定的状态,具体的状态取决两个与非门的翻转速度快慢)DS D RQ1≥1≥【5.4】、已知同步RS 触发器的输入CP,R 和S 的电压波形如题P5-4图所示的波形,试画出Q 和Q 的输出波形。

(设触发器的初始状态nQ =0)解题思路:同步钟控RS 触发器是电位型触发器(高电平敏感CP=1),在CP 有效触发期间的状态随输入信号发生变化,n 1n Q R S Q+=+,约束条件:RS=0,R=S=1时出现1Q Q 1n 1n ==++。

CPSQR【5.5】、已知同步D 触发器CP 和D 端的输入电压波形如P5.5图所示,试画出Q 端的输出波形。

(设触发器的初始状态nQ =0)解题思路:同步式触发器是电位型触发器(假定高电平敏感CP=1),在CP 有效触发期间的状态随输入信号发生变化,D Q1n =+。

数字电子技术基础康华光第五答案

数字电子技术基础康华光第五答案

第一章数字逻辑习题1.1 数字电路与数字信号1.1.2 图形代表的二进制数1.1.4 一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSB LSB0 1 2 11 12 (ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1.2 数制1.2.2 将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于2?4(2)127 (4)2.718解:(2)(127)D= 27 -1=()B-1=(1111111)B=(177)O=(7F)H(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.4 二进制代码1.4.1 将下列十进制数转换为8421BCD 码:(1)43 (3)254.25 解:(43)D=(01000011)BCD1.4.3 试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+ (2)@ (3)you (4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。

(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you 的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43 的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331.6 逻辑函数及其表示方法1.6.1 在图题1. 6.1 中,已知输入信号A,B`的波形,画出各门电路输出L 的波形。

解: (a)为与非, (b)为同或非,即异或第二章逻辑代数习题解答2.1.1 用真值表证明下列恒等式(3)A⊕ =B AB AB+ (A⊕B)=AB+AB由最右边2栏可知,A⊕B与AB+AB的真值表完全相同。

万里学院-数字电子技术-第五章习题及参考答案

第五章习题1.题图5-1所示电路是用两片555构成的脉冲发生器,试画出Y 1和Y 2两处的输出波形,并标注主要参数(参数只需估算)。

R 1C 133kR 233k 10题图5-12.题图5-2所示的555定时器构成的单稳态触发器及输入v I 的波形,求: (1)输出信号v O 的脉冲宽度T W ;(2)对应v I 画出v C 、v O 的波形,并标明波形幅度。

v I /V CC /3v Iv O题图5-23.由555定时器组成的多谐振荡器如图5-3所示,已知V DD =12V 、C =0.1μF 、R 1=15k Ω、R 2=22k Ω。

试求:(1)多谐振荡器的振荡周期;(2)画出的v C 和v O 波形。

v O /Vv C /V00tR Cv v OR题图5-34.由555定时器、3位二进制加计数器、理想运算放大器A 构成如题图5-4所示电路。

设计数器初始状态为000,且输出低电平V OL =0 V ,输出高电平V OH =3.2 V ,R d 为异步清零端,高电平有效。

(1)说明虚框(1)、(2)部分各构成什么功能电路?(2)虚框(3)构成几进制计器? (3)对应CP 画出v O 波形,并标出电压值。

题图5-45.用集成芯片555构成的施密特触发器电路及输入波形i v 如题图5-5所示,要求: (1)求出该施密特触发器的阈值电压V T +、V T -;(2)画出输出v o 的波形。

v I /V tv O /Vv v O题图5-56.用集成定时器555构成的电路及可产生的波形如题图5-6(a )、(b )所示,试回答: (1)该电路的名称;(2)指出(b )图中v C 波形是1~8引脚中,哪个引脚上的电压波形; (3)求出矩形波的宽度t W 。

v Iv O 0.3v v(a ) (b )题图5-67.题图5-7为简易门铃电路,设电路中元器件参数合适,R >>R 1,S 为门铃按钮,当按钮按一下放开后,门铃可响一段时间。

数字电子技术基础第五版

《数字电子技术基础(第5版)》是2006年高等教育出版社出版的图书,作者是阎石、清华大学电子学教研组。

本书是普通高等教育“十五”国家级规划教材。

本书以前各版曾分别获得北京市教育教学成果一等奖、国家教委优秀教材一等奖、国家级优秀教材奖。

新版教材是在基本保持第四版教材内容、理论体系和风格的基础上,按照教育部2004年修订的“数字电子技术基础课程教学基本要求”修订而成的。

本次修订除改写了部分章节外,还增加了硬件描述语言和EDA软件应用的基础知识。

此外,还在多数小节后面增设了复习思考题。

为了便于教学,也为了便于读者今后阅读外文教材和使用外文版的EDA软件,书中采用了国际上流行的图形逻辑符号。

全书主要内容有:数制和码制、逻辑代数基础、门电路、组合逻辑电路、触发器、时序逻辑电路、半导体存储器、可编程逻辑器件、硬件描述语言、脉冲波形的产生和整形、数-模和模-数转换等共11章。

本书可作为电气信息类、仪器仪表类各专业的教科书,也可供其他相关理工科专业选用以及社会选者阅读。

阎石,清华大学教授、全国高等学校电子技术研究会理事长。

1937年生人。

1958年毕业于清华大学自动控制系,其后一直在清华大学从事电子技术的教学与科研工作。

曾任国家教委工科本科基础课程教学指导委员会第一、二届委员,华北地区高等学校电子技术教学研究会理事长。

1989年与童诗白教授等一起获得普通高等学校优
秀教学成果国家级特等奖。

主编的《数字电子技术基础》第二版获国家教委优秀教材一等奖,第三版获国家优秀教材奖,第四版获北京市教育教学成果一等奖。

数字电子技术基础5组

(2)列出状态转换顺序表;
(3)说明电路的功能;
答案:
(1) , ;
(2)00→10→01
(3)三进制移位计数器
三、
由集成定时器555组成的电路如图所示,已知:R1=R2=10kΩ,C=5μF。
(1)说明电路的功能;
(2)计算电路的周期和频率。
答案:
(1)多谐振荡器电路
(2)T1=7s,T2=3.5s
1.上传文件命名为“中心-学号-姓名-科目.doc”
2.文件容量大小:不得超过20MB。
提示:未按要求作答题目的作业及雷同作业,成绩以0分记!
题目如下:
第一组:
计算题
一、
试写出图示逻辑电路的逻辑表达式,并化为最简与或式。
答:
二、
时序逻辑电路如图所示,已知初始状态Q1Q0=00。
(1)试写出各触发器的驱动方程;
二、
逻辑状态表如下所示,其输入变量为A,B,C,输出为F,试写出F的逻辑式并化简为最简与或表达式,并说出其逻辑功能。
A
B
C
F
0
0
0
0
0
0
1
0
0
1
0
0
0
1
1
1
1
0
0
0
1
0
1
1
1
1
0
1
1
1
1
1
三、
逻辑电路如图所示,试答:(1)写出输出F的逻辑式;(2)列出逻辑电路图的状态表;(3)已知CP脉冲的波形图,画出 , 及F的波形;(4)若CP脉冲频率为1 kHz,计算F的脉宽 和周期T(设触发器初始状态为“00”)。
答:
四、
逻辑电路如图所示,若各触发器的初始状态为“1”,已知C脉冲波形,试答:(1)试画出输出 , 及 的波形,(2)说明它属何种类型计数器(计数器的类型是指几进制,同步还是异步,加法还是减法)。

数字电子技术试卷及答案五套

数字电子技术试卷一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 B 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
相关文档
最新文档