第13章-门电路和组合电路 11

合集下载

组合逻辑电路习题解答

组合逻辑电路习题解答

自我检测题1.组合逻辑电路任何时刻的输出信号,与该时刻的输入信号 有关 ,与以前的输入信号 无关 。

2.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现瞬间干扰窄脉冲的现象称为 竞争冒险 。

3.8线—3线优先编码器74LS148的优先编码顺序是7I 、6I 、5I 、…、0I ,输出为2Y 1Y 0Y 。

输入输出均为低电平有效。

当输入7I 6I 5I …0I 为时,输出2Y 1Y 0Y 为 010 。

4.3线—8线译码器74HC138处于译码状态时,当输入A 2A 1A 0=001时,输出07Y ~Y = 。

5.实现将公共数据上的数字信号按要求分配到不同电路中去的电路叫 数据分配器 。

6.根据需要选择一路信号送到公共数据线上的电路叫 数据选择器 。

7.一位数值比较器,输入信号为两个要比较的一位二进制数,用A 、B 表示,输出信号为比较结果:Y (A >B ) 、Y (A =B )和Y (A <B ),则Y (A >B )的逻辑表达式为B A 。

8.能完成两个一位二进制数相加,并考虑到低位进位的器件称为 全加器 。

9.多位加法器采用超前进位的目的是简化电路结构 × 。

(√,× ) 10.组合逻辑电路中的冒险是由于 引起的。

A .电路未达到最简 B .电路有多个输出C .电路中的时延D .逻辑门类型不同11.用取样法消除两级与非门电路中可能出现的冒险,以下说法哪一种是正确并优先考虑的A .在输出级加正取样脉冲B .在输入级加正取样脉冲C .在输出级加负取样脉冲D .在输入级加负取样脉冲12.当二输入与非门输入为 变化时,输出可能有竞争冒险。

A .01→10B .00→10C .10→11D .11→0113.译码器74HC138的使能端321E E E 取值为 时,处于允许译码状态。

A .011 B .100 C .101 D .01014.数据分配器和 有着相同的基本电路结构形式。

第13数字电子技术基础

第13数字电子技术基础

第三节 时序逻辑电路 一、 RS触发器
2 同步RS触发器 1.电路结构和逻辑符号 为使基本RS触发器能在时钟源的控制下工作,在基本RS 触发器输入端加两个两输入与非门作为引导门,如图所示。
第三节 时序逻辑电路 一、 RS触发器
2.逻辑功能
第三节 时序逻辑电路 一、 RS触发器
13.3 逻辑代数及逻辑函数化简
一、 逻辑代数基本公式
返回
13.3 逻辑代数及逻辑函数化简
一、 逻辑代数基本公式
3.逻辑代数的基本规则 (1)代入规则。在任何一个逻辑等式中,如果等式两边出现相同的变量, 如变量A,可以将所有含A的地方代之以同一个逻辑函数F,等式仍然成立, 这个规则就称为代入规则。 (2)反演规则。对逻辑等式F取非 (即求其反函数)称为反演。可以通过 反复使用摩根定律求得,也可以运用由摩根定律得到的反演规则一次写出。 (3)对偶规则。如果两个逻辑式相等,那么它们的对偶式也一定相等, 这就是对偶规则。
(4)数码显示器
三、
组合逻辑电路的种类
半导体数码管 半导体数码管是将7个发光二极管 排列成“日”字形状制成的
三、
组合逻辑电路的种类
数码显示译码器 数码显示译码器的原理图如图13-18(a)所示。输入的是8421BCD码,输出 的是相应a、b、c、d、e、f、g端的高、低电平。 若数码显示译码器驱动的是共阴数码管,如图13-18(b)所示。
第14章 组合逻辑电路和时序逻辑电路 第一节 集成门电路
一、TTL集成逻辑门电路 1、TTL集成逻辑门电路 TTL是三极管-三极管逻辑门电路的英文缩写,它具有 工作速度快、带负载能力强、工作稳定等到优点。 常用的TTL门电路有反相器、与非门、或非门、OC门、 三态门等。 2、其他类型TTL逻辑门 (1)、OC门 把集电极开路的与非门称为OC门。几个OC门电路并联 在一起,只要外接一个负载电阻即可,它能实现线与功能。 (2)、三态门(TSL门) 具有3种输出状态高电平、低电平、高电阻的门电路, 称为三态门电路。在高阻态下,输出端相当于开路。它能 实现信号的单向传输、双向传输的控制。

数字电路与逻辑设计(第三版)课件:组合逻辑电路

数字电路与逻辑设计(第三版)课件:组合逻辑电路

组合逻辑电路
54 系列和 74 系列具有相同的子系列,两个系列的参数 基本相同,主要在电源电压范围和工作环境温度范围上有所 不同, 54 系列适应的范围更大些,如表2-1 所示。不同子 系列在速度、功耗等参数上有所不同。 TTL 门电路采用 5V 电源供电。
组合逻辑电路
2. 1. 2 CMOS 门电路 CMOS 门电路由场效应管构成,它的特点是集成度高、
组合逻辑电路
图 2-2 标准 TTL 电路的输入/输出逻辑电平
组合逻辑电路
图 2-3 CMOS 电路的输入/输出逻辑电平 (a ) 5VCMOS 电路;( b ) 3. 3VCMOS 电路
组合逻辑电路
当输入电平在 U IL ( max ) 和 U IH ( min ) 之间时,逻辑电路 可能把它当作 0 ,也可能把它当作 1 ,而当逻辑电路因所接 负载过多等原因不能正常工作时,高电平输出可能低于 U OH (min ) ,低电平输出可能高于 U OL (max ) 。
图 2-5 TTL 驱动门与 CMOS 负载门的连接
组合逻辑电路
2. 2 组合逻辑电路
2. 2. 1 组合逻辑电路的特点 逻辑电路可以分为两大类:组合逻辑电路和时序逻辑电
路。组合逻辑电路是比较简单的一类逻辑电路,它具有以下 特点:
(1)从电路结构上看,不存在反馈,不包含记忆元件。 (2)从逻辑功能上看,任一时刻的输出仅仅与该时刻的 输入有关,与该时刻之前电路的状态无关。
组合逻辑电路
图 2-4 74LS 系列门电路的扇出系数和带负载能力 (a )低电平输出时;( b )高电平输出时
组合逻辑电路
4 )传输延时tP 传输延时tP指输入变化引起输出变化所需的时间,它是 衡量逻辑电路工作速度的重要指标。传输延时越短,工作速 度越快,工作频率越高。tPHL 指输出由高电平变为低电平时, 输入脉冲的指定参考点(一般为中点)到输出脉冲的相应指定 参考点的时间。 tPHL 指输出由低电平变为高电平时,输入 脉冲的指定参考点到输出脉冲的相应指定参考点的时间。标 准 TTL 系列门电路典型的传输延时为 11ns ;高速 TTL 系列 门电路典型的传输延时为3. 3ns 。 HCT 系列 CMOS 门电路 的传输延时为 7ns ; AC 系列 CMOS 门电路的传输延时为 5ns ; ALVC 系列 CMOS 门电路的传输延时为 3ns 。

数字电子技术基础(侯建军)

数字电子技术基础(侯建军)

§1-2 逻辑代数基础
逻辑变量及基本逻辑运算 逻辑函数及其表示方法
逻辑代数的运算公式和规则
逻辑变量及基本逻辑运算
一、逻辑变量
取值:逻辑 0 、逻辑 1 。逻辑 0 和逻辑 1 不代 表数值大小,仅表示相互矛盾、相互对立 的两种逻辑状态
二、基本逻辑运算 与运算 或运算 非运算
返 回
与逻辑
只有决定某一事件的所有条件全部具备, 这一事件才能发生
乘基取整法 :小数乘以目标数制的基数( R=2 ),第 1一次相乘结果的整数部分为目的数的最高位 0 1 K0 0 -1,将其小 数部分再乘基数依次记下整数部分,反复进行下去, 直 K-1 K-2 K-3 K-4 K-5
由此得:(0.65)10=(0.10100)2 综合得:(81.65)10=(1010001.10100)2
逻辑表达式
―-‖非逻辑运算符
F= A
逻辑符号 1 A
F
三、复合逻辑运算 与非逻辑运算 或非逻辑运算 与或非逻辑运算
或逻辑真值表
A 0 0 1 1 B 0 1 0 1 F 0 1 1 1 逻辑符号 A 1 B
F
或逻辑运算符,也有 N个输入: 用“∨”、“∪”表 逻辑表达式 示 F= A + B+ ...+
F= A + B
N
返 回
非逻辑
当决定某一事件的条件满足时,事件不发 返 回 生;反之事件发生,
非逻辑真值表 A F 0 1 1 0
§1-1 数制与编码
进位计数制 数制转换
数值数据的表示
常用的编码
§1-2 逻辑代数基础
逻辑变量及基本逻辑运算 逻辑函数及其表示方法
逻辑代数的运算公式和规则

电工与电子技术组合逻辑电路

电工与电子技术组合逻辑电路

2.交换律
A + B = B + A AB = BA 3.结合律
A + B + C = (A + B) + C = A + (B + C) (AB)C = A(BC) 4.分配律
A(B + C) = AB + AC A + BC = (A + B) (A + C)
5.吸收律 A + AB = A A(A + B) = A
第9章 门电路和组合逻辑电路
9.1逻辑代数
9.1.1 基本逻辑运算 用1表示逻辑“真”,用0表示逻辑“假” 若规定高电平为1,低电平为0,称为正逻辑系统。 若规定低电平为1,高电平为0,则称为负逻辑系统。 本书中采用的都是正逻辑系统 实际电路中,电平值≥2.4V,是高电平,逻辑值是1; 电平值≤0.4V,是低电平 ,逻辑值是0。
当输入某一个十进制数码时,只要使相应的输入端为高电平,
其余各输入端均为低电平,编码器的4个输出端Y3Y2Y1Y0就将出 现一组相应的二进制代码
8421BCD编码器真值表
I0
I1
I2
I3
I4
I5
I6
I7
I8
I9
Y3 Y2 Y1 Y0
10000000000000
01000000000001
00100000000010
ABC
Y
例如,当A、B、C = 0、1、1时,
Y = 1可写成Y = ABC
000 001
0 0
总的输出表示成这些与项的 或函数。
010
0
011
1
三人表决电路逻辑函数的与或表达式为

【数电】组合逻辑电路习题(含答案)

【数电】组合逻辑电路习题(含答案)

《组合逻辑电路》练习题及答案[3.1] 分析图P3.1电路的逻辑功能,写出Y 1、、Y 2的逻辑函数式,列出真值表,指出电路完成什么逻辑功能。

[解]BCAC AB Y BC AC AB C B A ABC Y ++=+++++=21)(B 、C 为加数、被加数和低位的进位,Y 1为“和”,Y 2为“进位”。

[3.2] 图P3.2是对十进制数9求补的集成电路CC14561的逻辑图,写出当COMP=1、Z=0、和COMP=0、Z=0时,Y 1~Y 4的逻辑式,列出真值表。

[解](1)COMP=1、Z=0时,TG 1、TG 3、TG 5导通,TG 2、TG 4、TG 6关断。

3232211 , ,A A Y A Y A Y ⊕===, 4324A A A Y ++=(2)COMP=0、Z=0时,Y 1=A 1, Y 2=A 2, Y 3=A 3, Y 4=A 4。

COMP =0、Z=0的真值表从略。

[题3.3] 用与非门设计四变量的多数表决电路。

当输入变量A 、B 、C 、D 有3个或3个以上为1时输出为1,输入为其他状态时输出为0。

[解] 题3.3的真值表如表A3.3所示,逻辑图如图A3.3所示。

ABCD D ABC D C AB CD B A BCD A Y ++++=BCD ACD ABC ABC +++=B C D A C D A B D A B C ⋅⋅⋅=[3.4] 有一水箱由大、小两台泵M L 和M S 供水,如图P3.4所示。

水箱中设置了3个水位检测元件A 、B 、C 。

水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。

现要求当水位超过C 点时水泵停止工作;水位低于C 点而高于B 点时M S 单独工作;水位低于B 点而高于A 点时M L 单独工作;水位低于A 点时M L 和M S 同时工作。

试用门电路设计一个控制两台水泵的逻辑电路,要求电路尽量简单。

[解] 题3.4的真值表如表A3.4所示。

组合逻辑电路习题解答

复习思考题3-1 组合逻辑电路的特点 从电路结构上看,组合电路只由逻辑门组成,不包含记忆元件,输出和输入之间无反馈。

任意时刻的输出仅仅取决于该时刻的输入,而与电路原来的状态无关,即无记忆功能。

3-2 什么是半加什么是全加区别是什么若不考虑有来自低位的进位将两个1位二进制数相加,称为半加。

两个同位的加数和来自低位的进位三者相加,称为全加。

半加是两个1位二进制数相加,全加是三个1位二进制数相加。

3-3 编码器与译码器的工作特点 编码器的工作特点:将输入的信号编成一个对应的二进制代码,某一时刻只能给一个信号编码。

译码器的工作特点:是编码器的逆操作,将每个输入的二进制代码译成对应的输出电平。

3-4 用中规模组合电路实现组合逻辑函数是应注意什么问题中规模组合电路的输入与输出信号之间的关系已经被固化在芯片中,不能更改,因此用中规模组合电路实现组合逻辑函数时要对所用的中规模组合电路的产品功能十分熟悉,才能合理地使用。

3-5 什么是竞争-冒险产生竞争-冒险的原因是什么如何消除竞争-冒险在组合逻辑电路中,当输入信号改变状态时,输出端可能出现虚假信号----过渡干扰脉冲的现象,叫做竞争冒险。

门电路的输入只要有两个信号同时向相反方向变化,这两个信号经过的路径不同,到达输入端的时间有差异,其输出端就可能出现干扰脉冲。

消除竞争-冒险的方法有:接入滤波电容、引入选通脉冲、修改逻辑设计。

习 题3-1试分析图所示各组合逻辑电路的逻辑功能。

解: (a)图 (1) 由逻辑图逐级写出表达式:)()(D C B A Y ⊕⊕⊕=(2) 化简与变换:令DC Y B A Y ⊕=⊕=21则 21Y Y Y ⊕=(3)由表达式列出真值表,见表。

输入 中间变量 中间变量 输出 A B C D Y 1 Y 2 Y 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 10 0 0 0 1 1 1 1 1 1 1 1 0 0 0 00 1 1 0 0 1 1 0 0 1 1 0 0 1 1 00 1 1 0 1 0 0 1 1 0 0 1 0 1 1 0(4)分析逻辑功能:由真值表可知,该电路所能完成的逻辑功能是:判断四个输入端输入1的情况,当输入奇数个1时,输出为1,否则输出为0。

数字电路第2章 门电路


2)输入负载特性 (ui R )
R1 3k b1 A B C T1 R2 750 R4 100
+5V
c1
T3
T2
3k
T4
R5 T5
F
ui
V
R
R3
360


R较小时 设:T2、T5 截止
A B C
R1 3k b1
+5V
R4
R2


c1
T1
T2
R5

T3

T4 F T5
R
ui
R3
R (5 U ) 4.3R ui be1 R1 R 3 R
I BS vcc vCES 5 0.3 mA 0.094mA βRc 50 1
V CC = +5V Rc iC 1kΩ vo c R b 10kΩ b β = 40 iB e
②vi=0.3V时,iB=0,三极管 工作在截止状态,ic=0。因 为ic=0,所以输出电压: vo=VCC=5V
IB 0
IC 0
VCE VCC
7
三极管的开关特性
+UCC 3V 0V RB RC uO T
+UCC
RC 3V
饱和时, VCE ≈ 0,C、 E极间电阻 很小 0V 截止时, IC ≈ 0,C、 E极间电阻 很大
C E
uO 0
相当于 开关闭合
ui
饱和 截止
+UCC RC
C E
uO UCC
避免!
0V 0
VL(max)
低电平
分立元件门电路和集成门电路:
分立元件门电路:用分立的元件和导线连 接起来构成的门电路。简单、经济、功耗低, 负载差。 集成门电路:把构成门电路的元器件和连 线都制作在一块半导体芯片上,再封装起来, 便构成了集成门电路。现在使用最多的是CMOS 和TTL集成门电路。

第章组合逻辑电路习题解答

第章组合逻辑电路习题解答公司内部档案编码:[OPPTR-OPPT28-OPPTL98-OPPNN08]复习思考题3-1 组合逻辑电路的特点从电路结构上看,组合电路只由逻辑门组成,不包含记忆元件,输出和输入之间无反馈。

任意时刻的输出仅仅取决于该时刻的输入,而与电路原来的状态无关,即无记忆功能。

3-2 什么是半加什么是全加区别是什么若不考虑有来自低位的进位将两个1位二进制数相加,称为半加。

两个同位的加数和来自低位的进位三者相加,称为全加。

半加是两个1位二进制数相加,全加是三个1位二进制数相加。

3-3 编码器与译码器的工作特点编码器的工作特点:将输入的信号编成一个对应的二进制代码,某一时刻只能给一个信号编码。

译码器的工作特点:是编码器的逆操作,将每个输入的二进制代码译成对应的输出电平。

3-4 用中规模组合电路实现组合逻辑函数是应注意什么问题中规模组合电路的输入与输出信号之间的关系已经被固化在芯片中,不能更改,因此用中规模组合电路实现组合逻辑函数时要对所用的中规模组合电路的产品功能十分熟悉,才能合理地使用。

3-5 什么是竞争-冒险产生竞争-冒险的原因是什么如何消除竞争-冒险在组合逻辑电路中,当输入信号改变状态时,输出端可能出现虚假信号----过渡干扰脉冲的现象,叫做竞争冒险。

门电路的输入只要有两个信号同时向相反方向变化,这两个信号经过的路径不同,到达输入端的时间有差异,其输出端就可能出现干扰脉冲。

消除竞争-冒险的方法有:接入滤波电容、引入选通脉冲、修改逻辑设计。

习 题3-1试分析图所示各组合逻辑电路的逻辑功能。

解: (a)图 (1) 由逻辑图逐级写出表达式:)()(D C B A Y ⊕⊕⊕=(2) 化简与变换:令DC Y B A Y ⊕=⊕=21则 21Y Y Y ⊕=(3)由表达式列出真值表,见表。

输入中间变量中间变量 输出 A B C DY 1 Y 2 Y 0 0 0 0 0 0 0 1 0 0 1 0 0 0 0 10 1 1 0 00 1 1 0 1(4)分析逻辑功能:由真值表可知,该电路所能完成的逻辑功能是:判断四个输入端输入1的情况,当输入奇数个1时,输出为1,否则输出为0。

电路实验教材

电路实验教材1实验八门电路逻辑功能及测试[实验目的]1熟悉门电路逻辑功能。

2了解数字电路实验模块及示波器的使用方法。

[实验仪器及材料]1双踪示波器2集成芯片74LS00二输入端四与非门2片74LS20四输入端双与非门1片74LS86二输入端四异或门1片74LS04六反相器1片[实验内容]选择实验用的集成电路,按自己设计的实验接线图接好连线,特别注意Vcc及地线不能接错。

线接好后经实验指导教师检查无误方可通电实验。

实验中改动接线须先断开电源,接好线后再通电实验。

1测试门电路逻辑功能双四输入与非门74LS20一只,按图8.1接线、输S1~S4电平开关,输出插口),出端接电平显示发(D1~D8任意一个)图8.1(2)将电平开关按表8.1置位,分别测输出电压及逻辑状态。

表8.1输入输出1234Y电压(V)HHHHLHHH(1)选用入端接2LLHH3LLLHLLLL2.异或门逻辑功能测试(1)选二输入四异或门电路74LS86,按图8.2接线,输入端1、2、4、5接电平开关,输出端A、B、Y接电平显示发光二极管。

(2)将电平开关按表8.2置位,将结果填入表中。

表8.2输入输出ABYY电压(V)LLHLHHHHHHLHLLLLLLHLHHLH3逻辑电路的逻辑关系(1)用74LS00按图8.3,8.4接线,将输入输出逻辑关系分别填入表8.3和表8.4中。

图8.34表8.3输入输出ABYLLLHHLHH图8.4表8.4输入输出ABYZLLLHHLHH(2)写出上面两个电路逻辑表达式。

4逻辑门传输延迟时间的测量。

用六反相器(非门)按图8.5接线,输入200KHZ连续脉冲,用双踪示波器测输入,输出相位差,计算每个门的平均传输延迟时间的tpd值。

55利用与非门控制输出。

用一片74LS00按图8.6接线,S接任一电平开关,用示波器观察S对输出脉冲的控制作用。

6用与非门组成其它门电路并测试验证。

(1)组成或非门。

用一片二输入端四与非门组成或非门画出电路图,测试并填表8.5表8.5输入输出ABY00011011表8.6ABY000110_n_n_SBSKHz图8.5j-Ln_图8.66(2)组成异或门(a)将异或门表达式转化为与非门表达式。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
相关文档
最新文档