数电习题(含答案)汇编

数电习题(含答案)汇编
数电习题(含答案)汇编

一、选择题

3.以 下 表 达 式 中符 合 逻 辑 运 算 法 则的 是

5. F=A B +BD+CDE+A D= A 。

A .全部输入是 0 B. 任一输入是 C. 仅一输入是 0 D. 全部输入是 1

A. N- 1

B. N

C. N+1

D. 2 N

11 . 一 个 触 发 器 可 记 录 一 位 二 进 制 代 码 , 它 有 C 个 稳 态 。

A. 0

B. 1

C. 2

D. 3

A. AB D

B. (A B)D

C. (A D)(B D)

D. (A D)(B D)

6. 逻辑函数

F=A (A B) = A

7.

8. A. B B. C. A B D. AB

A+BC=

A . A+

B B. A+

C C. A+B )( A+C ) D. B+C

在何种输入情况下, 与非 运 算 的 结 果 是 逻 辑 0。 D

9.

在 何 种 输 入 情 况 下 ,“ 或 非 运 算 的 结 果 是 逻 辑 0。 BCD

A .全部输入是 0 B. 全部输入是 1 C. 任一输入为 0, 其他输入为 1 D.

输入 10. N 个触发器可以构成能寄存 位二进制数码的寄

存器。

1.一位十六进制数可以用 C 位二进制数来表示。

A. 1 . 16

2.十进制数 25 用 8421BCD 码表示为 B 。

A. 10 101 . 0010 0101 C . 100101 D . 10101

2

A. C · C=C 2

B. 1+1=10

C. 0<1

D. A+1=1

4. 当逻辑函数有 n 个变量时,共有 D 个变量取值组合?

A. n

B. 2n

C.

D. 2n

A. 1

更多精品文档B. 2 C. 4 D. 16

12.存储 8 位二进制信息要 D 个触发器。

A. 2

B. 3

C. 4

D. 8 13.对于 T 触发器,若原态 Qn=1,欲使新态 Qn+1=1,应使输入 T= A 。

A. 0

B. 1

C. Q

D. Q

14.对于 D 触发器,欲使 Q n+1=Q n,应使输入 D= C 。

A. 0

B. 1

C. Q

D. Q

15.对于 JK 触发器,若 J=K,则可完成 C 触发器的逻辑功能。

A. RS

B. D

C. T

D. Tˊ

16.为实现将 JK 触发器转换为 D 触发器,应使 A 。

A. J=D, K= D

B. K=D, J= D

C. J=K=D

D. J=K= D

17.边沿式 D 触发器是一种 C 稳态电路。

A. 无

B. 单

C. 双

D. 多

18.多谐振荡器可产生 B 。

A. 正弦波

B. 矩形脉冲

C. 三角波

D. 锯齿波

19.石英晶体多谐振荡器的突出是优点 C 。

A. 速度高

B. 电路简单

C. 振荡频率稳定

D. 输出波形边

沿陡峭

20.用 555 定时器组成施密特触发器,当输入控制端 CO 外接 10V 电压时,回差电压为 B 。

A. 3. 33V

B. 5V

C. 6. 66V

D. 10V 21.若在编码器中有 50 个编码对象,则要求输出二进制代码位数为 B 位。

A. 5

B. 6

C. 10

D. 50

22. 一个 16 选一的数据选择器,其地址输入(选择控制输入)端有 C 个。学习 -- 好资料

23.函数F AC AB BC,当变量的取值为 ACD 时,将出现冒险现象。 A. B=C=1 B.

B=C=0 C. A=1, C=0 D. A=0, B=0

24 .四选一数据选择器的数据输出 Y 与数据输入 Xi 和地址码 Ai 之间的逻

辑表达式为 Y= A 。

A. A1A0X0 A1A0X1 A1A0X2 A1A0X3

B. A1A0X0

C. A1A0X1

D. A1A0X3

25. 一个 8 选一数据选择器的数据输入端有 E 个。

A. 1

B. 2

C. 3

D. 4

E. 8

26 .在下列逻辑电路中,不是组合逻辑电路的有 D 。

A. 译码器

B. 编码器

C. 全加器

D. 寄存器

27 .八路数据分配器,其地址输入端有 C 个。

A. 1

B. 2

C. 3

D. 4

E. 8

28.用四选一数据选择器实现函数 Y=A1A0 A1A0,应使 A 。

A. D0 =D2=0, D1=D3=1

B. D0=D2=1, D1=D3 =0

C. D0 =D1=0, D2=D3=1

D. D0=D1=1, D2=D3 =0

29.同步计数器和异步计数器比较,同步计数器的显著优点是 A 。

A. 工作速度高

B. 触发器利用率高

C. 电路简单

D. 不受时钟 CP 控制。30.把一个五进制计数器与一个四进制计数器串联可得到 D 进制计数器。

A. 4

B. 5

C. 9

D. 20

31.下列逻辑电路中为时序逻辑电路的是 C 。

A. 变量译码器

B. 加法器

C. 数码寄存器

D. 数据选择器

32. N 个触发器可以构成最大计数长度(进制数)为 D 的计数器。 A. N B. 2N

C. N2

D. 2 N

33. N 个 触 发 器 可 以 构 成 能 寄 存 B 位 二 进 制 数 码 的 寄 存 器 。

A. N- 1

B. N

C. N+1

D. 2N

34. 五 个 D 触 发 器 构 成 环 形 计 数 器 , 其 计 数 长 度 为 D 。

A. 5

B. 10

C. 25

D. 32

35 . 同 步 时 序 电 路 和 异 步 时 序 电 路 比 较 , 其 差 异 在 于 后 者 B 。

A. 没 有 触 发 器

B. 没 有 统 一 的 时 钟 脉 冲 控 制

C. 没 有 稳 定 状 态

D. 输 出 只 与 内 部 状 态 有 关 36. 一 位 8421BCD 码 计 数 器 至 少 需 要 B 个 触 发 器 。

A. 3

B. 4

C. 5

D. 10

37. 欲 设 计 0, 1, 2,3,4,5, 6, 7 这 几 个 数 的 计 数 器 ,如 果 设 计 合 理 ,

采 用 同 步 二 进 制 计 数 器 , 最 少 应 使 用 B 级 触 发 器 。

A. 2

B. 3

C. 4

D. 8

38 .某 电 视 机 水 平 - 垂 直 扫 描 发 生 器 需 要 一 个 分 频 器 将 31500H Z 的 脉 冲 转

换 为 60H Z 的 脉 冲 , 欲 构 成 此 分 频 器 至 少 需 要 C 个 触 发 器 。

A. 10

B. 60

C. 525

D. 31500

39 .一 个 无 符 号 4 位 权 电 阻 DAC ,最 低 位 处 的 电 阻 为 40K Ω ,则 最 高 位 处 电 阻 为 B 。

A. 4K Ω

B. 5K Ω

C. 10K Ω

D. 20K Ω

40 . 4 位 倒 T 型 电 阻 网 络 DAC 的 电 阻 网 络 的 电 阻 取 值 有 B 种 。

A. 1

B. 2

C. 4

D. 8

41. 为 使 采 样 输 出 信 号 不 失 真 地 代 表 输 入 模 拟 信 号 , 采 样 频 率 f s 和 输 入

模 拟 信 号 的 最 高 频 率 f Imax 的 关 系 是 C 。

42 . 将 一 个 时 间 上 连 续 变 化 的 模 拟 量 转 换 为 时 间 上 断 续 ( 离 散 ) 的 模 拟A.

f s ≥ f Im ax B. f s ≤ f Imax C. f s ≥ 2 f Im ax D. f s ≤ 2 f Im ax

A. 采样

B. 量化

C. 保持

D. 编码

43.用二进制码表示指定离散电平的过程称为 D 。

A. 采样

B. 量化

C. 保持

D. 编码

44.将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为 B 。

A. 采样

B. 量化

C. 保持

D. 编码

45.以下四种转换器, A 是 A/ D转换器且转换速度最高。

A. 并联比较型

B. 逐次逼近型

C. 双积分型

D. 施密特触发器

二、判断题(正确打√,错误的打×)

1.逻辑变量的取值,1比0大。( × )。

2.异或函数与同或函数在逻辑上互为反函数。(√ )。

3.若两个函数具有相同的真值表,则两个逻辑函数必然相等。(√ )。4.因为逻辑表达式 A+B+AB=A+B 成立,所以 AB=0 成立。( × )

5 .若两个函数具有不同的真值表,则两个逻辑函数必然不相等。(√)

6.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。( × ) 7 .逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。(√ )

8.逻辑函数 Y=A B+ A B+ B C+B C已是最简与或表达式。( × )

9.因为逻辑表达式 A B+ A B +AB=A+B+AB成立,所以 A B+ A B= A+B 成立。

(×)

10.对逻辑函数 Y=A B+A B+B C+B C利用代入规则,令 A=BC代入,得 Y=

BC B+BC B+B C+B C=B C+B C成立。(√ )

11 . TTL 与非门的多余输入端可以接固定高电平。(√ )

12 .当 TTL 与非门的输入端悬空时相当于输入为逻辑 1 。(√ )

13.普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。(√ )

14. CMOS 或非门与 TTL 或非门的逻辑功能完全相同。(√ )

15.三态门的三种状态分别为:高电平、低电平、不高不低的电压。( × ) 16.一般 TTL 门电路的输出端可以直接相连,实现线与。( × )17.CMOSOD门(漏极开路门)的输出端可以直接相连,实现线与。(√ ) 18.TTL OC门(集电极开路门)的输出端可以直接相连,实现线与。(√ ) 19. D 触发器的特性方程为 Q n+1=D,与 Q n无关,所以它没有记忆功能。( × )

20.RS触发器的约束条件 RS=0 表示不允许出现 R=S=1 的输入。(√ )

21.同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空

翻。(√)

22.由两个 TTL 或非门构成的基本 RS 触发器,当 R=S=0 时,触发器的状态为不定。( × )

23.对边沿 JK触发器,在 CP为高电平期间,当 J=K=1时,状态会翻转一次。

( × )

24.优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。( × )

25.编码与译码是互逆的过程。(√ )

26.二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。(√ )

27.共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。(√ )

28.数据选择器和数据分配器的功能正好相反,互为逆过程。(√ )

29.用数据选择器可实现时序逻辑电路。( × )

30.组合逻辑电路中产生竞争冒险的主要原因

是输入信号受到尖峰干扰。( × )更多精品文档

学习 -- 好资料

31 .同步时序电路由组合电路和存储器两部分组成。(√ )

32.组合电路不含有记忆功能的器件。(√ )

33.时序电路不含有记忆功能的器件。( × )

34.同步时序电路具有统一的时钟 CP 控制。( × )

35.异步时序电路的各级触发器类型不同。( × )

36.计数器的模是指对输入的计数脉冲的个数。( × ) 37.D触发器的特征方程 Q n+1=D,而与 Q n无关,所以,D 触发器不是时序电路。(×)

38.在同步时序电路的设计中,若最简状态表中的状态数为 2N,而又是用 N 级触发器来实现其电路,则不需检查电路的自启动性。(√ )39.把一个 5 进制计数器与一个 10 进制计数器串联可得到 15 进制计数器。( × )

40 .同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步二进制计数器。( × )

41.利用反馈归零法获得 N 进制计数器时,若为异步置零方式,则状态SN 只是短暂的过渡状态,不能稳定而是立刻变为 0 状态。( × ) 42. 数字电路中用“ 1”和“ 0”分别表示两种状态 , 二者无大小之分。(√ ) 43.格雷码具有任何相邻码只有一位码元不同的特性。(√ )

44.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

(√ )45.十进制数( 9)10 比十六进制数( 9)16小。( × )

46.施密特触发器可用于将三角波变换成正弦波。( × )

47.施密特触发器有两个稳态。(√ )

48.多谐振荡器的输出信号的周期与阻容元件的参数成正比。(√)

49.石英晶体多谐振荡器的振荡频率与电路中的 R、 C 成正比。(× )

50.单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。( × )

51.单稳态触发器的暂稳态维持时间用 t W 表示,与电路中 RC 成

正比。

学习 -- 好资料

(√)

52.采用不可重触发单稳态触发器时,若在触发器进入暂稳态期间再次受到触发,输出脉宽可在此前暂稳态时间的基础上再展宽 t W。( × )

三、填空题

1.数字信号的特点是在时间上和数值(幅度) 上都是断续变化的,其高电平和低电平常用 1 和 0 来表示。

2.分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3.在数字电路中,常用的计数制除十进制外,还有二进制、八进制、十六进制。

4.( 0111 1000) 8421BCD = ( 0100 1110 ) 2=( 116 ) 8=( 78 ) 10=( 4E ) 16

5.最基本的逻辑关系有与、或、非三种。常用的几种导出的逻辑运算为与、或、非、与非、或非。

6.逻辑函数的常用表示方法有真值表、逻辑图、逻辑函数式、卡诺图。

7.逻辑代数中与普通代数相似的定律有交换律、结合律、分配律。摩根定律又称为反演定律。

8.逻辑代数的三个重要规则是带入规则、反演规则、对偶规则。 9.逻辑函数 F= A +B+C D的反函数F = ABC ABD 。

10.添加项公式 AB+A C+BC=AB+A C的对偶式为 AB AC BC AB AC 。

11.逻辑函数 F=A B C D +A+B+C+D=1 。

12.逻辑函数 F=AB AB AB AB = 0 。

13.集电极开路门的英文缩写为OC 门,工作时必须外接电源和负载。

14.OC 门称为集电极开路门,多个 OC门输出端并联到一起可实现线与功能。

更多精品文档

学习 -- 好资料

15.TTL 与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。16. 触发器有两个稳态,存储 8 位二进制信息要八个触发器。

17.一个基本 RS触发器在正常工作时,它的约束条件是R+ S =1,则它不允许输入S= 0 且

R= 0 的信号。

18.触发器有两个互补的输出端Q、Q,定义触发器的 1 状态为 Q 1, Q 0 ,0 状态为

Q 0, Q 1 ,可见触发器的状态指的是 Q 端的状态。

19.一个基本 RS 触发器在正常工作时,不允许输入 R=S=1 的信号,因此它的约束条件是 RS=0 。

20.在一个 CP 脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发

方式为边沿式或主从式的触发器不会出现这种现象。

21. 描述触发器的逻辑功能的方法有特征方程、真值表、逻辑表达式、波形图和文字说明。

22.半导体数码显示器的内部接法有两种形式:共共阴接法和共共阳接法。对于共阳接

法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

23.消除竟争冒险的方法有修改逻辑设计、滤波电容、加入选通电路等。24.寄存器按照功能不同可分为两类:位移寄存器和数码寄存器。

25.数字电路按照是否有记忆功能通常可分为两类:时序逻辑、组合逻辑。

数字电路与逻辑设计习题7第七章半导体存储器(精)

第七章半导体存储器 一、选择题 1.一个容量为1K ×8的存储器有个存储单元。 A.8 B.8K C.8000 D.8192 2.要构成容量为4K ×8的R AM ,需要片容量为256×4的R AM 。 A.2 B.4 C.8 D. 32 3.寻址容量为16K ×8的RAM 需要根地址线。 A.4 B. 8 C.14 D. 16 E.16K 4.若R AM 的地址码有8位,行、列地址译码器的输入端都为4个,则它们的 输出线(即字线加位线)共有条。 A.8 B.16 C.32 D.256 5.某存储器具有8根地址线和8根双向数据线,则该存储器的容量为。 A.8×3 B.8K ×8 C. 256×8 D. 256×256 6. 采用对称双地址结构寻址的1024×1的存储矩阵有。 A.10行10列 B.5行5列 C.32行32列 D. 1024行1024列 7.随机存取存储器具有功能。 A. 读/写 B. 无读/写 C. 只读 D. 只写 8.欲将容量为128×1的R AM 扩展为1024×8,则需要控制各片选端的辅助译

码器的输出端数为。 A.1 B.2 C.3 D. 8 9.欲将容量为256×1的R AM 扩展为1024×8,则需要控制各片选端的辅助译 码器的输入端数为。 A.4 B.2 C.3 D. 8 10.只读存储器ROM 在运行时具有功能。 A. 读/无写 B. 无读/写 C. 读/写 D. 无读/无写 11.只读存储器R OM 中的内容,当电源断掉后又接通,存储器中的内容。 A. 全部改变 B. 全部为0 C. 不可预料 D. 保持不变 12.随机存取存储器RAM 中的内容,当电源断掉后又接通,存储器中的内容。 A. 全部改变 B. 全部为1 C. 不确定 D. 保持不变 13.一个容量为512×1的静态RAM 具有。 A. 地址线9根,数据线1根 B. 地址线1根,数据线9根 C. 地址线512根,数据线9根 D. 地址线9根,数据线512根 14.用若干R AM 实现位扩展时,其方法是将相应地并联在一起。 A. 地址线 B. 数据线 C. 片选信号线 D. 读/写线 15.PROM 的与陈列(地址译码器)是。 A. 全译码可编程阵列 B. 全译码不可编程阵列

可编程逻辑器件数字电子技术第章存储器与可编程逻辑器件习题及答案

可编程逻辑器件数字电子技术第章存储器与可编程逻辑器件习题及答 案

第8章 存储器与可编程逻辑器件 8.1存储器概述 自测练习 1.存储器中可以保存的最小数据单位是()。 2.(a)位(b)字节(c)字 3.指出下列存储器各有多少个基本存储单元?多少存储单元?多少字?字长多少? (a)2K×8位()()()() (b)256×2位()()()() (c)1M×4位()()()() 3.ROM是()存储器。 (a)非易失性(b)易失性 (c)读/写(d)以字节组织的 4.数据通过()存储在存储器中。 (a)读操作(b)启动操作 (c)写操作(d)寻址操作 5.RAM给定地址中存储的数据在()情况下会丢失。 (a)电源关闭(b)数据从该地址读出 2

(c)在该地址写入数据(d)答案(a)和(c) 6.具有256个地址的存储器有()地址线。 (a)256条(b)6条(c)8条(d)16条 7.可以存储256字节数据的存储容量是()。 (a)256×1位(b)256×8位 (c)1K×4位(d)2K×1位 答案: 1.a 2.(a)2048×8;2048;2048;8 (b)512;256;256;2 (c)1024×1024×4;1024×1024;1024×1024;4 3.a 4.c 5.d 6.c 7.b 8.2随机存取存储器(RAM) 自测练习 1.动态存储器(DRAM)存储单元是利用()存储信息的,静态存储器(SRAM)存 储单元是利用()存储信息的。

2.为了不丢失信息,DRAM必须定期进行()操作。 3.半导体存储器按读、写功能可分成()和()两大类。 4.RAM电路通常由()、()和()三部分组成。 5.6116RAM有()根地址线,()根数据线,其存储容量为()位。 答案: 1.栅极电容,触发器 2.刷新 3.只读存储器,读/写存储器 4.地址译码,存储矩阵,读/写控制电路 5.11,8,2K×8位 8.3只读存储器(ROM) 自测练习 1.ROM可分为()、()、()和()几种类型。 2.ROM只读存储器的电路结构中包含()、()和()共三个组成部分。 3.若将存储器的地址输入作为(),将数据输出作为(),则存储器可实现组合逻辑电路的功能。 4.掩膜ROM可实现的逻辑函数表达式形式是()。 5.28256型EEPROM有()根地址线,()根数据线,其存储容量为()位,是以字节数据存储信息的。 6.EPROM是利用()擦除数据的,EEPROM是利用()擦除数据的。 4

微机原理 存储器练习题(优选.)

1、现有EPROM芯片2732(4KX8位),以及3-8译码器74LS138,各种门电路若干,要求在8088CPU上扩展容量为16KX8 EPROM内存,要求采用部分译码, 不使用高位地址线A 19、A 18 、A 15 ,选取其中连续、好用又不冲突的一组地址,要 求首地址为20000H。请回答: 1)2732的芯片地址线、数据线位数是多少?(2分)2)组成16KX8需要2732芯片多少片?(1分) 3)写出各芯片的地址范围。(4分)

1)地址线12根,数据线8根; 2)4片; 3)1# 20000H~20FFFH 2# 21000H~21FFFH 3# 22000H~22FFFH 4# 23000H~23FFFH 2、有一个2732EPROM(4KX8)芯片的译码电路如下图所示,试求: ①计算2732芯片的存储容量; ②给出2732芯片的地址范围; ③是否存在地址重叠区? ① 4KB ②08000H---09FFFH ③存在重叠区08000H---08FFFH 09000H---09FFFH 3、某CPU有地址线16根(A0~A15),数据线8根(D0~D7)及控制信号RD、WR、MERQ(存储器选通)、IORQ(接口选通)。如图所示,利用RAM芯片2114(1KX4)扩展成2KX8的内存,请写出芯片组1和芯片组2的地址范围。

1 G MERQ 11A 12A 13 A 14A 15A & A G 2 B G 21 Y C 13874LS B 0 Y 1#2114 CS 2#2114 CS 3#2114 CS 4#2114 CS 第1组 第2组 WR RD 47~D D 0 9~A A 03~D D A 10 A 答:第1组:C000H~C3FFH 第2组:C400H~C7FFH

5大规模数字集成电路习题解答

自我检测题 1.在存储器结构中,什么是“字”什么是“字长”,如何表示存储器的容量 解:采用同一个地址存放的一组二进制数,称为字。字的位数称为字长。习惯上用总的位数来表示存储器的容量,一个具有n字、每字m位的存储器,其容量一般可表示为n ×m位。 2.试述RAM和ROM的区别。 解:RAM称为随机存储器,在工作中既允许随时从指定单元内读出信息,也可以随时将信息写入指定单元,最大的优点是读写方便。但是掉电后数据丢失。 ROM在正常工作状态下只能从中读取数据,不能快速、随时地修改或重新写入数据,内部信息通常在制造过程或使用前写入, 3.试述SRAM和DRAM的区别。 解:SRAM通常采用锁存器构成存储单元,利用锁存器的双稳态结构,数据一旦被写入就能够稳定地保持下去。动态存储器则是以电容为存储单元,利用对电容器的充放电来存储信息,例如电容器含有电荷表示状态1,无电荷表示状态0。根据DRAM的机理,电容内部的电荷需要维持在一定的水平才能保证内部信息的正确性。因此,DRAM在使用时需要定时地进行信息刷新,不允许由于电容漏电导致数据信息逐渐减弱或消失。 4.与SRAM相比,闪烁存储器有何主要优点 解:容量大,掉电后数据不会丢失。 5.用ROM实现两个4位二进制数相乘,试问:该ROM需要有多少根地址线多少根数据线其存储容量为多少 解:8根地址线,8根数据线。其容量为256×8。 6.简答以下问题: (1)CPLD和FPGA有什么不同 FPGA可以达到比 CPLD更高的集成度,同时也具有更复杂的布线结构和逻辑实现。FPGA 更适合于触发器丰富的结构,而 CPLD更适合于触发器有限而积项丰富的结构。 在编程上 FPGA比 CPLD具有更大的灵活性;CPLD功耗要比 FPGA大;且集成度越高越明显;CPLD比 FPGA有较高的速度和较大的时间可预测性,产品可以给出引脚到引脚的最大延迟时间。CPLD的编程工艺采用 E2 CPLD的编程工艺,无需外部存储器芯片,使用简单,保密性好。而基于 SRAM编程的FPGA,其编程信息需存放在外部存储器上,需外部存储器芯片 ,且使用方法复杂,保密性差。 (2)写出三家CPLD/FPGA生产商名字。 Altera,lattice,xilinx,actel 7.真值表如表所示,如从存储器的角度去理解,AB应看为地址,F0F1F2F3应看为数据。 表

数字电子技术第8章存储器与可编程逻辑器件习题及答案

第8章 存储器与可编程逻辑器件8.1存储器概述 自测练习 1.存储器中可以保存的最小数据单位是()。 (a)位(b)字节(c)字 2.指出下列存储器各有多少个基本存储单元?多少存储单元?多少字?字长多少? (a)2K×8位()()()() (b)256×2位()()()() (c)1M×4位()()()()3.ROM是()存储器。 (a)非易失性(b)易失性 (c)读/写(d)以字节组织的 4.数据通过()存储在存储器中。 (a)读操作(b)启动操作 (c)写操作(d)寻址操作 5.RAM给定地址中存储的数据在()情况下会丢失。 (a)电源关闭(b)数据从该地址读出 (c)在该地址写入数据(d)答案(a)和(c) 6.具有256个地址的存储器有()地址线。 (a)256条(b)6条(c)8条(d)16条7.可以存储256字节数据的存储容量是()。 (a)256×1位(b)256×8位 (c)1K×4位(d)2K×1位

答案: 1. a 2.(a)2048×8;2048;2048;8 (b)512;256;256;2 (c)1024×1024×4;1024×1024;1024×1024;4 3.a 4.c 5.d 6.c 7.b 8.2随机存取存储器(RAM) 自测练习 1.动态存储器(DRAM)存储单元是利用()存储信息的,静态存储器 (SRAM)存储单元是利用()存储信息的。 2.为了不丢失信息,DRAM必须定期进行()操作。 3.半导体存储器按读、写功能可分成()和()两大类。 4.RAM电路通常由()、()和()三部分组成。 5.6116RAM有()根地址线,()根数据线,其存储容量为()位。 答案: 1.栅极电容,触发器 2.刷新 3.只读存储器,读/写存储器 4.地址译码,存储矩阵,读/写控制电路 5.11,8,2K×8位 8.3 只读存储器(ROM) 自测练习 1.ROM可分为()、()、()和()几种类型。 2.ROM只读存储器的电路结构中包含()、()和()共三个组成部分。 2

第3章习题

1 EEPROM是指(D )。 A 读写存储器 B 只读存储器 C 闪速存储器 D 电擦除可编程只读存储器 2 常用的虚拟存储系统由( B )两级存储器组成,其中辅存是大容量的磁表面存储器。 A cache-主存 B 主存-辅存 C cache-辅存 D 通用寄存器 -cache 3 某计算机字长32位,其存储容量为256MB,若按单字编址,它的寻址范围是( D )。 A 64M B B 32MB C 32M D 64M 4 主存贮器和CPU之间增加cache的目的是( A )。 A 解决CPU和主存之间的速度匹配问题 B 扩大主存贮器容量 C 扩大CPU中通用寄存器的数量 D 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量 5 某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线的数目是( D )。512 * 1024 B A 8,512 B 512,8 C 18,8 D 19,8 6 交叉存储器实质上是一种多模块存储器,它用( A )方式执行多个独立的读写操作。 A 流水 B 资源重复 C 顺序 D 资源共享 7某微型计算机系统,其操作系统保存在硬磁盘上,其内存储器应该采用(C ) A RAM B ROM C RAM和ROM D CCD 8 某SRAM芯片,其容量为1M×8位,除电源和接地端外,控制端有E和R/W#,该芯片的管脚引出线数目是( D )。 A 20 B 28 C 30 D 32 9 双端口存储器所以能进行高速读/写操作,是因为采用( D )。 A 高速芯片 B 新型器件 C 流水技术 D 两套相互独立的读写电路 10 存储单元是指(B )。 A 存放1个二进制信息位的存储元 B 存放1个机器字的所有存储元集合 C 存放1个字节的所有存储元集合 D 存放2个字节的所有存储元集合

数电习题及答案

一、时序逻辑电路与组合逻辑电路不同,其电路由 组合逻辑电路 和 存储电路(触发器) 两部分组成。 二、描述同步时序电路有三组方程,分别是 驱动方程 、状态方程 和 输出方程 。 三、时序逻辑电路根据触发器的动作特点不同可分为 同步时序逻辑电路 和 异步时序逻辑电 路 两大类。 四、试分析图T7.5时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的 状态转换图和时序图。 解:驱动方程: 00110 1J K J K Q ==== 状态方程: 10011 10 10n n Q Q Q Q Q Q Q ++==+ 输出方程:10Y Q Q = 状态图:功能:同步三进制计数器 五、试用触发器和门电路设计一个同步五进制计数器。 解:采用3个D 触发器,用状态000到100构成五进制计数器。 (1)状态转换图

(2)状态真值表 (3)求状态方程 (4)驱动方程 (5)逻辑图(略) [题7.1] 分析图P7.1所示的时序电路的逻辑功能,写出电路驱动方程、状态转移方程和输出方程,画出状态转换图,并说明时序电路是否具有自启动性。

解:触发器的驱动方程 20010210 102 11J Q K J Q J Q Q K Q K ====???? ? ? ==??? 触发器的状态方程 120 01 1010112210 n n n Q Q Q Q Q Q Q Q Q Q Q Q +++==+=??????? 输出方程 2Y Q = 状态转换图如图A7.1所示 所以该电路的功能是:能自启动的五进制加法计数器。 [题7.3] 试分析图P7.3时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,并检查电路能否自启动。 解:驱动方程 01J X Q =⊕01 K =10 J X Q =⊕11 K =

5半导体存储器习题解答

5 大规模数字集成电路习题解答99 自我检测题 1.一个ROM 共有10根地址线,8根位线(数据输出线),则其存储容量为。 A.10×8 B.102×8 C.10×82D.210×8 2.为了构成4096×8的RAM,需要片1024×2的RAM。 A.8片B.16片C.2片D.4片 3.哪种器件中存储的信息在掉电以后即丢失? A.SRAM B.UVEPROM C.E2PROM D.PAL 4.关于半导体存储器的描述,下列哪种说法是错误的。 A.RAM读写方便,但一旦掉电,所存储的内容就会全部丢失 B.ROM掉电以后数据不会丢失 C.RAM可分为静态RAM和动态RAM D.动态RAM不必定时刷新 5.有一存储系统,容量为256K×32。设存储器的起始地址全为0,则最高地址的十六进制地址码为3FFFFH 。 6.真值表如表T5.6所示,如从存储器的角度去理解,AB应看为地址,F0F1F2F3应看为数据。 表T5.6 习题 1.在存储器结构中,什么是“字”?什么是“字长”,如何表示存储器的容量? 解:采用同一个地址存放的一组二进制数,称为字。字的位数称为字长。习惯上用总的位数来表示存储器的容量,一个具有n字、每字m位的存储器,其容量一般可表示为n ×m位。 2.试述RAM和ROM的区别。 解:RAM称为随机存储器,在工作中既允许随时从指定单元内读出信息,也可以随时将信息写入指定单元,最大的优点是读写方便。但是掉电后数据丢失。 ROM在正常工作状态下只能从中读取数据,不能快速、随时地修改或重新写入数据,内部信息通常在制造过程或使用前写入, 3.试述SRAM和DRAM的区别。 解:SRAM通常采用锁存器构成存储单元,利用锁存器的双稳态结构,数据一旦被写

数电数电习题集规范标准答案

第1章习题答案 1-1.按照集成度分类,试分析以下集成器件属于哪种集成度器件:(1)触发器;(2)中央处理器;(3)大型存储器;(4)单片计算机;(5)多功能专用集成电路;(6)计数器;(7)可编程逻辑器件。 解:(1)小规模;(2)大规模;(3)超大规模;(4)超大规模;(5)甚大规模;(6)中规模;(7)甚大规模。 1-2.将下列十进制数转换为二进制数、八进制数和十六进制数。 (1)45(2)78(3)25.125 (4)34.25 (5)65 (6)126 解:(1)(45)10=(101101)2=(55)8=(2D)16(2)(78)10=(1111000)2=(170)8=(78)16(3) (25.125)10=(11001.001)2=(170.1)8=(78.2)16(4)(34.25)10=(100010.01)2=(42.2)8=(22.4)16 (5)(65)10=(1100101)2=(145)8=(65)16(6)(126)10=(1111110)2=(176)8=(7E)16 1-3.将下列十六进制数转换为二进制数和十进制数。 解:(1)(49)16=(1001001)2=(73)10(2)(68)16=(1101000)2=(104)10(3)(22.125)16=(1100101)2=(145)10(4)(54.25)16=(1010100.00100101)2=(84.14453125)10(5)(35)16=(110101)2=(53)10(6)(124)16=(100100100)2=(292)10 1-4.将下列八进制数转换为二进制数和十进制数。 解:(1)(27)8=(010111)2=(23)10(2)(56)8=(101110)2=(46)10(3)(12.34)8=(1010.011100)2=(10.4375)10(4)(74.25)8=(111100.010101)2=(84.328125)10(5)(35)8=(11101)2=(29)10(6)(124)8=(1010100)2=(84)10 1-5.将下列二进制数转换为十六进制数、八进制和十进制数。 解:(1)(1110001)2=(71)16=(161)8=(113)10(2)(10101.001)2=(15.2)16=(25.1)8=(21.125)10(3)

数字电路试题五套含答案汇总

数字电路试题五套含答 案汇总 TTA standardization office【TTA 5AB- TTAK 08- TTA 2C】

《数字电子技术》试卷一 一、 填空(每空1分,共25分) 1、(10110)2=( )10=( )16 (28)10=( )2=( )16 (56)10=( )8421BCD 2、最基本的门电路是: 、 、 。 3、有N 个变量组成的最小项有 个。 4、基本RS 触发器的特征方程为_______ ,约束条件是 __. 5、若存储器的容量是256×4RAM ,该RAM 有 ___存储单元,有 字,字长 _____位,地址线 根。 6、用N 位移位寄存器构成的扭环形计数器的模是________. 7、若令JK 触发器的J=K=T 则构成的触发器为_______. 8、如图所示,Y= 。 9、如图所示逻辑电路的输出Y= 。 10、已知Y=D AC BC B A ++,则Y = ,Y/= 。 11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。 二、 化简(每小题5分,共20分) 1、公式法化简 (1)Y=ABC ABC BC BC A ++++ (2)Y ABC A B C =+++ 2、用卡诺图法化简下列逻辑函数 (1)Y BCD BC ACD ABD =+++ (2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d Y =∑+∑

三、设下列各触发器初始状态为0,试画出在CP 作用下触发器的输出波形(10分) 四、用74LS161四位二进制计数器实现十进制计数器(15分) A 为主评判员, B 、 C 为副74LS138和与非门实现此功能的逻辑电路。(15分) 六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分) 《数字电子技术》试卷一参考答案 一、 填空(每空1分,共25分) 1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。 2、与、或、非。 3、2N 。 4、10 n n Q S RQ RS +=+= 5、1024、25 6、4位、8根。 6、2N 。 7、T 触发器。 8、Y=A+B 。 9、Y AB CD =+ 10、()()()Y A B B C A C D =++++;Y/=()()()A B B C A C D ++++ 11、即刻输入、即刻输出;输入信号、原来状态。 二、 化简(每小题5分,共20分) Q A A P 、T :计数选通端; r C :异步复位端; CP :时钟控制输入端;

数字电子技术第8章存储器与可编程逻辑器件习题及答案.doc

第 8 章 存储器与可编程逻辑器件 存储器概述 自测练习 1.存储器中可以保存的最小数据单位是()。 2.(a)位(b)字节(c)字 3.指出下列存储器各有多少个基本存储单元多少存储单元多少字字长多少 ( a)2K × 8 位()()()() ( b)256 ×2 位()()()() ( c)1M× 4 位()()()()3. ROM是()存储器。 ( a)非易失性(b)易失性 ( c)读 / 写(d)以字节组织的 4.数据通过()存储在存储器中。 (a)读操作(b)启动操作 (c)写操作(d)寻址操作 5. RAM给定地址中存储的数据在()情况下会丢失。 ( a)电源关闭(b)数据从该地址读出 ( c)在该地址写入数据(d)答案(a)和(c) 6.具有 256 个地址的存储器有()地址线。 (a)256条(b)6条(c)8条(d)16条7.可以存储256字节数据的存储容量是()。 ( a)256×1位(b)256×8位 (c)1K×4位(d)2K×1位

答案: 1. a 2.( a) 2048 × 8;2048 ; 2048; 8 (b) 512 ; 256;256; 2 (c) 1024 × 1024× 4; 1024× 1024;1024 × 1024; 4 3.a 4.c 5.d 6.c 7.b 随机存取存储器(RAM) 自测练习 1. 动态存储器( DRAM)存储单元是利用()存储信息的,静态存储器( SRAM) 存储单元是利用()存储信息的。 2. 为了不丢失信息,DRAM必须定期进行 ()操作。 3. 半导体存储器按读、写功能可分成()和()两大类。 4. RAM电路通常由()、()和()三部分组成。 5. 6116RAM有()根地址线,()根数据线,其存储容量为()位。 答案: 1.栅极电容,触发器 2.刷新 3.只读存储器,读/ 写存储器 4.地址译码,存储矩阵,读/ 写控制电路 5. 11,8, 2K×8 位 只读存储器( ROM) 自测练习 1. ROM可分为()、( 2. ROM只读存储器的电路结构中包含()、()和( )、( )几种类型。 )和()共三个 组成部分。 3.若将存储器的地址输入作为(),将数据输出作为(),则存储器可实现组合逻辑电路的功能。

(整理)数电本科总复习4-存储器adc和dac等0527

7 存储器CPLD/FPGA 1、一个ROM具有10根地址线,8根位线,则其存储容量为( D ) A. 10×8 B. 102×8 C. 10×82 D. 210×8 2、工作中既可读出信息,又可写入信息的存储器称为( B ) A. ROM B. RAM C.PLA D. EPROM 3、一个包含有32768 个基本存储单元的存储电路设计成4096个字节的RAM,该RAM有1根数据线,有12 根地址线。 4、存储固定数据一般用ROM 存储器,RAM 存储器中的数据容易丢失。 5、一个ROM具有10根地址线,8根位线,则其存储容量为( D ) A. 10×8 B. 102×8 C. 10×82 D. 210×8 6、ROM在工作时常用来存放中间数据。(×) 7、一片64k×8存储容量的只读存储器(ROM),有( C )。 A.64条地址线和8条数据线 B.64条地址线和16条数据线 C.16条地址线和8条数据线 D.16条地址线和16条数据线 8、ROM必须在工作( B )存入数据,断电()数据;RAM可以在工作中()读写数据,断电()数据。 A.中,不丢失;随时,将丢失 B.前,不丢失;随时,将丢失 C.前,不丢失;随时,不丢失 D.前,丢失;随时,将丢失 9、ROM在工作时常用来存放中间数据。(×) 10、ROM和RAM中存入的信息在电源断掉后都不会丢失。(×) 11、CPLD是指(B ) A.门阵列 B.复杂可编程逻辑阵列 C.现场可编程逻辑阵列 D.专用集成电路 12、一片64k×8存储容量的只读存储器(ROM),有( C )。 A.64条地址线和8条数据线 B.64条地址线和16条数据线 C.16条地址线和8条数据线 D.16条地址线和16条数据线 13、FPGA是指( C ) A.门阵列 B.可编程逻辑阵列 C.现场可编程逻辑阵列 D.专用集成电路 14、EPROM是指( D ) A.随机读写存储器 B.只读存储器 C.可编程的只读存储器 D.可擦可编程的只读存储器 15、一个RAM,它的地址寄存器为16位,它有( C ) A.1024个地址单元 B.4096个地址单元 C.65536个地址单元 D.8192个地址单元

数字电子技术第8章存储器与可编程逻辑器件习题及答案

第8章 存储器与可编程逻辑器件存储器概述 自测练习 1.存储器中可以保存的最小数据单位是()。 2.(a)位(b)字节(c)字 3.指出下列存储器各有多少个基本存储单元多少存储单元多少字字长多少 (a) 2K×8位()()()() (b) 256×2位()()()() (c) 1M×4位()()()()3. ROM是()存储器。 (a)非易失性(b)易失性 (c)读/写(d)以字节组织的 4.数据通过()存储在存储器中。 (a)读操作(b)启动操作 (c)写操作(d)寻址操作 5.RAM给定地址中存储的数据在()情况下会丢失。 (a)电源关闭(b)数据从该地址读出 (c)在该地址写入数据(d)答案(a)和(c) 6.具有256个地址的存储器有()地址线。 (a)256条(b)6条(c)8条(d)16条7.可以存储256字节数据的存储容量是()。 (a)256×1位(b)256×8位 (c)1K×4位(d)2K×1位

答案: 1. a 2.(a) 2048×8;2048;2048;8 (b) 512;256;256;2 (c) 1024×1024×4;1024×1024;1024×1024;4 3.a 4.c 5.d 6.c 7.b 随机存取存储器(RAM) 自测练习 1.动态存储器(DRAM)存储单元是利用()存储信息的,静态存储器(SRAM) 存储单元是利用()存储信息的。 2.为了不丢失信息,DRAM必须定期进行()操作。 3.半导体存储器按读、写功能可分成()和()两大类。 4.RAM电路通常由()、()和()三部分组成。 5.6116RAM有()根地址线,()根数据线,其存储容量为()位。 答案: 1.栅极电容,触发器 2.刷新 3.只读存储器,读/写存储器 4.地址译码,存储矩阵,读/写控制电路 5.11,8,2K×8位 只读存储器(ROM) 自测练习 1.ROM可分为()、()、()和()几种类型。 2.ROM只读存储器的电路结构中包含()、()和()共三个组成部分。 3.若将存储器的地址输入作为(),将数据输出作为(),则存储器可实现组合逻辑电路的功能。

数电_数电习题答案.doc

第 1 章习题答案 1-1 .按照集成度分类,试分析以下集成器件属于哪种集成度器件: ( 1)触发器;( 2)中央处理器; ( 3)大型存储器; ( 4)单片计算机; ( 5)多功能专用集成电路; ( 6)计数器;( 7 )可编程逻辑器件。 解:( 1)小规模;( 2)大规模;( 3)超大规模;( 4)超大规模;( 5)甚大规模;( 6)中规模;( 7)甚大规模。 1-2 .将下列十进制数转换为二进制数、八进制数和十六进制数。 ( 1) 45( 2) 78( 3) 25.125 ( 4) 34.25 ( 5)65 ( 6) 126 解 :( 1 ) (45) 10=(101101) 2=(55) 8=(2D) 16 ( 2 ) (78) 10=(1111000) 2=(170) 8=(78) 16 ( 3 ) (25.125) 10=(11001.001) 2 =(170.1) 8=(78.2) 16 ( 4 ) (34.25) 10 =(100010.01) 2=(42.2) 8=(22.4) 16 ( 5) (65) 10=(1100101) 2=(145) 8=(65) 16 ( 6) (126) 10=(1111110) 2=(176) 8=(7E) 16 1-3 .将下列十六进制数转换为二进制数和十进制数。 解:(1)(49) 16=(1001001) 2=(73) 10(2)(68) 16=(1101000) 2=(104) 10( 3)(22.125) 16=(1100101) 2=(145) 10 ( 4 ) (54.25) 16=(1010100.00100101) 2=(84.14453125) 10 ( 5 ) (35) 16=(110101) 2=(53) 10 ( 6 ) (124) 16=(100100100) 2=(292) 10 1-4 .将下列八进制数转换为二进制数和十进制数。 解:( 1)(27) =(010111) =(23) ( 2)(56) =(101110) =(46) (3)(12.34) =(1010.011100) =(10.4375) 10 8 2 10 8 2 10 8 2 ( 4 ) (74.25) 8 =(111100.010101) =(84.328125) 10 ( 5 ) (35) 8 =(11101) 2 =(29) 10 ( 6 ) 2 (124) 8=(1010100) 2=(84) 10 1-5 .将下列二进制数转换为十六进制数、八进制和十进制数。 解:( 1 ) (1110001) 2 =(71) 16 =(161) =(113) 10 ( 2 ) (10101.001) =(15.2) 16 =(25.1) 8 =(21.125) 10 ( 3) 8 2 (10111.1101) 2=(17.D) 16=(27.64) 8=(23.8125) 10 ( 4 ) (10001) 2 =(11) 16=(21) 8=(17) 10 ( 5 ) (1010101) 2=(55) 16=(125) 8 =(85) 10 1-6 .试求出下列 8421BCD 码对应的十进制数。 解:( 1)(111001) 8421BCD =(39) 10 ( 2) (1001.0010) 8421BCD =(9.2) 10 ( 3) (10111.1000) 8421BCD =(17.8) 10 ( 4) (100001) 8421BCD =(21) 10 ( 5)(1010101.00100111) 8421BCD =(55.27) 10 1-7 .试求出下列 5421BCD 码对应的十进制数。 解:( 1)(111001) =(36) 10 ( 2) (1000.0011) =(5.3) ( 3) (10100.1100) =(14.9) 10 ( 4) 5421BCD 5421BCD 10 5421BCD (10100001) 5421BCD =(71) 10 (5) (00111011.00101010) 5421BCD =(38.27) 10 1-8 .试求出下列格雷码对应的二进制数码。 解:( 1)(0011) 格雷码 =(0010)(2)(1000.0100) 格雷码 =(1111.0111) ( 3)(0101.1100) 格雷码 =(0110.1000) 2 2 2 (4) (10010001) 格雷码 =(11100001) 2 ( 5) (00111011.00101010) 格雷码 =(00101101.00111100) 2 1-9 .试求出下列二进制数码对应的格雷码。 解:( 1) 0111=(0100) 格雷码 ( 2) 1010.0101=(1111.0111) 格雷码 ( 3) 1101.1101=(1111.0111) 格雷码 ( 4) 10110101=(11100111) 格雷码 ( 5) 00111111.00101011=(00101000.00111110) 格雷码 1-10 . 略 1-11 .略 1-12 .略 1-13 .略

数电复习题及答案

数电复习题及答案 一、多选择题 1.以下代码中为无权码的为 。CD A. 8421BCD 码 B. 5421BCD 码 C. 余三码 D. 格雷码 2.以下代码中为恒权码的为 。AB 码 B. 5421BCD 码 C. 余三码 D. 格雷码 3.十进制数25用8421BCD 码表示为 。B 101 0101 C.100101 4. 以下表达式中符合逻辑运算法则的是 。D ·C=C2 +1=10 C.0<1 +1=1 5. 逻辑函数的表示方法中具有唯一性的是 。AD A .真值表 B.表达式 C.逻辑图 D.卡诺图 =A B +BD +CDE +A D = 。AC A.D B A + B.D B A )(+ C.))((D B D A ++ D.))((D B D A ++ 7.逻辑函数F= ()A A B ⊕⊕ = 。A C.B A ⊕ D. B A ⊕ 8. 三态门输出高阻状态时, 是正确的说法。AB A.用电压表测量指针不动 B.相当于悬空 C.电压不高不低 D.测量电阻指针不动 9. 以下电路中可以实现“线与”功能的有 。CD A.与非门 B.三态输出门 C.集电极开路门 D.漏极开路门 10.以下电路中常用于总线应用的有 。A 门 门 C. 漏极开路门 与非门 11.对于T 触发器,若原态Q n =0,欲使新态Q n+1=1,应使输入T= 。BD .1 C D. Q

12.对于T 触发器,若原态Q n =1,欲使新态Q n+1=1,应使输入T= 。AD .1 C D. Q 13.对于D 触发器,欲使Q n+1=Q n ,应使输入D= 。C .1 C D. Q 14.对于JK 触发器,若J=K ,则可完成 触发器的逻辑功能。C ˊ 15.下列各函数等式中无冒险现象的函数式有 。D A.B A AC C B F ++= B.B A BC C A F ++= C.B A B A BC C A F +++= D.C A B A BC B A AC C B F +++++= E.B A B A AC C B F +++= 16.函数C B AB C A F ++=,当变量的取值为 时,将出现冒险现象。ACD =C=1 =C=0 C.A=1,C=0 =0,B=0 17.用四选一数据选择器实现函数Y= +1010A A A A ,应使 。A =D 2=0,D 1=D 3=1 =D 2=1,D 1=D 3=0 =D 1=0,D 2=D 3=1 =D 1=1,D 2=D 3=0 18.用三线-八线译码器74LS138和辅助门电路实现逻辑函数Y= +221A A A ,应 。AB A.用与非门,Y= 014567Y Y Y Y Y Y B.用与门,Y= 23Y Y C.用或门,Y= 23+Y Y D.用或门,Y= 014567+++++Y Y Y Y Y Y 19.同步计数器和异步计数器比较,同步计数器的显著优点是 。A A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP 控制。 20.把一个五进制计数器与一个四进制计数器串联可得到 进制计数器。D .5 C 二、单选题 1、下列几种说法中与BCD 码的性质不符的是 。 【 C 】 A .一组四位二进制数组成的码只能表示一位十进制数; B .BCD 码是一种从0000~1111中人为选定十个的代码; C .BC D 码是一组四位二进制数,能表示十六以内的任何一个十进制数;

数字电路试题五套(含答案)

《数字电子技术》试卷一 一、 填空(每空1分,共25分) 1、(10110)2=( )10=( )16 (28)10=( )2=( )16 (56)10=( )8421BCD 2、最基本的门电路是: 、 、 。 3、有N 个变量组成的最小项有 个。 4、基本RS 触发器的特征方程为_______ ,约束条件是 __. 5、若存储器的容量是256×4RAM ,该RAM 有 ___存储单元,有 字,字长 _____位,地址线 根。 6、用N 位移位寄存器构成的扭环形计数器的模是________. 7、若令JK 触发器的J=K=T 则构成的触发器为_______. 8、如图所示,Y= 。 9、如图所示逻辑电路的输出Y= 。 10、已知Y=D AC BC B A ++,则Y = ,Y/= 。 11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。

二、化简(每小题5分,共20分) 1、公式法化简 ++++ (1)Y=ABC ABC BC BC A =+++ (2)Y ABC A B C 2、用卡诺图法化简下列逻辑函数 =+++ (1)Y BCD BC ACD ABD Y=∑+∑ (2)(1,3,4,9,11,12,14,15)(5,6,7,13) m d 三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形 (10分)

四、用74LS161四位二进制计数器实现十进制计数器(15分) 五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。试用74LS138和与非门实现此功能的逻辑电路。(15分) P Q A Q B Q C Q D C T 74LS161 LD CP A B C D Cr Q A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端; r C :异步复位端; CP :时钟控制输入端; D L :同步并置数控制端; C :位输出端;

相关文档
最新文档