jitter抖动
jitter指标

jitter指标摘要:1.介绍jitter 指标2.jitter 指标的计算方法3.jitter 指标的应用场景4.jitter 指标的优缺点正文:1.介绍jitter 指标jitter 指标,也被称为抖动指标,是通信领域中用来衡量数据包传输时延变化的一个重要参数。
在数字信号传输过程中,由于各种原因,数据包的传输时延会出现波动,这种时延的变化就是所谓的jitter。
jitter 指标就是用来描述这种时延变化的程度的。
2.jitter 指标的计算方法jitter 指标的计算方法通常有两种:一种是基于单个数据包的传输时延的计算,另一种是基于多个数据包的平均传输时延的计算。
对于基于单个数据包的传输时延的计算,jitter 指标可以通过公式:jitter = max(t) - min(t) 来计算,其中max(t) 表示数据包传输的最大时延,min(t) 表示数据包传输的最小时延。
对于基于多个数据包的平均传输时延的计算,jitter 指标可以通过公式:jitter = (Σ(t_i - Σ(t_i)) / N) 来计算,其中t_i 表示每个数据包的传输时延,N 表示数据包的数量。
3.jitter 指标的应用场景jitter 指标在通信领域中有广泛的应用,主要用于以下三个场景:(1)网络性能监测:通过监测jitter 指标,可以了解网络的传输质量,及时发现网络中的问题,从而提高网络的性能。
(2)网络设备性能评估:通过比较不同网络设备的jitter 指标,可以评估网络设备的性能,为网络设备的选型和优化提供依据。
(3)网络故障诊断:当网络出现故障时,通过分析jitter 指标的变化,可以定位故障的原因,从而快速进行故障的诊断和修复。
4.jitter 指标的优缺点jitter 指标在通信领域中有重要的应用价值,但也存在一些优缺点:优点:(1)能够反映数据包传输时延的变化情况,可以直观地描述网络的传输质量。
(2)计算方法简单,易于实现,可以在实时监测网络性能。
射频知识——抖动和相位噪声

射频知识——抖动和相位噪声
抖动(Jitter)反映的是数字信号偏离其理想位置的时间偏差。
高频数字信号的bit周期都非常短,一般在几百ps甚至几十ps,很小的抖动都会造成信号采样位置电平的变化,所以高频数字信号对于抖动都有严格的要求。
实际信号的很复杂,可能既有随机抖动成分(RJ),也有不同频率的确定性抖动成分(DJ)。
确定性抖动可能由于码间干扰或一些周期性干扰引起,而随机抖动很大一部分来源于信号上的噪声。
下图反映的是一个带噪声的数字信号及其判决阈值。
一般我们把数字信号超过阈值的状态判决为1,把低于阈值的状态判决为0,由于信号的上升沿不是无限陡的,所以垂直的幅度噪声就会造成信号过阈值点时刻的左右变化,这就是由于噪声造成信号抖动的原因。
要进行信号抖动的分析,最常用的工具是宽带示波器配合上响应的抖。
输出波形上下抖动的原因

输出波形上下抖动的原因波形上下抖动(Jitter)是指信号传输过程中时间间隔的不稳定性,波形在时间轴上出现微小的漂移的现象。
它可能会导致数据传输错误、性能下降和系统故障等问题。
波形上下抖动的原因非常复杂,包括时钟不稳定性、电磁干扰、信号传输路径的不对称性,以及噪声等。
一、时钟不稳定性:时钟是所有数字系统中最重要的组件之一,它确定了数据传输的时间间隔。
时钟源的不稳定性可能是波形上下抖动的主要原因之一、时钟源可能受到温度变化、电源噪声、振荡器偏移、时钟分配器的不均匀负载等因素的影响,从而导致时钟信号的不稳定,进而引起波形上下抖动。
二、电磁干扰:电磁干扰是指周围电子设备和电磁场对信号的影响。
在现代电子设备中,特别是在高速通信和数据中心应用中,电磁辐射和电磁干扰可能会通过电源线、地线、信号线等途径影响信号的传输质量。
电磁干扰可能产生许多随机噪声,导致信号的上下抖动。
三、信号传输路径的不对称性:信号传输路径不对称可能由不同的原因引起,例如PCB布线不均匀、信号线长度不一致、不同信号层之间的耦合等。
当信号在不对称的路径上传输时,由于信号传播速度的变化,可能会出现波形上下抖动的情况。
四、噪声:五、时钟与数据的不匹配:当数据的边沿与时钟信号的边沿不完全匹配时,可能引起波形上下抖动。
这种不匹配可能由于采样时钟的相位偏移、时钟频率的差异、时钟抖动等因素引起。
不完全匹配的时钟和数据可能会导致传输错误和性能下降。
六、传输介质的特性:传输介质的特性也对波形上下抖动起着重要的影响。
例如,在高速通信中,传输介质的衰减、色散、损耗等因素都会导致波形上下抖动。
此外,传输介质的温度变化、机械振动等因素也会对信号的传输质量产生负面影响。
七、设备老化和磨损:设备的老化和磨损也可能导致波形上下抖动。
例如,电容的老化、电阻的变化、传输线的损耗等因素在长时间使用后可能会导致信号的上下抖动。
总结起来,波形上下抖动是由多个因素共同作用造成的。
这些因素包括时钟不稳定性、电磁干扰、信号传输路径的不对称性、噪声、时钟与数据的不匹配、传输介质的特性以及设备老化和磨损等。
时间抖动(jitter)的概念及其分析方法

时间抖动(jitter)的概念及其分析方法随着通信系统中的时钟速率迈入GH z级,抖动这个在模拟设计中十分关键的因素,也开始在数字设计领域中日益得到人们的重视。
在高速系统中,时钟或振荡器波形的时序误差会限制一个数字I/O接口的最大速率。
不仅如此,它还会导致通信链路的误码率增大,甚至限制A/D转换器的动态范围。
有资料表明在3GH z以上的系统中,时间抖动(jitter)会导致码间干扰(ISI),造成传输误码率上升。
在此趋势下,高速数字设备的设计师们也开始更多地关注时序因素。
本文向数字设计师们介绍了抖动的基本概念,分析了它对系统性能的影响,并给出了能够将相位抖动降至最低的常用电路技术。
本文介绍了时间抖动(jitter)的概念及其分析方法。
在数字通信系统,特别是同步系统中,随着系统时钟频率的不断提高,时间抖动成为影响通信质量的关键因素。
关键字:时间抖动、jitter、相位噪声、测量时间抖动的概念在理想情况下,一个频率固定的完美的脉冲信号(以1MHz为例)的持续时间应该恰好是1us,每500ns 有一个跳变沿。
但不幸的是,这种信号并不存在。
如图1所示,信号周期的长度总会有一定变化,从而导致下一个沿的到来时间不确定。
这种不确定就是抖动。
抖动是对信号时域变化的测量结果,它从本质上描述了信号周期距离其理想值偏离了多少。
在绝大多数文献和规范中,时间抖动(jitter)被定义为高速串行信号边沿到来时刻与理想时刻的偏差,所不同的是某些规范中将这种偏差中缓慢变化的成分称为时间游走(wander),而将变化较快的成分定义为时间抖动(jitter)。
图1 时间抖动示意图1.时间抖动的分类抖动有两种主要类型:确定性抖动和随机性抖动。
5g抖动时延丢包指标 -回复

5g抖动时延丢包指标-回复5G抖动、时延、丢包指标是评估5G网络性能和稳定性的重要指标。
本文将从什么是5G抖动、时延和丢包开始,介绍它们的定义和计算方法,并探讨它们对5G网络的影响以及相关的解决方案。
第一部分:什么是5G抖动、时延和丢包抖动(Jitter)是指数据包到达目的地的时间间隔的不稳定性。
在5G网络中,抖动是指信号在传输过程中的时延变化。
时延(Delay)是信号从发出到接收所需的时间。
丢包(Packet Loss)是指在信号传输过程中丢失的数据包。
第二部分:5G抖动、时延和丢包的定义和计算方法1. 5G抖动的定义和计算方法:5G抖动是指信号在传输过程中的时延变化。
计算5G抖动的方法是,首先测量多个数据包的到达时间间隔,然后计算这些时间间隔的标准差。
2. 5G时延的定义和计算方法:5G时延是信号从发出到接收所需的时间。
计算5G时延的方法是,测量发送数据包的时间戳和接收数据包的时间戳之间的差值,并取平均值。
3. 5G丢包的定义和计算方法:5G丢包是指在信号传输过程中丢失的数据包。
计算5G丢包的方法是,统计发送数据包和接收数据包之间丢失的数据包数量,并计算丢包率。
第三部分:5G抖动、时延和丢包对网络的影响1. 5G抖动对网络的影响:抖动会导致信号传输中的时延变化,使得接收端无法按时接收数据包。
这会影响音视频通信的质量,引起卡顿和延迟。
2. 5G时延对网络的影响:时延过大会导致实时应用的体验下降。
例如,在云游戏中,高时延会导致操作延迟,影响游戏体验;在远程医疗中,高时延可能导致医生和患者之间的通信不流畅。
3. 5G丢包对网络的影响:丢包会导致数据传输的不完整,降低网络传输的可靠性。
在实时应用中,如视频通话和在线会议中,丢包会导致画面和声音的断断续续,影响用户体验。
第四部分:解决5G抖动、时延和丢包的方案1. 优化网络拓扑结构:通过优化网络拓扑结构,减少网络节点之间的跳数,降低信号传输的延迟和抖动。
jitter指标

jitter指标摘要:一、什么是Jitter指标二、Jitter指标的重要性三、Jitter指标的测量方法四、降低Jitter指标的策略五、Jitter指标在实际应用中的作用正文:Jitter指标是衡量数据传输过程中时延变化的一个参数,它反映了网络传输的稳定性和质量。
在计算机网络、通信领域以及实时应用系统中,Jitter指标具有重要的意义。
本文将详细介绍Jitter指标的概念、重要性、测量方法以及降低Jitter的策略。
一、什么是Jitter指标Jitter(抖动)是指数据包在传输过程中到达时间的不稳定性。
当数据包的传输时延发生变化时,会引起Jitter。
Jitter指标通常用数据包的传输延迟波动程度来表示,单位为毫秒(ms)。
二、Jitter指标的重要性1.实时性应用:在实时性要求较高的应用场景中,如语音通信、视频流传输等,Jitter会影响数据的正确传输和接收,进而导致通话中断、视频卡顿等问题。
2.网络性能:Jitter指标直接影响着网络的性能和稳定性。
高Jitter会导致网络吞吐量下降、服务质量降低,甚至可能引发网络拥塞。
3.系统可靠性:Jitter指标对系统的可靠性也有很大影响。
长时间处于高Jitter状态的网络,容易出现数据包丢失、传输失败等问题,从而导致系统不可靠。
三、Jitter指标的测量方法1.基于历史数据:通过收集和分析历史数据,计算数据包到达时间的波动程度。
2.实时监测:利用网络监测工具,实时收集数据包的传输延迟,并计算Jitter指标。
3.仿真实验:通过构建网络仿真环境,模拟实际数据传输过程,评估Jitter 指标。
四、降低Jitter指标的策略1.优化网络拓扑:合理规划网络结构,减少数据包传输过程中的路由跳数,降低时延。
2.提高带宽:增加网络带宽,提高数据传输速度,降低Jitter。
3.优化传输协议:改进传输协议的设计,提高传输效率,减少数据包在网络中的等待时间。
4.引入缓存机制:在数据传输过程中,引入缓存机制,对数据包进行缓存和调度,降低Jitter。
时间抖动(jitter)的概念及其分析方法

时间抖动(jitter)的概念及其分析方法随着通信系统中的时钟速率迈入GHz级,抖动这个在模拟设计中十分关键的因素,也开始在数字设计领域中日益得到人们的重视。
在高速系统中,时钟或振荡器波形的时序误差会限制一个数字I/O接口的最大速率。
不仅如此,它还会导致通信链路的误码率增大,甚至限制A/D转换器的动态范围。
有资料表明在3G Hz以上的系统中,时间抖动(jitter)会导致码间干扰(ISI),造成传输误码率上升。
在此趋势下,高速数字设备的设计师们也开始更多地关注时序因素。
本文向数字设计师们介绍了抖动的基本概念,分析了它对系统性能的影响,并给出了能够将相位抖动降至最低的常用电路技术。
本文介绍了时间抖动(jitter)的概念及其分析方法。
在数字通信系统,特别是同步系统中,随着系统时钟频率的不断提高,时间抖动成为影响通信质量的关键因素。
关键字:时间抖动、jitter、相位噪声、测量时间抖动的概念在理想情况下,一个频率固定的完美的脉冲信号(以1MHz为例)的持续时间应该恰好是1us,每500n s有一个跳变沿。
但不幸的是,这种信号并不存在。
如图1所示,信号周期的长度总会有一定变化,从而导致下一个沿的到来时间不确定。
这种不确定就是抖动。
抖动是对信号时域变化的测量结果,它从本质上描述了信号周期距离其理想值偏离了多少。
在绝大多数文献和规范中,时间抖动(jitter)被定义为高速串行信号边沿到来时刻与理想时刻的偏差,所不同的是某些规范中将这种偏差中缓慢变化的成分称为时间游走(wander),而将变化较快的成分定义为时间抖动(jitter)。
图1 时间抖动示意图1.时间抖动的分类抖动有两种主要类型:确定性抖动和随机性抖动。
确定性抖动是由可识别的干扰信号造成的,这种抖动通常幅度有限,具备特定的(而非随机的)产生原因,而且不能进行统计分析。
随机抖动是指由较难预测的因素导致的时序变化。
例如,能够影响半导体晶体材料迁移率的温度因素,就可能造成载子流的随机变化。
Jitter知识--时基时基抖动

Jitter知识--时基/时基抖动原著:Charles Altmann编译:王轩骞(hotpoint)1、什么是jitter所谓jitter就是一种抖动。
具体如何解释呢?让我们来看一个例子。
假如你有个女友,你希望她每天晚上下班之后7点来找你,而有的时候她6:30到,有的时候是7:23,有的时候也许是下一天。
这种时间上的不稳定就是jitter。
如果你多观察这种时间上的不规律性,你会对jitter有更深一些的理解。
在你观察的这段期间内,女友最早和最晚到来的时间被称为“jitter全振幅”(peak to peak jitter amplitude)。
“jitter半振幅”(jitter-amplitude)就是你女友实际来的时间和7点之间的差值。
女友来的时间有早有晚,jitter半振幅也有正有负。
通过计算,你可以找出jitter半振幅的平均值,如果你能够计算出你女友最有可能在哪个时间来,你就可以发现女友来的时间是完全无规律的(随机jitter radeom jitter)还是和某些特定事情有关系(关联jitter correlated jitter)。
所谓关联jitter就是比如你知道你的女友周四要晚来,因为她要去看她的妈妈。
如果你能彻底明白这点,你就已经是一个correlated jitter的专家了。
2、什么是时基抖动(Clock jitter)在数字音频中,我们要直接和数字信号的发送与传输打交道。
声音以二进制编码被储存在光盘或者DAT卡带中,在回放音乐的时候,这些010101的信号被送进DA转换器(Digital-Analog converter)并被还原为模拟波形信号;在录制数字音频的时候,一个参考时钟信号会和音频信息一起被送进AD转换器(Analog-Digital converter),转换器把模拟信号转换为0101的数字信号并且记录下来。
数字信号总是和一个参考时钟信号一起传送并且记录,一些数字音频传输格式如S/PDIF和AES/EBU,它们在一个信号中同时传送数据和时钟。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
抖动(Jitter)的详细分析介绍:这篇文章的焦点是使用户基本的理解什么是jitter以及jitter的发生是由什么引起的,引用的子标题1到7是来自于MJS文档的定义。
请参考Fibre Channel(光纤信道)MJS文档(T11.2/Project 1230/Rev 10 位于ftp:/t11/member/fc/jitter_meth/99-151v2.pdf )以获得更详细的信息。
Jitter定义:“Jitter是来自与一个事件的理想时间的偏差,参考事件是电子事件的微分零点交叉口(differential zero crossing)和光学系统的标称接收门限功率电平。
Jitter是由确定性内容和高斯(随机)内容组成的。
”下面部分解释了每一个成分以及它们来自于哪里。
图1:jitter定义确定性Jitter(DJ)定义“确定性Jitter是具有一个非高斯概率密度函数的Jitter,确定性jitter总是在幅度上跳跃的并在特定的原因下发生,四种确定性jitter被定义:占空比失真jitter、数据从属jitter、正弦jitter和不相关(对数据)跳跃jitter,DJ的特性由它的跳跃和峰峰值决定。
DJ的形式有几种,时钟信号是典型的易受占空比失真(DCD)和周期Jitter(PJ)的影响的,数据信号也容易受DCD和PJ的影响,还易受符号间干扰(ISI)和数据从属Jitter(DDJ)的影响。
不管采样尺寸如何改变,只要充足的数据点被采集以完成每个周期元素的至少一个完全的周期,那么DJ的总量将保持不变。
图2:串扰例子DJ来自于哪里?DJ是典型的由串扰、EMI、同步开关输出(SSO)、设备功能从属和其它有规律发生的干扰信号引起的,当一根受影响的线(一个电路板上的一根走线或一个电缆中的2根邻近的线)被一根驱动线上产生的磁场影响时,串扰发生。
(图2)受影响的导体的感应系数的增加将使感应磁场转换为感应电流,感应电流的累加(正极或负极)将使被影响的线的电流逐渐增加或电压逐渐减小,电压的逐渐减小将在被影响的线上引起jitter。
图3总出示了一个EMI辐射图表,一根受影响的线被来自于一个EMI源(开关电源、AC电源线、RF信号源等等)的磁场所影响,这与串扰产生的jitter非常相似,在串扰情况下,一个磁场将感应出一个感应电流,该感应电流(正极或负极)将使被影响的线上的电流增加,因此在被影响的线上产生jitter。
图3:EMI例子图4出示了一个噪声参考平面的例子,当电源平面的噪声引起下游逻辑门的门限电压的参考改变时,DJ的这种形式发生。
这个改变与输入信号的回转率成比例,当Vt在门上被超过,输出晶体管将导通。
当地参考平面在Vt 有一个改变时,这个电压的改变将导致门的开关的超前或滞后,由此产生的时间误差引起jitter。
图4:噪声参考平面图表同步开关输出(SSO)是DJ的另一个来源,一个SSO图表在图5中显示,如果几个输出管脚转换到同一个状态,将在Vcc和GND平面上感应出一个电流尖峰。
这些尖峰电流可以引起门限电压判断点的改变,由于模式的敏感性和由于SSO造成的jitter边缘幅度的跳跃,这被认为是DJ。
图5:同步开关输出(SSO)图表下面的四个DJ成分被指定到数据。
符号间干扰(ISI)定义“数据从属确定性jitter是由信号从比特序列(符号)的不同位置开始并到达接收器门限所必需的时间差异所引起的。
例如,当使用那些削弱由交替的0,1,0,1组成的比特序列的峰值幅度比由0,0,0,0,1,1,1,1组成的比特序列的峰值幅度多的媒体时,使用0,1,0,1达到接收器门限所必需的时间比来自于0,0,0,0,1,1,1,1所必需的时间少。
4比特序列的运行长度产生一个更高的幅度,这将在比特值改变时花费更多的时间来克服,因此与1比特序列运行长度比较将产生一个时间差。
当不同运行长度的比特序列在同一个传输中混合应用时,不同的比特序列(符号)将互相干扰。
is expected 无论任何一种具有频率成分的比特序列被传输媒体以不同的速度传输时,ISI将发生。
图6:DDJ/ISI例子数据从属Jitter(DDJ)定义当传输模式从一个时钟模式改变到一个非时钟模式时,Jitter被产生,包括ISI。
图6出示了一个DDJ/ISI影响一个光纤信道K285模式的例子,在一个1,0,1,0,1,1转换后面跟着5个0。
这5个连续的0与1,0,1,0,1,1部分期间立即跳回到1的两个0相比较转变为一个较低的电压。
占空比失真(DCD)定义在一个时钟(重复的0,1,0,1,….)比特序列中,一个“1”脉冲的平均脉冲宽度与一个“0”脉冲的平均脉冲宽度项比较的差异。
DCD是DJ分布的一部分并在理想的接收器门限点被测量。
跳跃的不相关的Jitter定义“确定性jitter由被测信号上的不同的数据所引起。
周期Jitter(PJ)定义PJ可以量化来自于EMI源的串扰的影响。
(邻近的线、电源噪声等等)RMS Jitter(RMSJ)或随机Jitter(RJ)定义该Jitter的特性表现为一个高斯分布,随机jitter被定义为峰峰值,该值为一比特误差率(BER)10- e12的高斯分布的标准偏差的14倍。
RMS jitter是jitter的均方根或标准偏差,对于一个高斯分布,RMS值为BER 10-e12的峰峰值的1/14。
随机(高斯)jitter在自然界中是随机的,它典型的表现为一个高斯分布的特点,RJ将随着时间继续的增加,这就是为什么随机jitter被提及为极大的原因。
RJ来自于哪里?象所有的物理现象一样,发生在电子信号中的边缘偏差将包括随机行为的一些水平,这些成分在自然界中是概率统计的并且可以被一个高斯函数最好的建模,随机jitter是极大的,因此直接的影响长期的可靠性。
随机jitter来自于半导体晶体结构的仍火动,由于不规则涂料密度和加工的不规则性,导体原子的仍火动和许多小的贡献者(孙宙辐射等等),材料边界小于理想的原子价电子映射(valence electron mapping)。
因为RMS jitter的特性为一个高斯分布,下一部分将描述高斯模型以及它如何被应用到jitter。
介绍高斯分布要了解jitter的测量,了解高斯分布是非常重要的,因为它关系到概率问题。
图7出示了一个理想的高斯分布,描述一个高斯分布的三个基本元素为平均值、标准偏差(1s)和峰峰值。
平均值是所有采样值的平均,峰峰值是最大的测量值减去最小的测量值的结果,1s是包括所有测量的68.26%到平均值的一边的窗口,相似的,2s 是包括所有测量的95.4%到平均值的一边的窗口,3s是测量的99.73%,4s是测量的99.99366%等等,直到10s是测量的(100-1.973x10-21)%。
标准偏差或1s用于预计来自于平均值的边远测量的发生,在电子学中,知道来自于理想的/指定的位置的边缘偏差的频率是非常重要的,例如,如果你的系统在一个1 GHz(1,000ps)的时钟上不能容忍少于900ps的时钟周期,你就想知道少于的一个周期的概率将是多少。
短周期尾部的知识(Knowledge of the short period tail)可以精确的告诉你一个900ps周期出现的频繁程度。
图7:理想的高斯分布关于这个模型,有几个事情需要注意。
首先也是最重要的,标准偏差或1s作为RMS jitter的成分使用只有在纯粹的高斯分布时才是正确的,如果在你的分布中存在任何确定性成分,基于评估发生概率的完全的jitter柱状图的1s使用是不正确的。
其次,在纯高斯数学中,所有可能的测量被假设为可能的,然而对于所有实际的目的,只有当测量的总量不超过1021时,高斯模型在电子学中才能保证结果的正确,这等效于20s(单边)。
在20s以后,高斯模型开始终止测量的可预测性。
20s的可靠性相当于一个1 GHz时钟正常操作至少32,150.2年。
第三,峰峰值由样本尺寸决定,相同分布的大的样本将有可能产生一个大的峰峰值测量结果,因此,峰峰值必须根据样本数字的前后关系和测量需要的全部时间来讨论。
如果一个1 GHz时钟的100个测量结果以每隔25ms测试一个周期被产生,这些样本的统计值比同样的1GHz时钟的100个连续周期的测量更好,100个25ms样本测量完需要2.5ms,而100个连续的测量结果只需100ns,25ms样本的大的总时间窗口给出一个更好的信号完整性统计察看。
计算标准偏差(1 s)下面是标准偏差的计算公式。
例如,如果我有8个测量结果,它们的值为2.00、2.02、2.10、2.20、1.99、1.98、1.99和2.00 ns,那么标准偏差将是在大多数情况下,时间测量值不是完全的高斯分布的,典型的情况是一些DJ的发生导致一个非高斯的分布。
图8出示了一个带有DJ的并且不是完全的高斯分布的分布例子。
但是,区域的尾部Ltail (红色实线区域)和Rtail(蓝色实线区域)在本质上仍然表现为高斯分布,如果并且只能如果尾部区域的等效1s可以被计算,那么该分布仍可以被假设为高斯分布。
图8:非高斯分布TailFitTM运算法则专利权未定的TailFitTM运算法则使用户能够通过一个带有对称尾部区域的高斯曲线表示一个被评估的非高斯分布,不同的高斯曲线与分布的尾部区域相比对直到一个最佳的匹配被发现为止。
然后,匹配曲线的1s(1sL表示左边的)被用作那个特殊尾部的标准偏差乘积因子,这对分布的两边是重复的。
注意,匹配的高斯分布对每个尾部不是必须相同的,图9出示了一个右边尾部(Rt-rmsJ)比左边尾部(Lt -rmsJ)具有一个大的1s的例子。
一旦左边和右边1s值被建立,总的DJ是适合分布的两个高斯曲线的平均值的差异,根据这个DJ值以及右边和左边1s值,我们可以计算总的jitter时间。
在图9中,一个231.953ps的总的jitter在10-e12比特误差率(BER)或在该时钟的1012周期以后被计算。
图9:TailFit™运算法则Jitter调制图10出示了jitter调制在一个同步系统上的影响,在这个图表中有三个信号,第一个信号是一个理想的没有jitter的时钟,第二个信号是一个正在被调制的时钟,第三个信号是调制函数。
当调制信号为高时,它将增加被作用时钟的周期的长度。
当调制信号为低时,它将减小被作用时钟的周期的长度。
注意,如果你测量11个周期(调制周期),你将对理想的时钟和jitter时钟得到相同的测量结果。
这是一个周期性Jitter(PJ)的例子。
图10:Jitter调制结果图11出示了一个jitter组成的分类细目,它是这篇论文的要点。
概要:Jitter由许多元素组成,因为随机jitter是极大的,因此你必须量化你的jitter指标,通过使用TailFitTM运算法则将全部的jitter分类细化为它的基本组成部分:确定性jitter和随机性jitter,我们可以及时的计划出并在一个想要的BER或时间得到一个全部的jitter数,从而对jitter进行量化。