触发器的使用实验报告

合集下载

触发器功能实验报告

触发器功能实验报告

触发器功能实验报告触发器功能实验报告引言:触发器是数字电路中常见的重要元件,它能够在特定的输入条件下产生稳定的输出信号。

本实验旨在通过构建不同类型的触发器电路,探究触发器的基本原理和功能。

实验一:RS触发器RS触发器是最简单的一种触发器,由两个交叉连接的非门组成。

实验中我们使用了两个与非门来构建RS触发器电路,其中一个与非门的输出连接到另一个与非门的输入,反之亦然。

通过设置不同的输入状态,我们可以观察到RS触发器的两种稳定状态:置位和复位。

实验二:D触发器D触发器是一种常用的触发器,它具有单一输入和双输出。

实验中我们使用了两个与非门和一个或非门来构建D触发器电路。

通过输入信号的变化,我们可以观察到D触发器的工作原理:当输入信号为高电平时,输出保持之前的状态,当输入信号为低电平时,输出根据之前的状态进行切换。

实验三:JK触发器JK触发器是一种多功能的触发器,它具有两个输入和两个输出。

实验中我们使用了两个与非门和一个或非门来构建JK触发器电路。

通过设置不同的输入状态,我们可以观察到JK触发器的四种工作模式:置位、复位、切换和禁用。

实验四:T触发器T触发器是一种特殊的JK触发器,它只有一个输入和两个输出。

实验中我们使用了两个与非门和一个或非门来构建T触发器电路。

通过输入信号的变化,我们可以观察到T触发器的工作原理:当输入信号为高电平时,输出状态翻转,当输入信号为低电平时,输出保持不变。

实验五:应用实例在实验的最后,我们通过一个简单的应用实例来展示触发器的实际应用。

我们构建了一个二进制计数器电路,使用了多个D触发器和与非门。

通过输入脉冲信号,我们可以观察到计数器的工作原理:每次接收到脉冲信号,计数器的输出状态按照二进制规律进行变化。

结论:通过本次实验,我们深入了解了不同类型的触发器的功能和工作原理。

触发器在数字电路中具有重要的应用价值,能够实现各种逻辑功能和时序控制。

进一步的研究和实践将有助于我们更好地理解和应用触发器,提高数字电路设计的能力。

触发器及其应用实验报告

触发器及其应用实验报告

触发器及其应用实验报告一、实验目的通过本次实验,我们的目标是:1.了解触发器的基本原理。

2.学习触发器的分类及其应用场景。

3.通过实验了解触发器的使用方法。

二、实验器材1.示波器。

2.信号发生器。

3.逻辑门芯片。

4.电源。

5.电线、面包板等。

三、实验原理触发器是由逻辑门电路组成的电子器件,具有存储和控制的功能,它能够接收一个或多个输入信号,通过逻辑门电路进行处理,并输出结果。

因为具有存储和控制的功能,所以可以被广泛应用于数字电路中。

触发器分为锁存触发器和触发器两种。

锁存触发器存在一个叫做钟脉冲的输入信号,这个输入信号决定了锁存触发器是否工作。

当输入一个高电平的钟脉冲时,锁存触发器将会把它的输入信号“锁定”,并输出相应的结果;当钟脉冲为低电平时,锁存触发器会维持自己的状态不变。

触发器一般也有两个输入信号,分别是时钟和数据。

当时钟为高电平的时候,数据会被写入到触发器中,并且继续保存下来;当时钟为低电平的时候,触发器会维持自己的状态不变。

四、实验步骤1、搭建RS锁存器电路图将R、S两个输入端接到逻辑门芯片上,并将输出端接上示波器,调整示波器参数,实时观察输出波形。

在示波器上显示R、S各种输入波形,了解电路的工作原理和特性。

4、测试D触发器电路五、实验结果通过本次实验,我们成功地实现了RS锁存器和D触发器的搭建和测试。

我们通过不同的输入信号波形测试了电路的各种工作特性,如RS锁存器的存储和控制特性以及D触发器的时序控制特性等。

六、实验分析触发器是数字电路中的关键元件之一,它可以实现数字信号的存储和控制。

本次实验通过搭建RS锁存器和D触发器电路,并通过逻辑门芯片实现,得出了两种触发器的不同工作原理和特性。

同时,我们还通过不同的输入波形测试了它们的各种工作状态,进一步了解和掌握触发器的应用技巧和调试方法。

这对于我们深入理解和掌握数字电路原理以及实际应用具有重要意义。

同时,我们还通过实际操作锻炼了自己的实验技能,深入理解了数字电路的原理和应用。

数字电路实验报告触发器

数字电路实验报告触发器

一、实验目的1. 理解触发器的概念、原理和功能。

2. 掌握触发器的分类、结构和逻辑功能。

3. 通过实验,验证触发器的逻辑功能,加深对触发器原理的理解。

二、实验原理触发器是一种具有记忆功能的电路,可以存储1个二进制位的信息。

它有两个稳定的状态:SET(置位)和RESET(复位)。

触发器的基本结构是RS触发器,由两个与非门组成,其逻辑功能可用真值表表示。

触发器按触发方式可分为同步触发器和异步触发器;按逻辑功能可分为RS触发器、D触发器、JK触发器和T触发器等。

三、实验仪器与材料1. 74LS74双D触发器芯片2. 74LS02四2输入与非门芯片3. 74LS00四2输入或非门芯片4. 74LS20四2输入或门芯片5. 74LS32四2输入与门芯片6. 74LS86四2输入异或门芯片7. 74LS125八缓冲器芯片8. 74LS126八缓冲器芯片9. 电源10. 示波器11. 信号发生器12. 逻辑笔四、实验内容1. RS触发器实验(1)搭建RS触发器电路:将74LS74芯片的Q1端与Q2端连接,Q1端接与非门74LS02的输入端,Q2端接与非门74LS02的输入端。

将74LS02的输出端分别连接到74LS20的输入端和74LS32的输入端。

(2)观察RS触发器逻辑功能:通过逻辑笔观察Q1端和Q2端的输出状态,记录下不同输入端S和R的值。

(3)分析RS触发器逻辑功能:根据真值表分析RS触发器的逻辑功能,得出结论。

2. D触发器实验(1)搭建D触发器电路:将74LS74芯片的Q1端接与非门74LS02的输入端,Q2端接与非门74LS02的输入端。

将74LS02的输出端分别连接到74LS20的输入端和74LS32的输入端。

(2)观察D触发器逻辑功能:通过逻辑笔观察Q1端和Q2端的输出状态,记录下不同输入端D的值。

(3)分析D触发器逻辑功能:根据真值表分析D触发器的逻辑功能,得出结论。

3. JK触发器实验(1)搭建JK触发器电路:将74LS74芯片的Q1端接与非门74LS02的输入端,Q2端接与非门74LS02的输入端。

触发器实验报告

触发器实验报告

触发器实验报告一、实验目的本次实验的目的是理解触发器(Flip-Flop)的工作原理和应用,并通过实验验证其稳定性和可靠性。

二、实验原理触发器是一种通过外部信号控制内部状态的电路装置,常用于数字逻辑电路中。

通过输入的控制信号,触发器可以切换输出信号的状态。

常见的触发器有RS触发器、D触发器、JK触发器等。

其中,RS触发器通过两个控制输入S和R来控制输出状态,D触发器只有一个输入D,通过时钟信号来控制状态,JK触发器则同时具备RS和D触发器的功能。

在实验中,我们使用了RS触发器和JK触发器,并通过控制输入信号和时钟信号进行实验观察。

三、实验步骤1. 按照电路图连接电路,将电路连接好后进行电源连接。

2. 先测试RS触发器,调整S和R的状态,观察输出状态并记录。

3. 然后测试JK触发器,调整J和K的状态及时钟信号,观察输出状态并记录。

4. 对比两种触发器的输出状态,并分析其原因。

五、实验结果与分析通过实验观察,我们可以发现,RS触发器具有一定的稳定性,但在输入信号不清晰或时钟信号干扰的情况下会出现状态错乱的情况。

而JK触发器具有更高的可靠性,能够在各种输入信号和时钟信号的情况下稳定输出。

这是因为JK触发器具有更灵活的控制方式,能够通过J和K的状态同时控制输出状态,在使用时比RS触发器更加方便。

六、总结本次实验通过观察和分析不同类型的触发器,加深了我们对数字电路中触发器的理解和应用。

在实际应用中,应根据具体需求选择不同类型的触发器,并注意输入信号和时钟信号的干扰,保证电路的准确性和可靠性。

数电实验报告触发器及其应用(共10篇)

数电实验报告触发器及其应用(共10篇)

数电实验报告触发器及其应用(共10篇)1、实验目的:掌握触发器的原理和使用方法,学会利用触发器进行计数、存储等应用。

2、实验原理:触发器是一种多稳态数字电路,具有存储、计数、分频、时序控制等功能。

常见的触发器有RS触发器、D触发器、T触发器、JK触发器等。

RS触发器是由两个交叉互连的反相器组成的,它具有两个输入端R(复位)和S(置位),一个输出端Q。

当输入R=1,S=0时,Q=0;当输入R=0,S=1时,Q=1;当R=S=1时,无法确定Q的状态,称为禁态。

JK触发器是将RS触发器的两个输入端合并在一起而成,即J=S,K=R,当J=1,K=0时,Q=1;当J=0,K=1时,Q=0;当J=K=1时,Q反转。

JK触发器具有启动、停止、颠倒相位等功能。

D触发器是由单个输入端D、输出端Q和时钟脉冲输入端组成的,当时钟信号上升沿出现时,D触发器的状态发生改变,如果D=1,Q=1;如果D=0,Q=0。

T触发器只有一个输入端T和一个输出端Q,在每个时钟脉冲到来时,T触发器执行T→Q操作,即若T=1,则Q取反;若T=0,则Q保持不变。

触发器可以组成计数器、分频器、存储器、状态机等各种数字电路,被广泛用于计算机、控制系统等领域。

3、实验器材:数码万用表、示波器、逻辑分析仪、CD4013B触发器芯片、几个电阻、电容、开关、信号发生器等。

4、实验内容:4.1 RS触发器测试利用CD4013B芯片来测试RS触发器的功能,在实验中将RS触发器的输入端分别接入CD4013B芯片的端子,用示波器观察输出端的波形变化,并记录下输入输出关系表格,来验证RS触发器的工作原理。

具体实验步骤如下:将CD4013B芯片的端子按如下接线方式连接:RST1,2脚接入+5V电源,C1个100nF的电容与单位时间5 ns的外部时钟信号交替输入接口CLK,以模拟器件为master时,向器件提供单个时钟脉冲。

测试时选择适宜的数据输入,R1和S2另一端程+5V,S1和R2另一端连接接地GND,用万用表测量各端电压,电容缓存的电压。

触发器的应用实验报告

触发器的应用实验报告

触发器的应用实验报告触发器的应用实验报告引言触发器是数字电路中常用的一种元件,它能够存储和控制电路中的信号。

触发器的应用十分广泛,从计算机内存到时序电路,都离不开触发器的支持。

本实验旨在通过实际操作,深入了解触发器的原理和应用。

实验目的1. 理解触发器的基本工作原理;2. 掌握触发器的常见类型及其应用;3. 通过实验验证触发器在时序电路中的重要性。

实验器材1. 数字逻辑实验箱;2. 74LS74触发器芯片;3. 电压源;4. 示波器;5. 连接线。

实验步骤1. 搭建基本的RS触发器电路。

将74LS74芯片插入实验箱,并按照芯片引脚的连接要求,将电源和示波器连接到相应的引脚上。

通过连接线,将RS触发器的输入端与输出端相连,形成反馈电路。

2. 测试RS触发器的工作原理。

调整电压源的输出电压,观察触发器的输出变化。

通过改变输入信号的状态,观察触发器的输出是否发生翻转。

记录实验结果。

3. 搭建D触发器电路。

将74LS74芯片重新插入实验箱,并按照芯片引脚的连接要求,将电源和示波器连接到相应的引脚上。

通过连接线,将D触发器的输入端与输出端相连,形成反馈电路。

4. 测试D触发器的工作原理。

调整电压源的输出电压,观察触发器的输出变化。

通过改变输入信号的状态,观察触发器的输出是否与输入信号同步。

记录实验结果。

实验结果与分析通过实验,我们观察到了RS触发器和D触发器的工作原理。

RS触发器的输出状态受到输入信号的控制,当输入信号为高电平时,输出为低电平;当输入信号为低电平时,输出为高电平。

而D触发器则将输入信号同步到输出信号上,实现了数据的存储和传输。

触发器的应用触发器在数字电路中有着广泛的应用。

以下是一些常见的应用场景:1. 时序电路触发器可以用于构建各种时序电路,如计数器、频率分频器等。

通过触发器的状态变化,可以实现对时钟信号的精确控制,从而实现特定的计时功能。

2. 存储器触发器可以用于构建存储器单元,如寄存器、RAM等。

触发器_实验报告

触发器_实验报告

一、实验目的1. 理解和掌握触发器的基本原理和功能。

2. 熟悉基本RS、JK、D和T触发器的逻辑功能及其应用。

3. 学习触发器之间相互转换的方法。

4. 通过实验,加深对触发器在数字电路中的应用理解。

二、实验原理触发器是一种具有记忆功能的电子器件,它可以根据输入信号和时钟脉冲的变化,在两个稳定状态之间进行切换。

触发器在数字电路中有着广泛的应用,如计数器、寄存器、时序电路等。

触发器根据时钟脉冲的触发方式分为同步触发器和异步触发器。

同步触发器在时钟脉冲的上升沿或下降沿发生状态转换,而异步触发器则不受时钟脉冲的限制,可以在任何时刻发生状态转换。

三、实验仪器与设备1. 双踪示波器2. 数字万用表3. 数字电路实验箱4. 74LS00(二输入端四与非门)5. 74LS74(双D触发器)6. 74LS76(双J-K触发器)四、实验内容与步骤1. 基本RS触发器功能测试(1)搭建基本RS触发器电路,连接实验箱中的与非门。

(2)按照实验要求,在S、R端加信号,观察并记录触发器的Q、端状态。

(3)分析实验结果,总结RS触发器的逻辑功能。

2. JK触发器功能测试(1)搭建JK触发器电路,连接实验箱中的与非门。

(2)按照实验要求,在J、K端加信号,观察并记录触发器的Q、端状态。

(3)分析实验结果,总结JK触发器的逻辑功能。

3. D触发器功能测试(1)搭建D触发器电路,连接实验箱中的与非门。

(2)按照实验要求,在D端加信号,观察并记录触发器的Q、端状态。

(3)分析实验结果,总结D触发器的逻辑功能。

4. T触发器功能测试(1)搭建T触发器电路,连接实验箱中的与非门。

(2)按照实验要求,在T端加信号,观察并记录触发器的Q、端状态。

(3)分析实验结果,总结T触发器的逻辑功能。

5. 触发器之间相互转换(1)分析基本RS触发器与JK触发器之间的转换方法。

(2)分析基本RS触发器与D触发器之间的转换方法。

(3)分析基本RS触发器与T触发器之间的转换方法。

实验六 触发器实验报告

实验六 触发器实验报告

实验六触发器实验报告一、实验目的本次实验的主要目的是深入理解触发器的工作原理和应用,通过实际操作和观察,掌握触发器在数字电路中的功能和特性。

二、实验原理触发器是一种具有记忆功能的基本逻辑单元,能够存储一位二进制信息。

常见的触发器类型有 SR 触发器、JK 触发器、D 触发器和 T 触发器等。

以 D 触发器为例,其工作原理是在时钟脉冲的上升沿或下降沿,将输入数据D 传递到输出端Q。

在没有时钟脉冲时,输出状态保持不变。

三、实验设备与材料1、数字电路实验箱2、 74LS74 双 D 触发器芯片3、示波器4、导线若干四、实验内容与步骤1、用 74LS74 芯片搭建 D 触发器电路将芯片插入实验箱的插座中,按照芯片引脚功能连接电源、地和输入输出引脚。

使用导线将 D 输入端连接到逻辑电平开关,将时钟输入端连接到脉冲信号源,将 Q 和 Q'输出端连接到发光二极管或逻辑电平指示器。

2、测试 D 触发器的功能置 D 输入端为高电平(1),观察在时钟脉冲作用下 Q 输出端的变化。

置 D 输入端为低电平(0),再次观察时钟脉冲作用下 Q 输出端的变化。

3、观察 D 触发器的异步置位和复位功能将异步置位端(PRE)和异步复位端(CLR)分别连接到逻辑电平开关,测试在置位和复位信号作用下触发器的状态。

4、用示波器观察时钟脉冲和 Q 输出端的波形将示波器的探头分别连接到时钟脉冲输入端和 Q 输出端,调整示波器的设置,观察并记录波形。

五、实验结果与分析1、在 D 输入端为高电平时,每当时钟脉冲的上升沿到来,Q 输出端变为高电平;在D 输入端为低电平时,每当时钟脉冲的上升沿到来,Q 输出端变为低电平,验证了 D 触发器的正常功能。

2、当异步置位端(PRE)为低电平时,无论其他输入如何,Q 输出端立即变为高电平;当异步复位端(CLR)为低电平时,Q 输出端立即变为低电平,表明异步置位和复位功能有效。

3、从示波器观察到的波形可以清晰地看到时钟脉冲与 Q 输出端的关系,进一步验证了触发器的工作特性。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

实验II、触发器及其应用
一、实验目的
1、掌握基本RS、JK、D和T触发器的逻辑功能
2、掌握集成触发器的逻辑功能及使用方法
3、熟悉触发器之间相互转换的方法
二、实验原理
触发器具有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存储器件,是构成各种时序电路的最基本逻辑单元。

1、基本RS触发器
如图1为两个与非门交叉耦合构成的基本RS触发器,它是无时钟控制低电平直接触发的触发器。

基本RS触发器具有置“0”、置“1”和“保持”三种功能。

通常称为置“1”
段,因为=0(=1)时触发器被置为“1”;为置“0”端,因为=0(=1)时触发器被置“0”,当==1时状态保持;==0时,触发器状态不定,应避免此种情况发生,表1为基本RS 触发器的状态表。

图1、基本RS触发器
表1、基本RS触发器功能表
输入输出
0 1 1 0
1 0 0 1
1 1
0 0 不定不定
基本RS
2、JK触发器
在输入信号为双端的情况下,JK触发器的功能完善、使用灵活和通用性较强的一种触发器。

本实验采用74LS112双JK触发器,是下降沿出发的边沿触发器。

引脚功能及逻辑符号如图2所示。

图2、74LS112双JK触发器引脚排列及逻辑符号
JK触发器的状态方程为:=J+
J和K是数据输入端,是触发器状态更新的依据,若J、K有两个或者两个以上输入端时,组成“与”的关系。

和为两个互补输出端。

通常把=0,=1的状态定为触发器“0” 状态;而把=1,=0定为“1”状态。

下降沿触发JK触发器功能表如表2所示。

表2、JK触发器功能表
JK触发器常被用作缓冲存储器,移位寄存器和计数器。

3、D触发器
在输入信号为单端的情况下,D触发器用起来最为方便,其状态方程为=D,其输出状态的更新发生在CP脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前D端的状态,D触发器的应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生等。

有很多种型号可供各种用途的需要而选用。

如双D 74LS74、四D 74LS175、六D 74LS174等。

下图为双D774LS74的引脚排列及逻辑符号。

功能表如表3.
表3、74LS74功能表
4、触发器之间的相互转换
在集成触发器的产品中,每一种触发器都有自己固定的逻辑功能。

但可以利用转换的方法获得具有其他功能的触发器。

例如将JK触发器的J、K两端连接在一起,并认为它为T 端,即得到所需的T触发器。

如图4(a)所示,其状态方程为:=T+。

T触发起的功能表如表4所示。

图4(a)JK变T触发器(b)T’触发器
输入输出
D D CP T Q n+1
0 1 × × 1
1 0 × × 0
1 1 ↓ 0 Q n
1 1 ↓ 0 n
由功能表可见,当T=0时,时钟脉冲作用后,其状态保持不变;当T=1时,时钟脉冲作
用后,触发器状态翻转。

所以,若将触发器的T端置“1”,如图4(b)所示,即得T’触发
器。

在T’触发器的CP端每来一个CP脉冲信号,触发器的状态就翻转一次,故称之为反转
触发器,广泛用于计数电路中。

同样,若将D触发器端与D端相连,便转换为T’触发器。

如图5所示。

JK触发器也可转换为D触发器,如图6所示。

图5、D转变为T’ 图6、JK转变为D
三、实验设备与器件
1、+5V直流电源
2、双踪示波器
3、连续脉冲源
4、单次脉冲源
5、逻辑电平开关
6、逻辑电平显示器
7、74LS112 74LS74
四、实验内容
1、测试基本RS触发器的逻辑功能按照图1,用两个与非门组成基本RS触发器,输
入端、接逻辑开关的输出接口,输出端Q、接逻辑电平显示输入插口,记录相关
数据。

2、测试双JK触发器74LS112逻辑功能
(1)测试
D、D的复位、置位功能
任取一只JK触发器,
D、D、J、K端接逻辑开关输出插口,CP端接单次脉冲源,Q、
端接至逻辑电平显示输入插口。

要求改变
D、D(J、K、CP处于任意状态),并在
D=0(D=1)或者D=0(D=1)作用期间任意改变J、K及CP的状态,观察Q、状
态。

自拟表格并记录。

(2)测试JK触发器的逻辑功能
按照表8的要求改变J、K、CP端状态,观察Q、状态变化,观察触发器状态更新是否
发生在CP脉冲的下降沿(即CP由1→0).
(3)将JK触发器的J、K段连在一起,构成T触发器。

在CP端输入1Hz连续脉冲,观察Q端的变化。

在CP端输入1Hz连续脉冲,用双踪示波器观察CP、Q、端波形,注意相位关系,并描述下来。

3、测试双D触发器74LS74的逻辑功能
(1)测试
D、D的复位、置位功能测试方法同实验内容2、1,自拟表格记录
(2)测试D触发器的逻辑功能按照表9要求进行测试,并观察触发器状态更新是否
发生在CP脉冲的上升沿(即由0→1),并记录。

(3)将D触发器的端与D端相连接,构成T’触发器。

测试方法同实验内容2、3,并
记录。

4、双时钟脉冲电路
用JK触发器及非门构成的双相时钟脉冲电路如图9所示,此电路是用来将时钟脉冲
CP转换成两相时钟脉冲CP A及CP B,其频率相同、相位不同。

分析电路工作原理,并
按照图9连线,用双踪示波器同时观察CP、CP
A;CP、CP B;CP A、CP B波形,并描绘。

图9 双相时钟脉冲电路
5、乒乓球练习电路
电路功能要求:模拟两名运动员在练球时,乒乓球能往返运转。

提示:采用双D
触发器74LS74设计实验线路,两个CP端触发脉冲分别由两名运动员操作,两触发器的输出状态用逻辑电平显示器显示。

J K CP
Q n+1
Q n=0 Q n=1
0 0 0→1
1→0
0 1 0→1
1→0
1 0 0→1
1→0
1 1 0→1
1→0
Q
1 1→0 0→1
1→0
1
0→1
0 0
D CP Q n+1
Q n=0 Q n=1 0 0→1。

相关文档
最新文档