数电期末复习题

合集下载

数电期末考试题库及答案

数电期末考试题库及答案

数电期末考试题库及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算答案:A2. 下列哪个不是TTL逻辑门的类型?A. 与非门B. 或非门C. 与门D. 异或门答案:D3. 一个D触发器的输出Q在时钟脉冲的上升沿时:A. 翻转B. 保持不变C. 变为高电平D. 变为低电平答案:A4. 在数字电路中,一个4位二进制计数器的最大计数是:A. 8B. 16C. 15D. 145. 一个简单的RS触发器具有:A. 一个稳定的输出B. 两个稳定的输出C. 一个不稳定的输出D. 两个不稳定的输出答案:A6. 以下哪个是同步时序电路的特点?A. 存储单元的时钟输入是独立的B. 存储单元的时钟输入是共享的C. 存储单元的时钟输入是异步的D. 存储单元的时钟输入是随机的答案:B7. 在数字电路设计中,使用布尔代数的目的是:A. 简化逻辑表达式B. 增加电路复杂性C. 减少电路的功耗D. 提高电路的可靠性答案:A8. 一个8位移位寄存器可以存储多少位二进制数?A. 4B. 8C. 16D. 32答案:B9. 在数字电路中,一个三态输出门可以处于以下哪种状态?B. 低电平C. 高阻态D. 所有上述状态答案:D10. 一个二进制计数器在计数过程中,如果遇到一个无效的输入,它将:A. 停止计数B. 继续计数C. 重置为零D. 跳转到下一个有效状态答案:A二、多项选择题(每题3分,共15分)1. 下列哪些是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门E. 与非门答案:ABCDE2. 数字电路中的触发器可以用于:A. 存储数据B. 计数C. 产生时钟信号D. 作为逻辑门E. 以上都不是答案:ABC3. 下列哪些是数字电路的优点?A. 高速度B. 高可靠性C. 易于集成D. 低功耗E. 以上都不是答案:ABCD4. 在数字电路中,同步电路与异步电路的区别在于:A. 同步电路的时钟信号是共享的B. 异步电路的时钟信号是独立的C. 同步电路的时钟信号是独立的D. 异步电路的时钟信号是共享的E. 以上都不是答案:AB5. 以下哪些因素会影响数字电路的性能?A. 温度B. 电源电压C. 信号传输延迟D. 噪声E. 以上都不是答案:ABCD三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的主要区别。

数电期末考试试题及答案

数电期末考试试题及答案

数电期末考试试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是以下哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、同或、非答案:A2. 下列哪个不是组合逻辑电路的特点?A. 有记忆功能B. 输出只依赖于当前输入C. 结构简单D. 响应速度快答案:A3. 触发器的主要用途是什么?A. 存储信息B. 放大信号C. 转换信号D. 滤波答案:A4. 以下哪个不是数字电路的优点?A. 抗干扰能力强B. 可靠性高C. 集成度高D. 功耗大答案:D5. 一个4位二进制计数器的最大计数范围是多少?A. 8B. 16C. 32D. 64答案:B6. 以下哪个是同步时序逻辑电路的特点?A. 电路中存在多个时钟信号B. 电路中的触发器是异步的C. 电路中的触发器是同步的D. 电路中的触发器是无关紧要的答案:C7. 一个D触发器的输出Q与输入D的关系是?A. Q = DB. Q = ¬ DC. Q = D + ¬ DD. Q = D * ¬ D答案:A8. 以下哪个是数字电路设计中常用的优化方法?A. 增加冗余B. 减少冗余C. 增加噪声D. 减少噪声答案:B9. 布尔代数的基本运算有哪些?A. 与、或、非B. 加、减、乘C. 同或、异或、非D. 乘、除、模答案:A10. 以下哪个是数字电路中常用的存储元件?A. 电容B. 电感C. 电阻D. 二极管答案:A二、简答题(每题10分,共30分)1. 简述数字电路与模拟电路的区别。

答案:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。

数字电路具有更高的抗干扰能力,可靠性高,易于集成,功耗相对较低。

模拟电路则在信号处理方面更为灵活,但容易受到噪声干扰,集成度相对较低。

2. 解释什么是时序逻辑电路,并给出一个例子。

答案:时序逻辑电路是一种具有存储功能的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。

数字电子技术期末复习试卷及答案(四套)

数字电子技术期末复习试卷及答案(四套)
图1-7
二、(12分)逻辑电路如图2a、b、c所示。试对应图d所示输入波形,分别画出输出端L1、、L2和L3的波形。(设触发器的初态为0)
(a)(b)
(c ) (d)
图2
三、(12分)发由全加器FA、2-4线译码器和门电路组成的逻辑电路如图3 a所示。试在图b中填写输出逻辑函数L的卡诺图(不用化简)。
试卷二
一、(18分)选择填空题
1. 用卡诺图法化简函数F(ABCD)= (0,2,3,4,6,11,12)+ (8,9,10,13,14,15)得最简与-或式________。
A. B.
C. D.
2. 逻辑函数F1、F2、F3的卡诺图如图1-2所示,他们之间的逻辑关系是。
A.F3=F1•F2B.F3=F1+F2
C.4.25V D.-8.25V
图1-5
6.用1K×4位的DRAM设计4K×8位的存储器的系统需要的芯片数和地址线的根数是( )
A.16片,10根 B.8片,10根
C.8片,12根 D.16片,12根
7.某逻辑门的输入端A、B和输出端F的波形图1-7所示,F与A、B的逻辑关系是:
A. 与非; B. 同或; C.异或; D. 或。
图2
三、(10分)如图3所示,为检测水箱的液位,在A、B、C、三个地方安置了三个水位检测元件,当水面低于检测元件时,检测元件输出低电平,水面高于检测元件时,检测元件输出高电平。试用与非门设计一个水位状态显示电路,要求:当水面在A、B之间的正常状态时,仅绿灯G亮;水面在B、C间或A以上的异常状态时,仅黄Y灯亮;水面在C以下的危险状态时,仅红灯R亮。
三、输出逻辑函数L的卡诺图如图A3所示。
图A3
四、1.逻辑函数Y的卡诺图如图A4所示。

数电期末试卷及答案(共4套)

数电期末试卷及答案(共4套)

《数字电子技术基础》期终考试试题一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。

2.将2004个“1”异或起来得到的结果是()。

3.半导体存储器的结构主要包含三个部分,分别是()、()、()。

4.8位D/A转换器当输入数字量10000000为5v。

若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。

5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。

6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。

7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。

2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。

三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。

要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。

(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。

(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。

试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。

(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。

ROM中的数据见表1所示。

试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。

数电期末考试题及答案

数电期末考试题及答案

数电期末考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。

A. 1B. 2C. 3D. 4答案:A3. 以下哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 没有记忆功能D. 任何时刻输出仅由该时刻的输入决定答案:B4. 一个4位二进制计数器可以计数到()。

A. 8B. 16C. 15D. 14答案:B5. 一个D触发器的特点是()。

A. 有两个稳定状态B. 只有一个稳定状态C. 没有稳定状态D. 以上都不是答案:A6. 在数字电路中,以下哪个不是基本的门电路?()。

A. 与门B. 或门C. 非门D. 异或门答案:D7. 一个3线-8线译码器可以译码()种不同的输入。

A. 3B. 8C. 6D. 7答案:B8. 一个8位寄存器可以存储()位二进制数。

A. 8B. 16C. 32D. 64答案:A9. 以下哪个是同步时序电路的特点?()A. 电路的输出仅依赖于当前的输入B. 电路的输出依赖于当前的输入和电路的历史状态C. 电路的输出不依赖于输入D. 电路的输出仅依赖于电路的历史状态答案:B10. 一个JK触发器可以表示()种不同的状态。

A. 1B. 2C. 3D. 4答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个基本的与门电路有_____个输入端和一个输出端。

答案:22. 一个4位二进制计数器的计数范围是从0到_____。

答案:153. 一个D触发器在时钟信号的上升沿到来时,其输出Q将与输入D保持_____。

答案:一致4. 在数字电路中,一个3线-8线译码器的输出是_____进制的。

答案:二5. 一个8位寄存器可以存储的最大十进制数是_____。

答案:2556. 一个JK触发器在J=0,K=0时,其状态将保持_____。

(完整版)数字电路期末复习试题和答案解析

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A B C D+A+B+C+D= 1 。

6、逻辑函数F=ABA+++= 0 。

BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。

8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2个稳态,存储8位二进制信息要8个触发器。

10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。

11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。

12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

二、选择题1、一位十六进制数可以用 C 位二进制数来表示。

A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。

A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。

A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

大学数电期末试题及答案

大学数电期末试题及答案第一部分:选择题1. 下面哪个是二进制数?A. 10B. 12C. 18D. 20答案:A2. 在数字电路中,集成电路的功能主要由什么决定?A. 良率B. 封装C. 电源电压D. 接口答案:B3. 在数电实验中,使用的最常见的逻辑门是哪种?A. 与门B. 或门C. 非门D. 异或门答案:A4. 什么是半加器?A. 一种可将两个二进制数相加的逻辑电路B. 一种用于将二进制数转换为十进制数的逻辑电路C. 一种只能进行加法运算的逻辑电路D. 一种只能进行减法运算的逻辑电路答案:A5. 在数字逻辑中,什么是门延迟?A. 信号传输到门的时间延迟B. 信号在门内传播的时间延迟C. 门的工作速度D. 门输出信号的变化时间延迟答案:D第二部分:填空题1. 二进制数1101转换为十进制数为____。

答案:132. 当A与B为0时,M=_____。

答案:03. 数字电路中将多个逻辑门组合在一起形成的模块称为_______。

答案:逻辑电路4. 在半加器中,进位输出由_____和________组成。

答案:AND门,OR门5. 数字逻辑门的输出信号变化到稳定需要一定的______。

答案:时间第三部分:简答题1. 数字电路和模拟电路的区别是什么?答案:数字电路是处理数字信号的电路,它的输入和输出只能是0和1的离散信号。

模拟电路则是处理模拟信号的电路,它能够处理连续范围的信号。

2. 解释与门和或门的逻辑功能。

答案:与门的逻辑功能是当所有输入为1时,输出为1;否则输出为0。

或门的逻辑功能是当任何一个输入为1时,输出为1;只有当所有输入都为0时,输出为0。

3. 什么是触发器?简要描述SR触发器的工作原理。

答案:触发器是一种存储器件,能够存储一个或多个比特的数据。

SR触发器有两个输入端S和R,以及两个输出端Q和Q'。

当S=1,R=0时,Q=1,Q'=0;当S=0,R=1时,Q=0,Q'=1;当S=R=0时,触发器保持之前的状态;当S=R=1时,触发器进入禁止状态。

数电期末复习题.docx

一、填空1.计算机内部使用的数字符号只有0和1两个O2.将十进制数175转换成二进制数为」0101111 o3.二进制数(111010010)2转换成十六进制数是—__(1D2)」6 。

4.实现下列进制转换(F8) 16=( )犷( _________________ ) 2(48 ) 10=(_______________ )16=( ________ )2。

5.逻辑函数F=A+AB可化简为_A+B_ 。

6.写出题22图示电路输出函数F的表达式F= _________ g _______ o7.TTL门的输入端悬空,逻辑上相当于接—一电平。

&逻辑电路按其输出信号对输入信号响应的不同,可以分为组合逻辑电路与时序逻辑电路两大类。

9•由n个变量构成的任何一个最大项有一种变量取值使其值为lo10.正逻辑的或门可以是负逻辑的丄—门电路。

11・钟控触发器按逻辑功能可分为一RSQ,JK,T触发器_ 等四种。

12.时序逻辑电路在任一时刻的稳定输出不仅与当时的输入有关,而且还与过去时刻的电路状态有关。

19.图示触发器的特征方程为—0讪二◎" + A o20.n位触发器构成的环形计数器,也是一个_n_分频电路。

1・描述脉冲波形的主要参数有____ 、____ 、____ 、____ 、_2. _____________________ 数字信号的特点是在______________________________________ 上和_______________________ 上都是断续变化的,其高电平和低电平常用__________________ 和来表示。

3•数字电路中,常用的计数制除十进制外,还有_____ 、____ 、—o4•用的BCD码有___ 、_________ 、_______ 、________ 等。

5.(10110010) 2二( ______ )106. (35) io — ( _____ ) 27. (75)沪( _________________ ) 2& (0111 1000) 842ITO 二(儿二( )29. _________________________________________________ 逻辑代数又称为—代数。

数电期末考试题及答案解析

数电期末考试题及答案解析一、选择题1. 在数字电路中,最基本的逻辑关系是()。

A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:C解析:在数字电路中,最基本的逻辑关系是反相器(非逻辑),它是所有其他逻辑门的基础。

2. 下列哪个不是组合逻辑电路的特点?()A. 无记忆功能B. 输出只依赖于当前输入C. 输出可以延迟输入D. 结构简单答案:C解析:组合逻辑电路的特点是无记忆功能,输出只依赖于当前输入,结构简单,而输出不能延迟输入。

3. 触发器的主要用途是()。

A. 实现组合逻辑B. 实现时序逻辑C. 作为放大器使用D. 作为电源答案:B解析:触发器是一种具有记忆功能的电路元件,主要用于实现时序逻辑。

二、填空题1. 一个4位二进制计数器可以计数到 _________ 。

答案:15解析:4位二进制计数器的计数范围是从0到2^4-1,即从0到15。

2. 一个D触发器的Q端在时钟信号的上升沿触发时,Q端输出的是_________ 。

答案:D输入端的当前状态解析:D触发器在时钟信号的上升沿触发时,Q端输出的是D输入端的当前状态。

三、简答题1. 解释什么是同步时序逻辑电路和异步时序逻辑电路的区别。

答案:同步时序逻辑电路是指电路中的所有触发器都由同一个时钟信号控制,触发器在时钟信号的上升沿或下降沿同时触发。

而异步时序逻辑电路中的触发器没有统一的时钟信号,触发器的触发时间取决于输入信号的变化。

解析:同步时序逻辑电路的优点是设计简单,易于实现同步操作,但可能存在时钟偏斜和传播延迟问题。

异步时序逻辑电路的优点是不受时钟信号限制,可以灵活设计,但设计复杂,难以实现大规模集成。

四、计算题1. 假设有一个4位二进制计数器,初始状态为0000,求在经过10个时钟周期后计数器的状态。

答案:1010解析:4位二进制计数器从0000开始计数,每经过一个时钟周期,计数器的状态依次为0001、0010、0011、0100、0101、0110、0111、1000、1001、1010。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电子期末复习题(周晖) 一. 选择或填空题:
1. 同模拟信号相比,数字信号的特点是它的 性。

一个数字信号只有 种取值,分别表示为 和 。

A. 连续性,2,0,1
B. 数字性,2,0,1
C. 对偶性,2,0,1
D. 离散性,2,0,1
2. 已知有2个逻辑变量,它们能组成的最大项的个数为 ,这2个逻辑变量的任意2个最小项之积恒为 。

A. 4,1 B . 4,0 C. 8,0 D. 8,1
3. 逻辑函数 F = AB + BC + CD 写成最小项之和时,其结果应为 F = Σm ( ), 写成最大项之积时,其结果应为 F = ΠM ( )。

A. 3,6,7,10,12,13,14,15; 0,1,2,4,5,8,9,10
B. 3,6,7,11,12,13,14,15; 0,1,2,4,5,8,9,10
C. 3,6,7,11,14,15; 0,1,2,4,5,8,9,10
D. 3,6,7,11,12,13,14,15; 0,1,2,8,9,10 4. 用公式法将下列函数化简为最简与或式,选择正确答案。

(1) (2) A. B. C. D . 5. 用卡诺图化简法,化简下列各式,选择正确答案。

(1) F 1(A,B,C,D) = Σm (1,3,4,5,7,10,12,14)
(2) F 2(A,B,C,D) = Σm (0,2,5,6,7,8,9,10,11,14,15)
A. B. C. D . 6. 电路如图所示,在电路中其它参数不变的条件下,仅R b 减少时,三极管的饱和程
度 ;仅R c 减少时,饱和程度 ;图中C 的作用是 。

A. 减轻,减轻,去耦;
B. 加深,加深,加速;
C. 加深,不变,隔直;
D. 加深,减轻,加速;
A
D DC
E BD B A
F +++=1C
B BD AB
C
D BC ABD D ABC F +++++=2ACD
E CD A ,++BCD
ACD E CD A +++,D C B A E CD A +++++,B
D B A ,+;2D A C A D C B F +++
=;1C B A F =;1C B AC B A F ++
=;2D A C A D C B F
+++=;1C B AC B A F ++=
;2AB F =;
1D AC D C B D A F ++=;2BC B A D B BD A F +++=
7. 由TTL们组成的电路,如图所示。

已知它们的输入短路电流I is = 1.6 mA ,高电平输入漏电流I iH = 40 μA 。

当A=B=1时,G1的电流称为电流,数值为;当A=0时,G1的电流称为电流,数值为。

A.拉,3.2 mA,灌,160 μA;
B.灌,6.4 mA,拉,160 μA;
C.灌,3.2 mA,拉,160 μA;
D.灌,3.2 mA,灌,80μA;
8. 如图所示电路为TTL门电路,要想使A
F , 请选择正确答案。

A.正确,错误,错误,错误,错误;
B.正确,错误,正确,错误,错误;
C.正确,正确,正确,错误,错误;
D.正确,正确,正确,错误,正确;
9. 在如图所示的电路中,选出与下列逻辑式对应的逻辑图。

Y1 = (A + B) C
Y2 = AB + BC
Y3 = (A+B) + (B+C)
Y4 = A + BC
Y5 = A (B+C) +BC
A. (b), (c), (a), (e), (d);
B. (c), (b), (d), (a), (e);
C. (a), (e), (d), (c), (b);
D. (c), (b), (a), (e), (d);
10. 如图为双四选一数据选择器构成的组合逻辑电路,输入变量为A,B,C, 输出逻辑
函数为F 1,F2, 其功能为。

A.F1 = Σm(1,2,4, 7), F2 = Σm(3,5,6,7), 全加器;
B.F1 = Σm(1,2,4, 7), F2 = Σm(1,3,6,7), 全减器;
C.F1 = Σm(1,2,4, 7), F2 = Σm(4,5,6,7), 全加器;
D.F1 = Σm(1,2,3 ,7), F2 = Σm(3,5,6,7), 全减器;
11. 由CMOS 门构成的电路如图所式,请回答C=0和C=1时,该电路分别属于组合
电路,还是时序电路?
A.C=0时为组合电路,C=1时为时序电路;
B.C=0时为时序电路,C=1时为组合电路;
C.C=0时为组合电路,C=1时为组合电路;
D.C=0时为时序电路,C=1时为时序电路;
12.采用中规模继承加法计数器74LS161构成的电路如图所时,选择正确的答案。

A.十进制加法计数器;
B.十二进制加法计数器;
C.八进制加法计数器;
D.七进制加法计数器;
13.有6条地址线和8条数据线的存储器,有个存储单元。

A. 48
B. 512
C. 1536
14. 8位D/A转换器,当输入数字量,在最高位为高电平时,输出电压为5V, 在最低
位为高电平时,则输出电压。

若输入10001000时,则输出电压为。

A. 20 mV,5.32 V;
B. 40 mV,5.32 V;
C. 40 mV,2.66V;
D. 80 mV,2.66V;
15. 在下面3种类型的A/D转换器中,转换速度最高的是a;转换速度最低的
是 b ;转换精度最高的是 b ;转换速度与转换经度均较高的是 c 。

A. 并联比较型A/D 转换器;
B.双积分型A/D 转换器;
C. 逐位逼近型 A/D 转换器; 二. 综合题
1.如图为CMOS 电路,R=100K Ω,已知个输入波形A,B,C 如图所示,请画出输出F 的波 形。

C=1时,F=B A +; C=0时,F=A A =+0
2.设计一个多功能组合逻辑电路,实现如表所示的逻辑功能,表中C 1,C 0位功能选择 输入信号,A,B 为输入变量,F 为输出。

功能表 (1) 列出真值表,写出F 的表达式(没有具体要求?); (2) 用八选一数据选择器和门电路实现。

A2=C0.A1=C1,A0=A,则:D0=B.D1=1,D2=0,D3=B,D4=B,D5=B ,D6=B ,D7=B 若用译码器(4-16译码器)F=
)14,12,10,9,7,3,2,1(
m
3. 时序逻辑电路如图所示,触发器为维持阻塞型D 触发器,初态均为“0”。

(1) 画出在CP 作用下,输出Q 1,Q 2和Z 的波形; (2) 分析Z 与CP 的关系;
4.图为555定时器和D 触发器构成的电路,请问: (1)555定时器构成的是哪种脉冲电路? (2)画出u c ,u 01,u 02的波形; (3)计算u 01,u 02的频率;
(4)如果在555定时器的第5脚接入4V 的电压源,则u 01的频率将变为多少?
5.如图所示为一个可变进制计数器,其中74LS138为3线-8线译码器,当S 1=1且
,它进行译码操作,即当
A 2A 1A 0从000到111变化时,71~Y Y 依次被选
中而输出低电平。

T1153位四选一数据选择器。

问:当M,N 为不同输入时,可组 成几种不同进制的计数器?分别是几进制?简述理由。

6.设计一个判断4位二进制数A 3A 2A 1A 0状态的组合逻辑电路。

A 3、A 2、A 1、A 0作为输入逻辑变量, F 3、F 2、F 1、F 0作为输出逻辑变量。

要求用ROM 实现F 3、F 2、F 1、F 0,画 出简化图。

(1) 当能被5整除时,输出F 0=1,否则,F 0=0。

(2) 当A 3A 2A 1A 0小于3时,输出F 1=1,否则,F 1=0。

(3) 当A 3A 2A 1A 0为偶数时,输出F 2=1,否则,F 2=0。

(4) 当A 3A 2A 1A 0中有偶数个1时,输出F 3=1,否则,F 3=0。

7. 某一D/A 转换器如图所示。

当某位数D i =1时,对应的电子开关S i 接参考电压U ref , 当D i =0时, S i 接地。

(1) 若U ref = 8V 时,R F =3R, D 3D 2D 2D 3=0101时,求求u 0的值。

(2) 电路的分辨率为多少?
(3) 当某位数D i =1,其它位为0时,运算放大器的等效输入电阻为多少?
032==S
S。

相关文档
最新文档