数字电路课程重点总结含习题

数字电路课程重点总结含习题
数字电路课程重点总结含习题

数电课程各章重点

项目一:

1、什么是数字信号

2、数制、BCD码的转换

3、与门、或门、非门及各种复合门逻辑功能和符号

4、OC门和三态门的符号、特点及应用

5、卡诺图、代数法的化简

6、组合逻辑电路的定义

7、逻辑函数的一般表示形式

8、组合逻辑电路的分析

9、组合逻辑电路的设计(例如:全加器、三人表决器)

项目二:

1、译码器74LS138的功能和应用(尤其是构成函数发生器)

2、数据选择器74LS151的功能和应用(尤其是构成函数发生器)

3、编码器、全加器、数值比较器的功能;

4、抢答器电路的理解;

项目三项目五:

1、触发器的特性和分类

2、掌握RS、JK、D、T触发器的逻辑功能和特性方程

3、掌握同步式、维持阻塞式、边沿式触发器的触发方式

4、会根据给定触发器类型,分析画出触发器输出波形

5、时序逻辑电路的定义和分类

6、时序逻辑电路的分析

7、计数器74LS161的功能和应用(反馈复位法CR和反馈预置法LD构成任意进制计数器)

8、CD4520的功能和应用(构成任意进制计数器)

9、CD4518的功能和应用(构成任意进制计数器)

第一章逻辑代数基础知识要点

一、在时间和数值上均做断续变化的信号,称为数字信号

二、二进制、十进制、十六进制数之间的转换;

A、R进制转换成十进制:按权展开,求和。

(1101.101)

2=1×23

+1×2

2

+0×2

1

+1×2

+1×2

-1

+0×2

-2

+1×2

-3

(4E6)H= 4?162+14 ?161+6 ?160=(1254)D

B、十进制转换成R进制:整数部分除R取余法,小数部分乘R取整法。

C、二进制转换八进制:三位并一位,八进制转换二进制:一位拆三位

D、二进制转换十六进制:四位并一位,十六进制转换二进制:一位拆四位

( 38)10=(10 0110 )2=( 26 )16=( 46 )8=( 0011 1000 ) 8421BCD =( 0110 1011) 余3BCD 三、8421BCD、5421BCD、余3BCD码、格雷码

8421BCD码

①特点:每位十进制用四位二进制表示,并从高位到低位8 4 2 1即23

、 2

2

、 2

1

、2

属于有权码。

②注意:不允许出现1010~1111这六个代码,十进制没有相应数码,称作伪码。

5421BCD码

①特点:每位十进制用四位二进制表示,并从高位到低位5 4 2 1,属于有权码。

②注意:不允许出现0101、0110、0111、1101、1110、1111,十进制没有相应数码,称作伪码。余3 BCD 码

①特点:它与8421BCD码多出(0011)=3,因此称余3 BCD 码,属于无权码。

②注意:不允许出现0000、0001、0010、1101、1110、1111,十进制没有相应数码,称作伪码。BCD码间转换

(1001 0011 0101) 8421BCD= (936) 10

(936) 10= (1100 0011 1001) 5421BCD= (1100 0110 1000) 余3BCD

(先转换成十进制数,再转换成对应的码制)

可靠性编码

1.格雷码

①特点:任意两个相邻二进制代码仅有一位不同,它是无权码

2.奇偶校验码

①特点:一个代码由两部分组成:信息位(需要传送的信息本身)和奇偶校验位。

②整个代码中1的总个数为奇数,称为奇校验, 1的总个数为偶数,称为偶校验。用于检错。 四、逻辑代数的基本公式和常用公式、基本规则

逻辑代数的基本公式 逻辑代数常用公式:

吸收律:A AB A =+

消去律:B A B A A +=+ A B A AB =+ 多余项定律:C A AB BC C A AB +=++ 反演定律:B A AB += B A B A ?=+ B A AB B A B A +=+ 基本规则:反演规则和对偶规则,例1-5

五、逻辑函数的三种表示方法及其互相转换:真值表、逻辑表达式、卡诺图、波形图、逻辑电路图 六、逻辑函数的最小项表示法:最小项的性质; 七、逻辑函数的化简:要求按步骤解答

1、 利用公式法对逻辑函数进行化简

2、 利用卡诺图对逻辑函数化简

3、 具有约束条件的逻辑函数化简

解:利用卡诺图化简逻辑函数 :Y AB ABC ABC =++

()Y AB C C ABC ABC ABC ABC ABC ABC

=+++=+++

Y AB BC =+

例1.2 利用卡诺图化简逻辑函数 ∑=)107653()(、、、、

m ABCD Y 约束条件为∑8)4210(、、、、m 解:函数Y 的卡诺图如下:

00 01 11 1000011110AB CD

111

×

11××××D B A Y +=

例3

:F ABC ABCD AB AD ABC BC =+++++

第二章 门电路知识要点

一、基本门电路及其逻辑符号

逻辑代数的三种基本运算关系:与、或、非

与非门、或非门、异或门、同或门、与或非门;OC 门、三态门;

(与非门:Y A B =?)

(或非门:Y A B

=+)

(异或门:Y A B

AB AB =⊕=+)

(同或门:Y=A

B AB AB =+)

(与或非门: Y AB CD =+)

F C AB AD

=++

OC 门(集电极开路的与非门)

OC 门电路在工作时需外接上拉电阻RL 和电源。 多个OC 门串联可以实现“线与”功能。

12F F F AB CD AB CD =?=?=+

三态门(TS 门)

三态门有三种状态:高电平、低电平;高阻抗

TTL 门电路,在使用时,一般的电源电压5.05±V 。悬空的管脚,相当于接高电平。

CMOS 门电路在使用时,一般的电源电压315+-+V 。闲置输入端不能悬空,对于与门应当接到高电平,对于或门应当接到低电平。

第三章 组合逻辑电路知识要点

一、组合逻辑电路:任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。 二、 逻辑函数表示方法:真值表、卡诺图、状态图、波形图、逻辑表达式

三、

组合逻辑电路的分析方法(按步骤解题)

逻辑功能

真值表化简写出逻辑函数式逻辑图→→→→

例:分析以下电路逻辑功能

1、逐级写表达式:1F A B =? 2F B C =?

2、12F F F A B B C =+=?+?

3、根据表达式填真值表 四、

组合逻辑电路的设计

例:某培训班进行结业考试。有三名评判员,两名为副评判员。在评判时,按照少数服从多数原则,有两个货两个以上评判员同意,即通过。试用与非门构成逻辑电路实现此评判规定。

解:1)、根据要求,设定三个输入变量A 、B 、C

A 表示主裁判 ;

B 、

C 表示副裁判;“1”表示认为合格;“0”表示认为不合格。 设定输出变量Z ;1 表示考试通过,0表示不通过 2)、列写真值表

Z A B C

A BC A

B

C A B C

=+++

Z A B A C B C =++

3)、 依据所选器件类型,进行函数表达式变换,并画出逻辑电路图。

Z AB AC BC =??

五、若干常用组合逻辑电路

4位数值比较器(74LS85)

二-十进制(BCD)优先编码器74LS147

注意:输入:逻辑0(低电平)有效;输出:反码输出

74LS138(3线-8线译码器)

G 1,A

G 2,

B G 2控制信号,EN=1,译码器处于工作状态。EN=0 ,译码器处于禁止状态。

即74LS138进行译码工作时,必须使EN=1;此时:G 1=1, A G 2=0,B G 2=0 74LS151(8 选 1 数据选择器)

使能端低电平有效

全加器(74LS283)比较器(74LS85)(真值表分析)

例:如图所示电路,74LS283为四位全加器,74LS85为四位数值比较器。拨动逻辑开关K1-K8,试分析在下列五种情况下,LED1、LED2、LED3、LED4发光情况。 (1)当K8K7K6K5=1000,K4K3K2K1=0011;____ _发亮; (2)当K8K7K6K5=0110,K4K3K2K1=0010;___________发亮; (3)当K8K7K6K5=0011,K4K3K2K1=1100;___________发亮; (4)当K8K7K6K5=1000,K4K3K2K1=1110;___ ___发亮; (5)当K8K7K6K5=1111,K4K3K2K1=1100;___ ___发亮;

选通控制端

— S 0

12701210120A A A D A A A D A A A D Y +???++=,选择器被禁止

时当 1 =S )

,选择器被选中(使能时当 0 =S 1

0==Y Y

译码器(74LS138)(真值表分析)(74LS138在使用过程中,1231,0,0S S S ===) 试设计一个三位多数表决电路,用译码器74LS138实现 解:1. 逻辑定义

设A 、B 、C 为三个输入变量,Y 为输出变量。逻辑1表示同意,逻辑0表示不同意,输出变量Y=1表示事件成立,逻辑0表示事件不成立。 2. 根据题意列出真值表

A

B C Y 00000000000000001111

1111

1111

1111

3. 经化简函数Y 的最简与或式为:AC BC AB Y ++=

4. 用门电路与非门实现

函数Y 的与非—与非表达式为:AC BC AB Y

= 逻辑图如下:

Y

5. 用3—8译码器74LS138实现

由于74LS138为低电平译码,故有i i Y m = 由真值表得出Y 的最小项表示法为:

7653m m m m Y +++=

7653m m m m ???= 7653Y Y Y Y ???= 用74LS138实现的逻辑图如下:

B C 10

优先编码器(74LS147)显示译码器(CD4511)

例:如图所示,当74LS147输入信号1~9IN IN 为111000101时, 试问74LS147输出信号DCBA 是 ,数码管显示数字是___________________。(注;74LS147为十线-四线高位优先编码器,74LS04为六反相器, CD4511为七段显示译码/驱动器)

8段数码管共有两类,共阴极和共阳极。

共阴极:提供高电平,驱动数码管显示;共阳极:提供低电平,驱动数码管显示。

触发器知识要点

一、触发器:能储存一位二进制信号的单元

二、触发器分类:功能分:RS 触发器、JK 触发器、D 触发器、T 触发器、T'触发器 触发方式分:基本RS 触发器、电平触发器、边沿触发器、主从触发器 三、各类触发器框图、功能表和特性方程

RS 触发器:n n Q R S Q +=+1(SR=0) (R=S=0 1n n Q Q +=“保持”;R=0,S=1 10n Q +=“置0”

R=1,S=0 11n Q += “置1”; R=S=1 状态不定)

JK 触发器: n n n Q K Q J Q +=+1 (J=K=0 1n n Q Q +=“保持”;J=0,K=1 10n Q +=“置0”

J=1,K=0 11n Q += “置1”; J=K=1 1n n Q Q +=“翻转”)

D 触发器: D Q n =+1

T 触发器: n n n Q T Q T Q +=+1 T'触发器: n n Q Q =+1

(教材P151)

四、

各类触发器动作特点及波形图画法

基本RS 触发器:S D 、R D 每一变化对输出均产生影响

时钟控制RS 触发器:在CP 高电平期间R 、S 变化对输出有影响

T'触发器:Q 是CP 的二分频

边沿触发器:触发器的次态仅取决于CP (上升沿/下降沿)到达时输入信号状态。

无圈,上升沿触发

有圈下降沿触发

1、维持阻塞型D 触发器及其CP 、D 的波形如图所示。 试对应画出Q 的波形。触发器初始状态为0。

2、边沿JK 触发器及其CP 、J 、K 的波形见图。试对应画出Q 的波形。 触发器初始状态为0。

3、试画出如图所示电路(TTL 型)输出端1Q 、2Q 对应CP 的波形图,设触发器初始状态为0。

时序逻辑电路知识要点

一、时序逻辑电路的组成特点:任一时刻的输出信号不仅取决于该时刻的输入信号,还和电路原状态有关。时序逻辑电路由组合逻辑电路和存储电路组成。

按是否有记忆功能,可以将数字电路分为“组合逻辑电路”、“时序逻辑电路”。 时序电路按照输出信号的特点,可分为摩尔型时序电路和米莱型时序电路 二、同步时序逻辑电路的分析方法(按步骤解题)

逻辑图→判断电路类型→写出驱动方程→写出状态方程→写出输出方程→画出状态转换图

试分析如图P4.15同步时序逻辑电路,并写出分析过程。

图P4.15

解:(1)写出驱动方程

n

n Q K Q J 2

020==

n

n Q K Q J 0

101==

n

n n Q K Q Q J 2

2102==

(2)写出状态方程

n n n n n Q Q Q Q Q 020210+=+,n n n n n Q Q Q Q Q 101011+=+,n n n n Q Q Q Q 21012=+

(4)画出状态转换图

(5)自启动校验,能够自启动

(6)结论:具有自启动能力的同步五进制加法计数器。

1. 集成计数器框图及功能表的理解

4位二进制同步加计数器CD4520;掌握利用CD4520构成6进制、8进制、10进制、12进制、24进制、60进制。

4位同步二进制计数器74LS161:异步清0(低电平),同步置数,CP 上升沿计数,功能表

4位同步十进制计数器74LS160:同74LS161

同步十六进制加/减计数器74LS191:无清0端,只有异步预置端,功能表

ET

EP Q 0 Q 1 Q 2 Q 3 (b) 逻辑功能示意图

(a) 引脚排列图

V CC C Q 0 Q 1 Q 2 Q 3 ET LD

D 0 1 2 3

R D D 0 D 1 D 2 D 3 C

LD

双时钟同步十六进制加减计数器74LS193:有二个时钟CP,CPD,异步置0(H),异步预置(L)2.用集成计数器组成任意进制计数器的方法

复位法:集成计数器有清零端,则可控制清零端来改变计数长度。

如果是异步清零端,则N进制计数器可用第N个状态译码产生控制信号控制清零端,如果是同步清零,则用第N-1个状态译码产生控制信号,产生控制信号时应注意清零端时高电平还是低电平。

置位法:控制预置端来改变计数长度。

如果异步预置,则用第N个状态译码产生控制信号

如果同步预置,则用第N-1个状态译码产生控制信号,也应注意预置端是高电平还是低电平。CD4520:反馈复位法:

六进制七进制十进制

六十进制

74LS161

反馈复位法(异步清零)异步清零端,N进制计数器可用第N个状态译码产生控制信号控制清零端,十进制六进制十二进制

同步预置法:同步预置,则用第N-1个状态译码产生控制信号,也应注意预置端是高电平还是低电平。

11进制7进制13进制

三、寄存器

1、在数字电路中,用来存放一组二进制数据或代码的电路称为寄存器。

2、寄存器具有三方面功能:1.数码能存入,

2.数码能记住,

3.数码能取出

3、一个触发器可以存储1 位二进制代码,存放n 位二进制代码的寄存器,需用n 个触发器来构成。

4、数码寄存器:数据的输入、输出均为并行方式

5、移位寄存器:将寄存器所存各位数据,在每个移位脉冲的作用下,向左或向右移动一位。根据移位

方向,常把它分成左移寄存器、右移寄存器和双向移位寄存器

数字电路知识点汇总精华版

数字电路知识点汇总(东南大学) 第1章 数字逻辑概论 一、进位计数制 1.十进制与二进制数的转换 2.二进制数与十进制数的转换 3.二进制数与16进制数的转换 二、基本逻辑门电路 第2章 逻辑代数 表示逻辑函数的方法,归纳起来有:真值表,函数表达式,卡诺图,逻辑图及波形图等几种。 一、逻辑代数的基本公式和常用公式 1)常量与变量的关系A+0=A与A=?1A A+1=1与00=?A A A +=1与A A ?=0 2)与普通代数相运算规律 a.交换律:A+B=B+A A B B A ?=? b.结合律:(A+B)+C=A+(B+C) )()(C B A C B A ??=?? c.分配律:)(C B A ??=+?B A C A ? ))()(C A B A C B A ++=?+) 3)逻辑函数的特殊规律 a.同一律:A+A+A

b.摩根定律:B A B A ?=+,B A B A +=? b.关于否定的性质A=A 二、逻辑函数的基本规则 代入规则 在任何一个逻辑等式中,如果将等式两边同时出现某一变量A的地方,都用一个函数L表示,则等式仍然成立,这个规则称为代入规则 例如:C B A C B A ⊕?+⊕? 可令L=C B ⊕ 则上式变成L A L A ?+?=C B A L A ⊕⊕=⊕ 三、逻辑函数的:——公式化简法 公式化简法就是利用逻辑函数的基本公式和常用公式化简逻辑函数,通常,我们将逻辑函数化简为最简的与—或表达式 1)合并项法: 利用A+1=+A A 或A B A B A =?=?,将二项合并为一项,合并时可消去一个变量 例如:L=B A C C B A C B A C B A =+=+)( 2)吸收法 利用公式A B A A =?+,消去多余的积项,根据代入规则B A ?可以是任何一个复杂的逻辑式 例如 化简函数L=E B D A AB ++ 解:先用摩根定理展开:AB =B A + 再用吸收法 L=E B D A AB ++

数字电子技术基础试题及答案(一)

数字电子技术基础期末考试试卷 1.时序逻辑电路一般由和两分组成。 2.十进制数(56)10转换为二进制数为和十六进制数为。 3.串行进位加法器的缺点是,想速度高时应采用加法器。 4.多谐振荡器是一种波形电路,它没有稳态,只有两个。 5.用6个D 触发器设计一个计数器,则该计数器的最大模值M=。 123(1(24.T ,图1 5 时,6.D 触发器 的Q 和Q1的表达式,并画出其波形。 图 D=Q n+1=Q 1= 7.已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表;

⑤电路功能。图4 1.设计一个三变量偶检验逻辑电路。当三变量A 、B 、C 输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2ABCF 2求: (1(21.3.4.产生5.32 10分,共 70分) 1.解: 2.证明:左边 3.解: (1)化简该 函数为最简与或式: 解: F 3()43A B C D E A B C D E AB AC A D E =++++--------------=?+++--------------=++-------------分 分 分 ()()33()(1)22BC D B C AD B BC D BAD CAD BC BC BC D BA CA =++++--------------=++++--------------=++++-----------------------分 分分分

填对卡诺图圈对卡诺图-----------2分 由卡诺图可得: F A B A C D A C D B C B D =++++------------------------------2分 (2)画出用两级与非门实现的最简与或式电路图: 则可得电路图如下:------------------------------------------------2分 4.T 1=0.7T=0.7f= T 1=q= 1T T 5.6. 方程: n n n Q Q K Q 0 0000=+ 1111110(n n n n Q J Q K Q Q X +=+=⊕(2分) ③输出方程:n n Q Q Y 01=-----------------------------------------(1分) ④状态表:--------------------------------------------------------------------(3分) ⑤从状态表可得:为受X 控制的可逆4进制值计数器。-----------------------------(2分) 1.解:(1)依题意得真值表如下:--------------------------3分 0102J J Q ⊕(分)

模拟电子技术基础知识点总结

模拟电子技术复习资料总结 第一章半导体二极管 一.半导体的基础知识 1.半导体---导电能力介于导体和绝缘体之间的物质(如硅Si、锗Ge)。 2.特性---光敏、热敏和掺杂特性。 3.本征半导体----纯净的具有单晶体结构的半导体。 4.两种载流子----带有正、负电荷的可移动的空穴和电子统称为载流子。 5.杂质半导体----在本征半导体中掺入微量杂质形成的半导体。体现的是半导体的掺杂特性。*P型半导体:在本征半导体中掺入微量的三价元素(多子是空穴,少子是电子)。 *N型半导体: 在本征半导体中掺入微量的五价元素(多子是电子,少子是空穴)。 6.杂质半导体的特性 *载流子的浓度---多子浓度决定于杂质浓度,少子浓度与温度有关。 *体电阻---通常把杂质半导体自身的电阻称为体电阻。 *转型---通过改变掺杂浓度,一种杂质半导体可以改型为另外一种杂质半导体。 7. PN结 * PN结的接触电位差---硅材料约为0.6~0.8V,锗材料约为0.2~0.3V。 * PN结的单向导电性---正偏导通,反偏截止。 8. PN结的伏安特性 二. 半导体二极管 *单向导电性------正向导通,反向截止。 *二极管伏安特性----同PN结。 *正向导通压降------硅管0.6~0.7V,锗管0.2~0.3V。 *死区电压------硅管0.5V,锗管0.1V。 3.分析方法------将二极管断开,分析二极管两端电位的高低: 若V阳>V阴( 正偏),二极管导通(短路); 若V阳

2) 等效电路法 直流等效电路法 *总的解题手段----将二极管断开,分析二极管两端电位的高低: 若V阳>V阴( 正偏),二极管导通(短路); 若V阳

数字电路期末总复习知识点归纳详细

第1章 数字逻辑概论 一、进位计数制 1.十进制与二进制数的转换 2.二进制数与十进制数的转换 3.二进制数与16进制数的转换 二、基本逻辑门电路 第2章 逻辑代数 表示逻辑函数的方法,归纳起来有:真值表,函数表达式,卡诺图,逻辑图及波形图等几种。 一、逻辑代数的基本公式和常用公式 1)常量与变量的关系A+0=A与A=?1A A+1=1与00=?A A A +=1与A A ?=0 2)与普通代数相运算规律 a.交换律:A+B=B+A b.结合律:(A+B)+C=A+(B+C) c.分配律:)(C B A ??=+?B A C A ? ))()(C A B A C B A ++=?+) 3)逻辑函数的特殊规律 a.同一律:A+A+A b.摩根定律:B A B A ?=+,B A B A +=? b.关于否定的性质A=A 二、逻辑函数的基本规则

代入规则 在任何一个逻辑等式中,如果将等式两边同时出现某一变量A的地方,都用一个函数L表示,则等式仍然成立,这个规则称为代入规则 例如:C B A C B A ⊕?+⊕? 可令L=C B ⊕ 则上式变成L A L A ?+?=C B A L A ⊕⊕=⊕ 三、逻辑函数的:——公式化简法 公式化简法就是利用逻辑函数的基本公式和常用公式化简逻辑函数,通常,我们将逻辑函数化简为最简的与—或表达式 1)合并项法: 利用A+1=+A A 或A B A B A =?=?, 将二项合并为一项,合并时可消去一个变量 例如:L=B A C C B A C B A C B A =+=+)( 2)吸收法 利用公式A B A A =?+,消去多余的积项,根据代入规则B A ?可以是任何一个复杂的逻辑式 例如 化简函数L=E B D A AB ++ 解:先用摩根定理展开:AB =B A + 再用吸收法 L=E B D A AB ++ =E B D A B A +++ =)()(E B B D A A +++ =)1()1(E B B D A A +++ =B A + 3)消去法 利用B A B A A +=+ 消去多余的因子

数字电子技术试题及答案(题库)

《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

数字电路期末总复习知识点归纳详细.doc

第1章数字逻辑概论 一、进位计数制 1.十进制与二进制数的转换 2.二进制数与十进制数的转换 3.二进制数与16进制数的转换 二、基本逻辑门电路 第2章逻辑代数 表示逻辑函数的方法,归纳起来有:真值表,函数表达式,卡诺图,逻辑图及波形图等几种。 一、逻辑代数的基本公式和常用公式 1)常量与变量的关系A+0=A与A= ?1A A+1=1与0 ?A 0= A?=0 A+=1与A A 2)与普通代数相运算规律 a.交换律:A+B=B+A ? A? = B A B b.结合律:(A+B)+C=A+(B+C) A? B ? C ? = ? ) A ( ) B (C c.分配律:) ?=+ A? (C B A? A C ?B A+ + +) B ? = A )() ) (C A B C 3)逻辑函数的特殊规律 a.同一律:A+A+A b.摩根定律:B A+ B ? A = A B A? = +,B

b.关于否定的性质A=A 二、逻辑函数的基本规则 代入规则 在任何一个逻辑等式中,如果将等式两边同时出现某一变量A的地方,都用一个函数L表示,则等式仍然成立,这个规则称为代入规则 例如:C ? ⊕ ? A⊕ + A C B B 可令L=C B⊕ 则上式变成L ?=C + A A? L = ⊕ ⊕ A⊕ B A L 三、逻辑函数的:——公式化简法 公式化简法就是利用逻辑函数的基本公式和常用公式化简逻辑函数,通常,我们将逻辑函数化简为最简的与—或表达式 1)合并项法: 利用A+1 A= ? ?, 将二项合并为一项,合并时可消去一个变量 B = A = A或A +A B 例如:L=B B C + ( A +) = A= A B C C A C B 2)吸收法 利用公式A A?可以是任何一个复杂的逻辑? +,消去多余的积项,根据代入规则B A B A= 式 例如化简函数L=E AB+ + A D B 解:先用摩根定理展开:AB=B A+再用吸收法 L=E AB+ A + B D =E + + B A+ B D A =) A A+ + D + B ( ) (E B =) A A+ D + + 1(E 1( ) B B

数字电子技术考试题及答案

太原科技大学 数字电子技术 课程试卷 B 卷 一、单选题(20分,每小题1分)请将本题答案全部写在下表中 1、8421BCD 码10000001转化为十六进制数是( )。 A 、15 B 、51 C 、81 D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。 A 、21n - B 、2n C 、1 2n - D 、2n 3、TTL 与非门多余输入端的处理是( )。 A 、接低电平 B 、任意 C 、 通过 100W 电阻接地 D 、通过 100k W 电阻接地 4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态。 A 、高电平 B 、低电平 C 、开路 D 、不确定 5、与()Y A B A =e e 相等的逻辑函数为( )。 A 、Y B = B 、Y A = C 、Y A B =? D 、Y A B =e 6、下列(,,)F A B C 函数的真值表中1Y =最少的为( )。 A 、Y C = B 、Y AB C = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点。 A 、输出仅取决于该时刻的输入 B 、后级门的输出连接前级门的输入 C 、具有存储功能 D 、由触发器构成 8、半加器的两个加数为A 和B ,( )是进位输出的表达式。 A 、AB B 、A B + C 、AB D 、AB 9、欲使JK 触发器1 n Q Q +=,J 和K 取值正确的是( )。 A 、,J Q K Q == B 、J K Q == C 、0J K == D 、,1J Q K == 10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。 A 、8,8 B 、8,7 C 、4,7 D 、4,8 11、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。 A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。 A 、 3线-8线 B 、2线-4线 C 、1线-2线 D 、4线-16线

电工学下册电子技术知识点总结

电工学下册电子技术知识点总结 模拟电路处理模拟信号,数字电路处理数字信号 第14章半导体器件 1.本征半导体概念 2.N型和P型半导体的元素、多数载流子和少数载流子、“复合”运动 3.PN结的单向导电性,扩散运动,漂移运动 4.二极管的伏安特性、等效电阻(14.3.8) 5.稳压二极管的工作区 6.三极管的放大电流特性(非放大电压)、输出特性曲线(放大区、截止区、 饱和区),判断硅管和锗管、PNP型和NPN型(14.5.1,14.5.2,14.5.3) 第15章基本放大电路 1.共发射极放大电路的组成、静态分析、动态分析,计算电压放大倍数(远大 于1,输入输出电压反相)、输入电阻(高)、输出电阻(低) 2.静态工作点的稳定:分压式偏置放大电路的组成 3.非线性失真:饱和失真(静态工作点高)、截止失真(静态工作点低) 4.射极输出器的组成、静态分析(估算法、图解法)、动态分析(微变等效电 路法、图解法),计算电压放大倍数(接近1,但小于1,输入输出电压同相)、输入电阻(高)、输出电阻(低) 5.多级放大电路的放大倍数,耦合方式三种:变压器耦合、阻容耦合(静态工 作点相对独立)、直接耦合(静态工作点相互影响,零点漂移) 6.差分(差动)放大电路:针对缓慢变化的信号,采用直接耦合,共模信号,差 模信号,抑制零点漂移,电路对称性要好 7.功率放大电路状态:甲类、甲乙类、乙类,为避免交越失真,需工作在甲乙 类状态下 第16章集成运算放大器 1.理想运算放大器的理想化条件:开环电压放大倍数∞,差模输入电阻∞,开 环输出电阻0,共模抑制比∞,工作区:线性区和饱和区 2.虚短、虚断

《数字电子技术》总结复习

《数字电子技术》复习 一、主要知识点总结和要求 1.数制、编码其及转换:要求:能熟练在10进制、2进制、8进制、16进制、8421、格雷码之间进行相互转换。 举例1:(37.25)10= ( )2= ( )16= ( )8421 解:(37.25)10= ( 100101.01 )2= ( 25.4 )16= ( 00110111.00100101 )8421 2.逻辑门电路: (1)基本概念 1)数字电路中晶体管作为开关使用时,是指它的工作状态处于饱和状态和截止状态。 2)门电路典型高电平为3.6 V,典型低电平为0.3 V。 3)门和门具有线与功能。 4)三态门电路的特点、逻辑功能和应用。高阻态、高电平、低电平。5)门电路参数:噪声容限或、扇出系数、平均传输时间。 要求:掌握八种逻辑门电路的逻辑功能;掌握门和门,三态门电路的逻辑功能;能根据输入信号画出各种逻辑门电路的输出波形。 举例2:画出下列电路的输出波形。 解:由逻辑图写出表达式为:,则输出Y见上。3.基本逻辑运算的特点:

与运算:见零为零,全1为1;或运算:见1为1,全零为零; 与非运算:见零为1,全1为零;或非运算:见1为零,全零为1; 异或运算:相异为1,相同为零;同或运算:相同为1,相异为零; 非运算:零变 1, 1 变零; 要求:熟练应用上述逻辑运算。 4. 数字电路逻辑功能的几种表示方法及相互转换。 ①真值表(组合逻辑电路)或状态转换真值表(时序逻辑电路):是由变量的所有可能取值组合及其对应的函数值所构成的表格。 ②逻辑表达式:是由逻辑变量和与、或、非3种运算符连接起来所构成的式子。 ③卡诺图:是由表示变量的所有可能取值组合的小方格所构成的图形。 ④逻辑图:是由表示逻辑运算的逻辑符号所构成的图形。 ⑤波形图或时序图:是由输入变量的所有可能取值组合的高、低电平及其对应的输出函数值的高、低电平所构成的图形。 ⑥状态图(只有时序电路才有):描述时序逻辑电路的状态转换关系及转换条件的图形称为状态图。 要求:掌握这五种(对组合逻辑电路)或六种(对时序逻辑电路)方法之间的相互转换。

数字电路复习题及答案

数字电路复习题及答案

数字电路复习题 (注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。)1、逻辑电路可以分为组合逻辑电路电路和时序逻辑电路电路。 2、数字电路的基本单元电路是门电路和触发器。 3、数字电路的分析工具是逻辑代数(布尔代数)。 4、(50.375)10 = (110010.011)2 = (32.6)16 5、3F4H = (0001000000010010 )8421BCD 6、数字电路中的最基本的逻辑运算有与、或、非。 7、逻辑真值表是表示数字电路输入和输出之间逻辑关系的表格。 8、正逻辑的与门等效于负逻辑的或门。 9、表示逻辑函数的4种方法是真值表、表达式、卡诺图、逻辑电路图。 其中形式惟一的是真值表。 10、对于变量的一组取值,全体最小项之和为

1。 11、对于任意一个最小项,只有一组变量的取值 使其值为1,而在变量取其他各组值时 这个最小项的取值都是0。 12、对于变量的任一组取值,任意两个最小项之 积为0。 13、与最小项ABC相邻的最小项有C A。 AB、C B A、BC 14、组合逻辑电路的特点是输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件)。 15、按电路的功能分,触发器可以分为RS、JK、 D、T、 T’。 16、时序电路可分为同步时序逻辑电路和异步时序逻辑电路两种工作方式。 17、描述时序电路逻辑功能的方法有逻辑方程组(含驱动方程、输出方程、 状态方程)、状态图、状态表、时序图。 18、(251)10 =(11111011)2 =(FB)16 19、全体最小项之和为 1 。 20、按照使用功能来分,半导体存储器可分为

数字电子技术基础试题及答案

D C B A D C A B ++《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1.?有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。 2.三态门电路的输出有高电平、低电平和(高阻)3种状态。 3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5. 已知某函数?? ? ??+??? ??++=D C AB D C A B F ,该函数的反函数F = ( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有(16)根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。 11. =(AB )。 12. 13 二、分) 1.?函数 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( C )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( C )个。 A .16 B.2 C.4 D.8

数字电子技术基础知识总结

数字电子技术基础知识总结引导语:数字电子技术基础知识有哪些呢?接下来是小编为你带来收集整理的文章,欢迎阅读! 处理模拟信号的电子电路。“模拟”二字主要指电压(或电流)对于真实信号成比例的再现。 其主要特点是: 1、函数的取值为无限多个; 2、当图像信息和声音信息改变时,信号的波形也改变,即模拟信号待传播的信息包含在它的波形之中(信息变化规律直接反映在模拟信号的幅度、频率和相位的变化上)。 3.初级模拟电路主要解决两个大的方面:1放大、2信号源。 4、模拟信号具有连续性。 用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,或数字系统。由于它具有逻辑运算和逻辑处理功能,所以又称数字逻辑电路。 其主要特点是: 1、同时具有算术运算和逻辑运算功能 数字电路是以二进制逻辑代数为数学基础,使用二进制数字信号,既能进行算术运算又能方便地进行逻辑运算(与、或、非、判断、比较、处理等),因此极其适合于运算、比较、存储、传输、控制、决策等应用。

2、实现简单,系统可靠 以二进制作为基础的数字逻辑电路,可靠性较强。电源电压的小的波动对其没有影响,温度和工艺偏差对其工作的可靠性影响也比模拟电路小得多。 3、集成度高,功能实现容易 集成度高,体积小,功耗低是数字电路突出的优点之一。电路的设计、维修、维护灵活方便,随着集成电路技术的高速发展,数字逻辑电路的集成度越来越高,集成电路块的功能随着小规模集成电路(SSI)、中规模集成电路(MSI)、大规模集成电路(LSI)、超大规模集成电路(VLSI)的发展也从元件级、器件级、部件级、板卡级上升到系统级。电路的设计组成只需采用一些标准的集成电路块单元连接而成。对于非标准的特殊电路还可以使用可编程序逻辑阵列电路,通过编程的方法实现任意的逻辑功能。 模拟电路是处理模拟信号的电路;数字电路是处理数字信号的电路。 模拟信号是关于时间的函数,是一个连续变化的量,数字信号则是离散的量。因为所有的电子系统都是要以具体的电子器件,电子线路为载体的,在一个信号处理中,信号的采集,信号的恢复都是模拟信号,只有中间部分信号的处理是数字处理。具体的说模拟电路主要处理模拟信号,不随时间变化,时间域和值域上均连续的信号,如语音信号。而数

数字电路期末复习题及答案

数字电路期末复习题及答案 一、填空题 1、数字信号的特点就是在时间上与幅值上都就是断续变化的,其高电平与低电平常用 1 与0 来表示。 2、分析数字电路的主要工具就是逻辑代数,数字电路又称作逻辑电路。 3、逻辑代数又称为布尔代数。最基本的逻辑关系有与、或、非三种。常用的几种导出的逻辑运算为与非或非与或非同或异或。 4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。 5、逻辑函数F=A B C D+A+B+C+D= 1 。 6、逻辑函数F=AB A+ + += 0 。 B A B B A 7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。 8、T T L与非门电压传输特性曲线分为饱与区、转折区、线性区、截止区。 9、触发器有2个稳态,存储8位二进制信息要8个触发器。10、一个基本R S触发器在正常工作时,它的约束条件就是R+S=1,则它不允许输入S=0且R=0的信号。 11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件就是R S=0。 12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。 13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重 要的参数为脉宽。 14、半导体数码显示器的内部接法有两种形式:共阴接法与共阳接法。 15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。 16、寄存器按照功能不同可分为两类:移位寄存器与数码寄存器。 17、时序逻辑电路按照其触发器就是否有统一的时钟控制分为同步 时序电路与异步时序电路。 二、选择题 1、一位十六进制数可以用 C 位二进制数来表示。 A、1 B、2 C、4 D、16 2、十进制数25用8421BCD码表示为 B 。 A、10 101 B、0010 0101 C、100101 D、10101 3、以下表达式中符合逻辑运算法则的就是D。 A、C·C=C2 B、1+1=10 C、0<1 D、A+1=1

数字电路试题及答案后面附带1doc

数字电路模拟题(答案附后) 注:此为上次考试模拟卷和答案,与本次模拟卷题目相同,但顺序不同,以此卷做参考。 一、 1、数制转换(其中B表示二进制,D表示十进制,H表示十六进制) (1)(10110)B=( )D (2)(0.1011)B=( )D (3)(3B)H=( )D (4) (0.35) H=()D (5) (0.34)D=()H=( )B (6) (1011.101) B=( )D (7) (3F) H =( )D (8) (0.8125) D=( )B (9) (173) D=( )H (10) (0101.0110)B=( )D (11) (8FA.C6)=( )B (12) (0.35 )H = ( )D (13) (73)D =( )H 2、利用逻辑代数的基本公式和常用公式化减下列各式 3、指出下列存储系统各具有多少个存储单元,至少需要几根地址线和数据线? 4、设存储器的起始地址为全0,试指出下列存储系统的最高地址为多少? 二、如图所示为由NMOS管构成的逻辑电路。试写出其逻辑表达式并说明它是什么逻辑电路? 三、双互补对与反相器引出端如图所示,试连接成3输入端或非门。

四、试分析如图所示逻辑电路的功能,写出逻辑表达式和真值表。 1、 2、 3、 五、1、试用三个3输入端与门,一个或门和非门实现语句“A>B”,A和B均为两位二进制数。 2、试用三个3输入端与门,一个或门和数个非门实现语句“A>B”,A和B均为两位二进制数。 3、分别写出同步RS、T触发器的特性表和特性方程。 4、用2输入与非门和反相器设计一个三位的奇偶校验器,即当3位数中有奇数个1时输出为1,否则输出为0。 六、电路如图所示,写出驱动方程、状态方程、列出状态表、画出状态图,并确定逻辑功能。 1、

数字电路期末试卷

2015-2016年第一学年度 市职业技术学校电子线路期末考试(开卷) 班级___________ __________ 分数__________ 一选择题(本大题共十道小题,每小题2分) 1、模拟电路中晶体管大多工作于( )。 A.放大状态 B.截止状态 C.击穿状态 D.饱和状态 2、当逻辑函数有n个变量时,共有( )个变量取值组合? A. n B. 2n C. n2 D. 2n 3、十进制数25用8421BCD码表示为( )。 A、10 101 B、0010 0101 C、100101 D、100101 4、下列逻辑式中,正确的逻辑公式是( )。 A.A+B=A B B. A+B=A B + C. A+B=AB D. A+= 00 5、二输入端的与非门,其输入端为A、B,输出端为Y,则其表达式Y= ()。 A、AB B、AB C、B A+D、A+B 6、逻辑式A+BC=( )。 A .A+ B B.A+ C C.(A+B)(A+C) D.B+C 7、辑电路如图示,其逻辑式为( )。 A.F=A+BC B、F=A B C ?+ C、F=A B C ++D、F=A·BC

1 1& ≥1 1F A B C 8、一个T触发器,在T=0时,加上时钟脉冲,则触发器()。 A、保持原态 B、置0 C、置1 D、翻转 9、欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是 ()。 A、5 B、6 C、8 D、43 10、下列电路中,不属于组合逻辑电路的是( ) A.译码器B.全加器 C.寄存器 D.编码器 二填空题(本大题共十小题每小题2分) 1、数字信号的特点是在上和上都是断续变化的,其高电平和低电平 常用和来表示。 2、OC门的输出端可并联使用,实现________功能;三态门可用来实现 ______________。 3、(35)10 =()2 = ( )8421BCD 4、基本逻辑运算有________、________、________3种。 5、在RS、JK、T和D触发器中,_____触发器的逻辑功能最多。 6、组合电路由________________构成,它的输出只取决于 _ ________________

数字电路试卷及答案

一.选择题 1十进制数3.625的二进制数和8421BCD 码分别为(D ) A 、11.11和11.001 B 、11.101和11.101 C 、11.01和11.011000100101 D 、11.101和0011.011000100101 2、逻辑函数F1、F2、F3的卡诺图如图所示,他们之间的逻辑关系是(B ) A 、F3=F 1·F2 B 、F3=F1+F2 C 、F2=F1·F3 D 、F2=F1+F3 00 01 11 10 0 1 1 1 1 1 F1 F2 F3 3 、和TTL 电路相比,CMOS 电路最突出的有点在于(C ) A 、可靠性高 B 、抗干扰能力强 C 、功耗低 D 、速度快 4、用1K ×4的DRAM 设计4K ×8位的存储器的系统需要的芯片数和地址线的根数是(C ) A 、16片 10根 B 、8片 10根 C 、8片 12根 D 、16片 12根 5、在图2中用555定时器组成的施密特触发电路中,它的回差电压等于(A ) A 、2V B 、3V C 、 4V D 、5V 图2 图3 6、为将D 触发器转换为T 触发器,图3所示电路的虚线框内应是(D ) A 、或非门 B 、与非门 C 、异或门 D 、同或门 7、在下列逻辑部件中,不属于组合逻辑部件的是(A ) A .寄存器 B 、编码器 C 、全加器 D 、译码器 8、某10位D/A 转换器,当输入为D=010*******B 时,输出电压为1.6V 。当输入D=1000010000B 时,输出电压为(B ) A 、3.15V B 、3.30V C 、3.60V D 、都不是 二.填空题 1、逻辑函数F=A ·(B+C )·1的反函数F =_____0+?+C B A ___________ 2、四选一数据选择器,AB 为地址信号,D 0=D 3=1,D 1=C ,D 2=c ,当AB=10时,输出F=__C__ 3、将模拟信号转化为数字信号,需要采用A/D 转换器。实现A/D 转换一般要经过采样、保持、量化和编码等4个过程。 00 01 11 10 0 1 1 1 1 00 01 11 10 0 1 1 1 1 1 1

模拟电子技术基础_知识点总结

第一章半导体二极管 1.本征半导体 ?单质半导体材料是具有4价共价键晶体结构的硅Si和锗Ge。 ?导电能力介于导体和绝缘体之间。 ?特性:光敏、热敏和掺杂特性。 ?本征半导体:纯净的、具有完整晶体结构的半导体。在一定的温度下,本征半导体内的最重要的物理现象是本征激发(又称热激发),产生两种带电性质相反的载流子(空穴和自由电子对),温度越高,本征激发越强。 ◆空穴是半导体中的一种等效+q的载流子。空穴导电的本质是价电子依次填补本征晶体中空位, 使局部显示+q电荷的空位宏观定向运动。 ◆在一定的温度下,自由电子和空穴在热运动中相遇,使一对自由电子和空穴消失的现象称为 复合。当热激发和复合相等时,称为载流子处于动态平衡状态。 2.杂质半导体 ?在本征半导体中掺入微量杂质形成的半导体。体现的是半导体的掺杂特性。 ◆P型半导体:在本征半导体中掺入微量的3价元素(多子是空穴,少子是电子)。 ◆N型半导体:在本征半导体中掺入微量的5价元素(多子是电子,少子是空穴)。 ?杂质半导体的特性 ◆载流子的浓度:多子浓度决定于杂质浓度,几乎与温度无关;少子浓度是温度的敏感函数。 ◆体电阻:通常把杂质半导体自身的电阻称为体电阻。 ◆在半导体中,存在因电场作用产生的载流子漂移电流(与金属导电一致),还才能在因载流子 浓度差而产生的扩散电流。 3.PN结 ?在具有完整晶格的P型和N型半导体的物理界面附近,形成一个特殊的薄层(PN结)。 ?PN结中存在由N区指向P区的内建电场,阻止结外两区的多子的扩散,有利于少子的漂移。 ?PN结具有单向导电性:正偏导通,反偏截止,是构成半导体器件的核心元件。 ◆正偏PN结(P+,N-):具有随电压指数增大的电流,硅材料约为0.6-0.8V,锗材料约为0.2-0.3V。 ◆反偏PN结(P-,N+):在击穿前,只有很小的反向饱和电流Is。 ◆PN结的伏安(曲线)方程: 4.半导体二极管

数字电路试卷及答案

数字电路试卷及答案(一) 一、填空题(每空1分,共5分) 1、CMOS与非门的未用输入端应连接到逻辑( 1 )电平或者输入信号连接端上。 2、DAC的功能就是将( 数字)输入成正比地转换成模拟输出。 4 EPROM可存储一个( 9 )输入4输出的真值表。?3、512 4、74X163的RCO输出有效条件就是:仅当使能信号( ENT )有效,并且计数器的状态就是15。 5、已知二进制原码为( 001101) 2 , 问对应的8-bit的补码为( 00001101 )2、 二、单项选择题:从以下题目中选择唯一正确的答案。(每题2分,共10分) 1、八路数据分配器的地址输入端有( B )个。 A、 2 B、3 C、 4 D、 5 2、以下描述一个逻辑函数的方法中( C )只能唯一表示。 A、表达式 B、逻辑图 C、真值表 D、波形图 3、实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的( B )。 A、状态数目更多 B、状态数目更少 C、触发器更多 D、触发器更少 4、使用移位寄存器产生重复序列信号“1000001”,移位寄存器的级数至少为( D )。 A、 2 B、3 C、 4 D、5 5、下列各逻辑函数式相等,其中无静态冒险现象的就是( D )。 A、F=B’C’+AC+A’B B、F=A’C’+BC+AB’ C、F=A’C’+BC+AB’+A’B D、F=B’C’+AC+A’B+BC+AB’+A’C’ 三、组合电路分析: (共10分) B=BC 最简与之积表达式。(4分) 解:F+A'BC'+AB=1、求逻辑函数F (2)、已知逻辑函数F=W+XZ+XY, 请写出与该函数对应的最小项列表表达式: F=ΣWXYZ( ) (3分) F=ΣWXYZ( 5,6,7,8,9,10,11,12,13,14,15 ) 数字电路试卷及答案(二) 一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项就是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。 1、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为( A )。 [A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X

数字电路期末试卷一答案Word版

试卷一答案一、填空题(每题3分,共24分) 1.( F8) 16=( 248 ) 10 =( 11111000 ) 2 2.X= -16 D,其一字节长的[X] 反=11101111 ;[X] 补 =11110000 。 3.写出图1逻辑电路的输出表达式F,F= 4.动态MOS存储单元是利用MOS栅极电容存储信息 的,为不丢失信息,必须定期刷新。 5.由n个D触发器构成的环形计数器,其有效计数 状态共有 n 个; 由n个JK触发器构成的扭环形计数器,其有效计数状态共有 2n 个。 6.单稳态触发器暂态时间取决于电路本身的参数,与触发信号无关。 7.施密特触发器的主要用途有波形变换、波形整形、消除干扰、幅度鉴别。8.若要求DAC电路的分辩率达到千分之一,则至少应选用 10 (因为 )位二进制代码输入的转换器。 二、简化下列函数,且写出最简“与非”表达式(14分) (用代数法) (用反演定律) (用消元法) (利用包含律) (用还原律和反演定律) 2.

解:将上式填入卡诺图如图2。

含有无关项的逻辑函数化简时可根据实际情况将无关项做“0”或“1”处理,以使函数可以化到最简。 若不考虑约束条件则最简与或式为 当考虑约束条件则最简与或式为 三、(10分) 分别用TTL“与非”门和OC门,实现函数,画出逻辑电路图。 解: 用TTL“与非门”实现时,必须将表达式变成“与非”--“与非”式,然后再画逻辑图。 由此可得: 用OC门实现时,由于OC门具有线与的逻辑功能,可直接按表达式画图。如图3所示。 四、用四输入数据选择器实现函数(8分)

解:用代数法求。根据逻辑表达式,其有四个输入变量A、B、C、D,而四选一数据选择器只需两位地址代码和,若选A和B作为选择器的地址输入,A =、B =,余下的项可选作数据输入用。 于是将表达式进行变换,变化成每项都含有A和B原变量和反变量组成的表达式。 由此可知:D 0=0 D 1 =D D 2 = D 3 =1 根据得到的表达式可画出逻辑图 五、设8421BCD码对应的十进制数为X,当X ≤2,或≥7 时电路输出F为高电平,否则为低电平。试设计该电路,并用于非门实现之。(14分) 解:1、根据题意,列真值表。由于8421BCD码由十种状态,而四变量组合由16种,6种未用的状态,可按无关项处理,由此可列出实现该功能的电路的真值表

数字电子技术基础试题及答案汇编

数字电子技术基础期末考试试卷 课程名称 数字电子技术基础 B 卷 考试形式 闭卷 考核类型 考试 本试卷共 3 大题,卷面满分100分,答题时间120分钟。 一、填空题:(每题2分,共10分) 1. 时序逻辑电路一般由 和 两分组成。 2. 十进制数(56)10转换为二进制数为 和十六进制数为 。 3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。 4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。 二、化简、证明、分析综合题:(每小题10分,共70分) 1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。 =F 2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+

3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式: (2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R1=1KΩ,R2=8.2KΩ,C=0.1μF。试求脉冲宽度T,振荡频率f和占空比q。 图1 5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态

时,1Y 、6Y 分别才为低电平(被译中)。 图2 6.触发器电路就输入信号的波形如图3所示,试分别写出D 触发器的Q 和Q1的表达式,并画出其波形。 图3 D= Q n+1= Q 1= 7. 已知电路如图4所示,试写出:

①驱动方程; ②状态方程; ③输出方程; ④状态表; ⑤电路功能。图4

相关文档
最新文档