半导体制程介绍
半导体制程简介

• 然后再进行烘烤,使没有被洗掉的光阻变得比较坚硬 而不至于在下一步蚀刻的时候被破坏掉。
2.4 酸蚀刻
• Acid Etch
– 将没有被光阻覆盖的薄膜腐蚀掉,是酸蚀刻的 主要任务。
– 蚀刻完毕之后,再将光阻洗去。
• 酸蚀刻要使用到多种酸剂,例如:腐蚀 SiO2需要用氢氟酸(剧毒无比的东东);去除 光阻需要用到硫酸。
半导体制程简介
——芯片是如何制作出来的
基本过程
• 晶园制作 – Wafer Creation
• 芯片制作 – Chip Creation
• 后封装 – Chip Packaging
第1部分 晶园制作
1.1 多晶生成
• Poly Silicon Creation 1
– 目前半导体制程所使用的主要原料就是晶园 (Wafer),它的主要成分为硅(Si)。
– 引线接在芯片设计时留出的接线管脚上。任何 引线之间的连接(Bridge)都将是致命的。
• 引线制作
3.4 封装
• Packaging
– 晶园切割、引线之后就 是封装。
– 封装之后,我们就见到 了真正产品——芯片。
The End Biblioteka hanks!– 富含硅的物质非常普遍,就是沙子(Sand),它 的主要成分为二氧化硅(SiO2)。
– 沙子经过初步的提炼,获得具有一定纯度的硅, 再经过一些步骤提高硅的纯度,半导体制程所 使用的硅需要非常高的纯度。
– 接着就是生成多晶硅(Poly Silicon)。
• Poly Silicon Creation 2
• Poly Silicon Creation 3
半导体的生产工艺流程

半导体的生产工艺流程1.晶圆制备:晶圆制备是半导体生产的第一步,通常从硅片开始。
首先,取一块纯度高达99.9999%的单晶硅,然后经过脱氧、精炼、单晶生长和棒状晶圆切割等步骤,制备出硅片。
这些步骤的目的是获得高纯度、无杂质的单晶硅片。
2.晶圆加工:晶圆加工是将硅片加工成具有特定电子器件的过程。
首先,通过化学机械抛光(CMP)去除硅片上的表面缺陷。
然后,利用光刻技术将特定图案投射到硅片上,并使用光刻胶保护未被刻蚀的区域。
接下来,使用等离子刻蚀技术去除未被保护的硅片区域。
这些步骤的目的是在硅片上形成特定的电子器件结构。
3.器件制造:器件制造是将晶圆上的电子器件形成完整的制造流程。
首先,通过高温扩散或离子注入方法向硅片中掺杂特定的杂质,以形成PN结。
然后,使用化学气相沉积技术在硅片表面沉积氧化层,形成绝缘层。
接下来,使用物理气相沉积技术沉积金属薄膜,形成电压、电流等电子元件。
这些步骤的目的是在硅片上形成具有特定功能的电子器件。
4.封装测试:封装测试是将器件封装成实际可使用的电子产品。
首先,将器件倒装到封装盒中,并连接到封装基板上。
然后,通过线缆或焊接技术将封装基板连接到主板或其他电路板上。
接下来,进行电极焊接、塑料封装封装,形成具有特定外形尺寸和保护功能的半导体芯片。
最后,对封装好的半导体芯片进行功能性测试和质量检查,以确保其性能和可靠性。
总结起来,半导体的生产工艺流程包括晶圆制备、晶圆加工、器件制造和封装测试几个主要步骤。
这些步骤的有机组合使得我们能够生产出高性能、高效能的半导体器件,广泛应用于电子产品和信息技术领域。
半导体 制程

半导体制程
半导体制程是指将芯片从设计到生产的完整流程,包括晶圆加工、芯片制造、封装测试等诸多环节。
目前,半导体制程已经成为现代科
技产业中不可或缺的重要组成部分。
半导体制程一般分为前端工艺和后端工艺。
前端工艺指晶圆加工
和芯片制造的整个过程,是半导体制程中投入物料最多、工艺最复杂
的一个环节。
后端工艺一般指芯片封装和测试等环节,目的是将芯片
封装好之后,测试其性能是否符合要求。
半导体制程是非常复杂的,需要高度的技术水平和严格的质量控制。
在制程中,任何一个环节的失误都可能会导致整个产品的质量下降,甚至完全报废。
因此,半导体制程需要高度自动化的生产线进行
生产,以保证质量的一致性和产品的稳定性。
总的来说,半导体制程是一个高难度的制造过程,需要科技人员
通过不断的技术创新和工艺改进,始终保持着制程的高精度和高质量。
随着科技不断发展,半导体制程也在不断地演化和升级,为未来科技
领域的发展提供了坚实的基础。
半导体制造流程及生产工艺流程

半导体制造流程及生产工艺流程半导体是一种电子材料,具有可变电阻和电子传导性的特性,是现代电子器件的基础。
半导体的制造流程分为两个主要阶段:前端工艺(制造芯片)和后端工艺(封装)。
前端工艺负责在硅片上制造原始的电子元件,而后端工艺则将芯片封装为最终的电子器件。
下面是半导体制造流程及封装的主要工艺流程:前端工艺(制造芯片):1.晶片设计:半导体芯片的设计人员根据特定应用的需求,在计算机辅助设计(CAD)软件中进行晶片设计,包括电路结构、布局和路线规划。
2.掩膜制作:根据芯片设计,使用光刻技术将电路结构图转化为光刻掩膜。
掩膜通过特殊化学处理制作成玻璃或石英板。
3.芯片切割:将晶圆切割成单个的芯片,通常使用钻孔机或锯片切割。
4.清洗和化学机械抛光(CMP):芯片表面进行化学清洗,以去除表面杂质和污染物。
然后使用CMP技术平整芯片表面,以消除切割痕迹。
5.纳米技术:在芯片表面制造纳米结构,如纳米线或纳米点。
6.沉积:通过化学气相沉积或物理气相沉积,将不同材料层沉积在芯片表面,如金属、绝缘体或半导体层。
7.重复沉积和刻蚀:通过多次沉积和刻蚀的循环,制造多层电路元件。
8.清洗和干燥:在制造过程的各个阶段,对芯片进行清洗和干燥处理,以去除残留的化学物质。
9.磊晶:通过化学气相沉积,制造晶圆上的单晶层,通常为外延层。
10.接触制作:通过光刻和金属沉积技术,在芯片表面创建电阻或连接电路。
11.温度处理:在高温下对芯片进行退火和焙烧,以改善电子器件的性能。
12.筛选和测试:对芯片进行电学和物理测试,以确认是否符合规格。
后端工艺(封装):1.芯片粘接:将芯片粘接在支架上,通常使用导电粘合剂。
2.导线焊接:使用焊锡或焊金线将芯片上的引脚和触点连接到封装支架上的焊盘。
3.封装材料:将芯片用封装材料进行保护和隔离。
常见的封装材料有塑料、陶瓷和金属。
4.引脚连接:在封装中添加引脚,以便在电子设备中连接芯片。
5.印刷和测量:在封装上印刷标识和芯片参数,然后测量并确认封装后的器件性能。
半导体制作流程

半导体制作流程半导体制作流程是指将半导体晶体材料加工成芯片的一系列工艺过程。
具体流程包括晶圆制备、晶圆清洗、晶圆扩散、光刻、蚀刻、沉积、蚀刻、梯度扩散、封装测试等步骤。
首先是晶圆制备。
晶圆是制作芯片的基础材料,一般由单晶硅材料制成。
制备过程涉及到几百个步骤,主要包括材料预处理、单晶生长、切割及铣削等步骤。
这些步骤的目的是得到高质量,无杂质的单晶硅晶圆。
接下来是晶圆清洗。
晶圆上表面可能残留有颗粒、有机物等杂质,会影响到后续工艺的进行。
为此,晶圆需要进行精细清洗,包括热鹼清洗、超声清洗、离子清洗等步骤。
然后是晶圆扩散。
晶圆表面通过高温扩散过程,将特定元素(如硼、砷、磷等)掺杂到晶圆中,改变晶圆的电性能。
这个步骤是形成半导体器件的关键步骤之一。
接下来是光刻。
光刻是指通过光刻胶,将所需的图案传递到晶圆上。
首先,在晶圆上涂上一层光刻胶,然后使用掩膜和曝光机将所需的图案投射到光刻胶上,再通过显影和固化等步骤,将图案进行转移。
然后是蚀刻。
蚀刻是利用化学物质对晶圆表面进行腐蚀,去除不需要的材料。
根据所需图案的要求,可以选择干法蚀刻和湿法蚀刻两种方式。
通过蚀刻可以形成电路图案、孔洞等。
接下来是沉积。
沉积是指将所需材料沉积在晶圆表面,以形成不同的层次结构。
常见的沉积方式有化学气相沉积(CVD)和物理气相沉积(PVD)等。
沉积可以用于生成导电层、绝缘层、金属层等。
然后是梯度扩散。
梯度扩散是一种针对晶圆中特定区域掺杂的工艺。
通过调节不同区域的一些参数,可以实现区域性掺杂,从而形成不同的电子器件。
最后是封装测试。
芯片的制作完成后,需要进行封装和测试。
封装是指将芯片封装在封装盒中,保护芯片并提供外部电气连接。
测试是对封装后的芯片进行功能、电性能等方面的测试,以确保芯片质量。
以上就是半导体制作的基本流程。
需要注意的是,半导体制作是一个高精度、高度自动化的制造过程,涉及到很多物理、化学、工程等学科的知识。
随着技术的不断发展,制作流程也在不断改变和更新,以满足科技发展的需求。
半导体封装制程及其设备介绍

Solder paste
Die Prepare(芯片预处理) To Grind the wafer to target thickness then separate to single chip
---包括来片目检(Wafer Incoming), 贴膜(Wafer Tape),磨片(Back Grind),剥膜(Detape),贴片(Wafer Mount),切割(Wafer Saw)等系列工序,使芯片达到工艺所要求的形状,厚度和尺寸,并经过芯片目 检(DVI)检测出所有由于芯片生产,分类或处理不当造成的废品.
B Wafer roughness Measurement 粗糙度测量仪 主要为光学反射式粗糙度测量方式;
4.Grinding 配套设备
A Taping 贴膜机 B Detaping 揭膜机 C Wafer Mounter 贴膜机
Wafer Taping -- Nitto DR300II
Alignment
1.27, 0.762 mm (50, 30miles)
Ceramic 2, 4 direction lead
20~80
Ceramic
1.27,1.016, 0.762 mm (50, 40, 30
miles)
20~40
大家应该也有点累了,稍作休息
大家有疑问的,可以询问和交流
Surface Mount
半导体设备供应商介绍-前道部分
半导体设备供应商介绍-前道部分
常用术语介绍
1. SOP-Standard Operation Procedure 标准操作手册 2. WI – Working Instruction 作业指导书 3. PM – Preventive Maintenance 预防性维护 4. FMEA- Failure Mode Effect Analysis 失效模式影响分析 5. SPC- Statistical Process Control 统计制程控制 6. DOE- Design Of Experiment 工程试验设计 7. IQC/OQC-Incoming/Outing Quality Control 来料/出货质量检验 8. MTBA/MTBF-Mean Time between assist/Failure 平均无故障工作时间 9. CPK-品质参数 10. UPH-Units Per Hour 每小时产出 11. QC 7 Tools ( Quality Control 品管七工具 ) 12. OCAP ( Out of Control Action Plan 异常改善计划 ) 13. 8D ( 问题解决八大步骤 ) 14. ECN Engineering Change Notice ( 制程变更通知 ) 15. ISO9001, 14001 – 质量管理体系
半导体制造详细流程介绍

半导体制造详细流程介绍半导体制造是现代电子产业中至关重要的一环,它涉及到了许多复杂而精细的工艺和流程。
本文将详细介绍半导体制造的整个流程。
半导体制造的流程可以分为六个主要步骤:晶圆生长、晶圆切割、晶圆清洗、光刻、离子注入和封装测试。
第一步是晶圆生长。
在这个过程中,纯度极高的硅材料通过化学气相沉积或单晶生长技术被制成硅单晶。
晶圆生长的质量对后续制造工艺至关重要。
第二步是晶圆切割。
在这个步骤中,硅单晶被切割成非常薄的圆片,即晶圆。
晶圆的厚度通常为几毫米到几十微米,这要求切割工艺非常精确。
第三步是晶圆清洗。
在这个过程中,晶圆被放入酸碱溶液中进行清洗,以去除表面的杂质和污染物。
这是为了确保晶圆表面的纯净度,以便后续工艺的顺利进行。
第四步是光刻。
在这个步骤中,光刻胶被涂覆在晶圆表面,然后通过光刻机将光刻胶上的芯片图案转移到晶圆上。
这个过程需要使用紫外线或电子束照射,并使用掩膜来控制芯片图案的形成。
第五步是离子注入。
在这个过程中,离子注入机器将所需的杂质注入晶圆中,以改变晶圆的电学性质。
这个步骤非常关键,因为它决定了晶圆上芯片的导电性能。
最后一步是封装测试。
在这个步骤中,晶圆上的芯片被切割成单个芯片,并封装到芯片包装中。
然后,芯片将被连接到电路板上,并进行各种测试,以确保其正常工作。
整个半导体制造过程需要非常严格的控制和监测,以确保每个步骤都能达到所需的质量标准。
同时,制造过程中的设备和环境条件也需要精确控制,以避免对晶圆的污染或损坏。
除了上述主要步骤外,半导体制造还涉及到许多其他辅助工艺和步骤,如薄膜沉积、化学机械研磨、电镀和退火等。
这些步骤都是为了改善芯片的性能和可靠性。
总结起来,半导体制造是一个高度复杂和精细的过程,涉及到多个步骤和工艺。
每个步骤都需要严格的控制和监测,以确保最终芯片的质量和性能。
随着科技的不断进步,半导体制造也在不断演进和改进,以满足电子产品对于更高性能和更小尺寸的需求。
半导体制程简介

半导体制程简介半导体制程是一种用于制造半导体器件的工艺过程,是现代电子工业不可或缺的关键部分。
半导体制程可以将硅等材料转化为半导体晶片,进而制造出各种集成电路、微处理器、存储芯片和其他电子器件。
在半导体制程中,首先需要选择合适的半导体材料,最常用的是硅。
硅具有优异的半导体特性和良好的物理特性,成为了制造半导体器件的首选材料。
其他半导体材料如化合物半导体和有机半导体也应用于特定的器件。
接下来是晶片的制备过程,主要包括晶体生长、切割和抛光。
晶体生长是通过高温熔炼和快速冷却,使单晶硅生长为大块晶体。
然后,晶体经过切割成薄片,再通过抛光和平整的过程使其表面光洁平整。
接着是半导体器件的制备过程。
这包括了沉积层、光刻、蚀刻、离子注入和金属化等步骤。
沉积层是通过物理气相沉积(PECVD)或热熔腐蚀(CVD)将薄膜材料沉积在晶片上。
光刻是将光敏胶覆盖在晶片上,然后用紫外线照射到其中的图案模板上,最后通过蚀刻去除未被曝光的区域。
离子注入是将离子通过加速器注入晶片中,改变材料的导电性和电阻率。
金属化是在晶片上涂覆金属,形成电线和电极,用于电子器件的连接。
最后是芯片封装和测试。
封装是将半导体器件连接到外部引脚和包装中,以保护器件并提供适当的电连接。
测试是对芯片进行电性能和可靠性的检查,以确保其正常工作并符合规格要求。
半导体制程是一项复杂而精细的工艺过程,需要严格的控制和高度的精确度。
不断的技术创新和工艺改进使得半导体器件的制造变得越来越高效和可靠。
半导体制程的进步不仅推动了电子技术的发展,还广泛应用于通信、计算机、汽车、医疗和工业等各个领域,为现代社会的科技进步和生活便利做出了巨大贡献。
在半导体制程中,制造芯片的关键技术之一是微影技术。
微影技术是一种将光刻或电子束曝光技术应用于半导体制程中的方法,用于将非常小的结构图案精确地转移到半导体表面,从而实现微小而密集的电子元件。
微影技术的进步极大地促进了半导体技术的发展,使得芯片的功能更加强大、体积更小。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
半导体制造工艺分类
• 三 Bi-CMOS工艺: A 以CMOS工艺为基础 P阱 N阱 B 以双极型工艺为基础
双极型集成电路和MOS集成电 路优缺点
双极型集成电路 中等速度、驱动能力强、模拟精度高、功耗比 较大 CMOS集成电路
低的静态功耗、宽的电源电压范围、宽的输出电压幅 度(无阈值损失),具有高速度、高密度潜力;可与 TTL电路兼容。电流驱动能力低
SiO2 N-epi P+ N-epi
N+-BL N+-BL
P+
P+
P-SUB
涂胶—烘烤---掩膜(曝光)---显影---坚膜—蚀刻—清洗 —去膜--清洗—P+扩散(B)
第三次光刻—P型基区扩散孔
决定NPN管的基区扩散位置范围 SiO2 P P+
N+-BL
P P+ N-epi
N+-BL
P+
P-SUB 去SiO2—氧化--涂胶—烘烤---掩膜(曝光)---显影---坚膜 —蚀刻—清洗—去膜—清洗—基区扩散(B)
第五次光刻—引线接触孔
•
SiO2 P N+
N+-BL
P+
P
N+-BL
N-epi P+ N-epi
P+
P-SUB
去SiO2—氧化--涂胶—烘烤---掩膜(曝光)---显影---坚膜 —蚀刻—清洗—去膜—清洗
第六次光刻—金属化内连线:反刻铝
•
AL
P P+ N+-BL
N-epiP+N-epi
P N+ P+ N+-BL
第一次光刻—N+埋层扩散孔
• 1。减小集电极串联电阻 • 2。减小寄生PNP管的影响
要求: 1。 杂质固浓度大 2。高温时在Si中的扩散系数小, 以减小上推 3。 与衬底晶格匹配好,以减小应力 SiO2 N+-BL P-SUB
涂胶—烘烤---掩膜(曝光)---显影---坚膜—蚀刻—清洗 —去膜--清洗—N+扩散(P)
半导体制造工艺分类
• 一 双极型IC的基本制造工艺: • A 在元器件间要做电隔离区(PN结隔离、 全介质隔离及PN结介质混合隔离) ECL(不掺金) (非饱和型) 、 TTL/DTL (饱和型) 、STTL (饱和型) B 在元器件间自然隔离 I2L(饱和型)
半导体制造工艺分类
• 二 MOSIC的基本制造工艺: 根据栅工艺分类 • A 铝栅工艺 • B 硅 栅工艺 • 其他分类 1 、(根据沟道) PMOS、NMOS、CMOS 2 、(根据负载元件)E/R、E/E、E/D
集成电路中电阻5
MOS中多晶硅电阻
多晶硅
SiO2
氧化层
Si
其它:MOS管电阻
集成电路中电容1
ASiO2 P+ N+E N+-BL P+-I N
B+
AP+
B+
Cjs P-SUB
发射区扩散层—隔离层—隐埋层扩散层PN电容
集成电路中电容2
N+
MOS电容
SiO2 P+
AL N+ N-epi P-SUB P+
• 5。光III---N管场区光刻,N管场区注入, 以提高场开启,减少闩锁效应及改善阱 的接触。
B+ 光刻胶
PN-Si
CMOS集成电路工艺 --以P阱硅栅CMOS为例
• 6。光III---N管场区光刻,刻出N管场区 注入孔; N管场区注入。
PN-Si
CMOS集成电路工艺 --以P阱硅栅CMOS为例
曝光方式:紫外线、X射线、电子束、极紫外
蝕刻技術(Etching Technology)
蝕刻技術(Etching Technology)是將材料使用化學 反應物理撞擊作用而移除的技術。可以分為: 濕蝕刻(wet etching):濕蝕刻所使用的是化學溶液, 在經過化學反應之後達到蝕刻的目的. 乾蝕刻(dry etching):乾蝕刻則是利用一种電漿蝕 刻(plasma etching)。電漿蝕刻中蝕刻的作用,可 能是電漿中离子撞擊晶片表面所產生的物理作用, 或者是電漿中活性自由基(Radical)与晶片表面原 子間的化學反應,甚至也可能是以上兩者的复合作 用。 现在主要应用技术:等离子体刻蚀
NH4OH:H2O2:H2O= 溶液槽 1:1:1.5 HCl:H2O2:H2O =1:1:5
溶液槽 溶液槽
去离子水
光 学 显 影
光学显影是在感光胶上经过曝光和显影的程序, 把光罩上的图形转换到感光胶下面的薄膜层 或硅晶上。光学显影主要包含了感光胶涂布、 烘烤、光罩对准、 曝光和显影等程序。
关键技术参数:最小可分辨图形尺寸Lmin(nm) 聚焦深度DOF
• 2。阱区注入及推进,形成阱区
PN-Si
CMOS集成电路工艺 --以P阱硅栅CMOS为例
• 3。去除SiO2,长薄氧,长Si3N4
PN-Si
Si3N4
CMOS集成电路工艺 --以P阱硅栅CMБайду номын сангаасS为例
• 4。光II---有源区光刻
PN-Si
Si3N4
CMOS集成电路工艺 --以P阱硅栅CMOS为例
SiO2
P-SUB
去SiO2—氧化--涂胶—烘烤---掩膜(曝光)---显影---坚膜 —蚀刻—清洗—去膜—清洗—蒸铝
CMOS工艺集成电路
CMOS集成电路工艺 --以P阱硅栅CMOS为例
• 1。光刻I---阱区光刻,刻出阱区注入孔
SiO2
N-Si
N-Si
CMOS集成电路工艺 --以P阱硅栅CMOS为例
外延层淀积
1。VPE(Vaporous phase epitaxy) SiCl4+H2→Si+HCl 2。氧化 Tepi>Xjc+Xmc+TBL-up+tepi-ox 气相外延生长硅
SiO2
N-epi
N+-BL N+-BL
P-SUB
第二次光刻—P+隔离扩散孔
• 在衬底上形成孤立的外延层岛,实现元件的隔离.
P型Si ρ 10Ω.cm 111晶向,偏离2O~5O
晶圆(晶片) 晶圆(晶片)的生产由砂即(二氧化硅)开始, 经由电弧炉的提炼还原成 冶炼级的硅,再经由 盐酸氯化,产生三氯化硅,经蒸馏纯化后,透 过慢速分 解过程,制成棒状或粒状的「多晶 硅」。一般晶圆制造厂,将多晶硅融解 后,再 利用硅晶种慢慢拉出单晶硅晶棒。一支85公分 长,重76.6公斤的 8寸 硅晶棒,约需 2天半 时间长成。经研磨、抛光、切片后,即成半导 体之原料 晶圆片
半导体制造环境要求
• 主要污染源:微尘颗粒、中金属离子、有 机物残留物和钠离子等轻金属例子。 • 超净间:洁净等级主要由 微尘颗粒数/m3
0.1um I级 35 10 级 350 100级 NA 1000级 NA
0.2um 0.3um 0.5um 7.5 3 1 75 30 10 750 300 100 NA NA 1000
第四次光刻—N+发射区扩散孔
• 集电极和N型电阻的接触孔,以及外延层的反偏孔。 • Al—N-Si 欧姆接触:ND≥1019cm-3,
N+ P
SiO2 P+
P+
N+-BL
P+
P N-epi
N+-BL
P-SUB 去SiO2—氧化--涂胶—烘烤---掩膜(曝光)---显影---坚膜 —蚀刻—清洗—去膜—清洗—扩散
二、晶圆针测制程
• 经过Wafer Fab之制程後,晶圆上即形成 一格格的小格 ,我们称之为晶方或是晶粒 (Die),在一般情形下,同一片晶圆上 皆制作相同的晶片,但是也有可能在同一 片晶圆 上制作不同规格的产品;这些晶圆 必须通过晶片允收测试,晶粒将会一一经 过针测(Probe)仪器以测试其电气特性, 而不合格的的晶粒将会被标上记号(Ink Dot),此程序即 称之为晶圆针测制程 (Wafer Probe)。然後晶圆将依晶粒 为单位分割成一粒粒独立的晶粒
• 7。光Ⅳ---p管场区光刻,p管场区注入, 调节PMOS管的开启电压,生长多晶硅。
B+
PN-Si
CMOS集成电路工艺 --以P阱硅栅CMOS为例
• 8。光Ⅴ---多晶硅光刻,形成多晶硅栅及 多晶硅电阻
多晶硅
PN-Si
CMOS集成电路工艺 --以P阱硅栅CMOS为例
• 9。光ⅤI---P+区光刻,P+区注入。形成 PMOS管的源、漏区及P+保护环。
铝合金
淀积钝化层
反刻铝
压焊块光刻
铝淀积
中测
接触孔光刻
再分布及氧化
横向晶体管刨面图
B C E P N P P+
P+
P
PNP
纵向晶体管刨面图
C B P N P E
N+
C
B N
E
p+
NPN
PNP
NPN晶体管刨面图
SiO2 B E N+ C AL
P P+ N-epi N+-BL
P+
P-SUB
1.衬底选择
三、IC构装制程
• IC構裝製程(Packaging):利用塑膠 或陶瓷包裝晶粒與配線以成積體電路 • 目的:是為了製造出所生產的電路的保 護層,避免電路受到機械性刮傷或是高 溫破壞。
半导体制造工艺分类
MOS型 双极型
PMOS型
NMOS型
CMOS型
饱和型
非饱和型
BiMOS
TTL
I2L