触发器和时序逻辑电路测试题
第13章触发器及时序逻辑电路习题

1第十三章 触发器和时序逻辑电路13.1重点内容提要时序逻辑电路由组合逻辑电路和具有记忆作用的触发器构成。
时序逻辑电路的特点是:其输出不仅仅取决于电路的当前输入,而且还与电路的原来状态有关。
1. 双稳态触发器双稳态触发器的特点:1).有两个互补的输出端 Q 和Q 。
2).有两个稳定状态。
“1”状态和“0” 状态。
通常将 Q = 1和Q = 0 称为“1”状态,而把Q = 0和Q = 1称为“0” 状态。
3).当输入信号不发生变化时,触发器状态稳定不变。
4).在一定输入信号作用下,触发器可以从一个稳定状态转移到另一个稳定状态。
按其逻辑功能,触发器可分为:RS 触发器,JK 触发器、D 触发器、T 触发器和T ’触发器。
各时钟控制触发器的逻辑符号和逻辑功能见表13.1.1: 名称 逻辑符号次态方程RS 触发器Q R S Q n +=+1=⋅S R 0 (约束方程)JK 触发器1n n n Q JQ KQ +=+D 触发器D Q n =+1T 触发器1n n Q T Q +=⊕T ’ 触发器1n n Q Q +=把一种已有的触发器通过加入转换逻辑电路,可以转换成为另一种功能的触发器。
2.同步时序逻辑电路的分析同步时序逻辑电路的分析步骤如下:1.由给定的逻辑电路图写出下列各逻辑方程式: (1)各触发器的特性方程。
(2)各触发器的驱动方程。
(3)时序电路的输出方程。
2.将驱动方程代入相应触发器的特性方程,求得电路的状态方程(或次态方程)。
3.根据状态方程和输出方程,列出该时序电路的状态表,画出状态转换图或时序图。
4.根据电路的状态转换图说明该时序逻辑电路的逻辑功能。
3.典型的时序逻辑电路在数字系统中,最典型的时序逻辑电路是寄存器和计数器。
1)寄存器寄存器是用来存储数据或运算结果的一种常用逻辑部件。
寄存器的主要组成部分是在双稳态触发器基础上加上一些逻辑门构成。
按功能分,寄存器分为数码寄存器和移位寄存器。
时序电路练习题

时序电路习题一、填空1、寄存器存放数据的方式有____________和___________;取出数据的方式有____________和___________。
2、双拍工作方式的数码寄存器工作时需_____________。
3、按计数器中各触发器翻转时间可分为_________,________。
4、触发器有______个稳定状态,所以也称____________。
5、时序电路主要由________和 ________所构成,是一种具有_______功能的逻辑电路,常见的时序电路类型有___________和__________6、计数器的功能是_______________________,按计数时个触发器状态转换与计数脉冲是否同步,可分为__________和________。
_________计数器是各种计数器的基础。
7、4个触发器构成的8421BCD 码计数器,共有_______个无效状态,即跳过二进制数码_______到_______6个状态。
8、具有3个触发器的二进制计数器,他又_______种计数状态;具有4个触发器的二进制计数器,它有_____种计数状态。
9、JK 触发器是________(为1有效边沿有效)。
10. 1n n n Q JQ KQ +=+是_______触发器的特性方程。
11、1n n Q S RQ +=+是________触发器的特性方程,其约束条件为__________。
12、1n n n Q TQ TQ +=+是_____触发器的特征方程。
13、我们可以用JK 触发器转换成其他逻辑功能触发器,令__________________,即转换成T 触发器;令_______________,即转换为'T触发器;令________________,即转换成D触发器。
二、选择1、存储8位二进制信息要()个触发器。
2、对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=()。
(完整版)触发器时序逻辑电路习题答案

第4章 触发器4.3 若在图4.5电路中的CP 、S 、R 输入端,加入如图4.27所示波形的信号,试画出其Q 和Q 端波形,设初态Q =0。
SRCP图4.27 题4.3图解:图4.5电路为同步RS 触发器,分析作图如下:S RQ4.5 设图4.28中各触发器的初始状态皆为Q =0,画出在CP 脉冲连续作用下个各触发器输出端的波形图。
Q 11CPQ 3CPCPQ 2Q 6Q 4Q 5CP图4.28 题4.5图解:Q Q nn 111=+ Q Q n n 212=+ Q Q nn 313=+Q Q n n 414=+ Q Q n n 515=+ Q Q nn 616=+Q 1CP Q 2Q 3Q 4Q 5Q64.6 试写出 图4.29(a)中各触发器的次态函数(即Q 1 n+1 、 Q 2 n+1与现态和输入变量之间的函数式),并画出在图4.29(b )给定信号的作用下Q 1 、Q 2的波形。
假定各触发器的初始状态均为Q =0。
1A BCP>1D C1=1A BQ 1Q 2Q 2(a)BA(b)图4.29题4.6图解:由图可见:Q B A AB Q n n 111)(++=+ B A Q n ⊕=+12B A Q 2Q 14.7 图4.30(a )、(b )分别示出了触发器和逻辑门构成的脉冲分频电路,CP 脉冲如图4.30(c )所示,设各触发器的初始状态均为0。
(1)试画出图(a )中的Q 1、Q 2和F 的波形。
(2)试画出图(b )中的Q 3、Q 4和Y 的波形。
Y(b )(c )CPQ 1Q 2(a )图4.30 题4.7图解: (a )Q Q nn 211=+ QQ nn 112=+ Q F 1CP ⊕= R 2 = Q 1 低电平有效CPQ 1Q 2F(b )Q Q Q n n n 4313=+ Q Q Q n n n 4314=+ Q Q Y nn43=CP 3= CP 上降沿触发 CP 4= CP 下降沿触发CPQ 3Q 4Y4.8 电路如图4.31所示,设各触发器的初始状态均为0。
触发器和时序逻辑电路测试题

触发器和时序逻辑电路测试题(十二章,十三章)一、填空题1、存放N为二进制数码需要_______个触发器。
2、一个四位二进制减法计数器状态为_______时,在输入一个计数脉冲,计数状态为1111,然后向高位发_____信号。
3、时序逻辑电路在结构方面的特点是;由具有____逻辑门电路和具有______的触发器两部分组成。
4、十进制计数器最少要用______个触发器。
5、用N个触发器可以构成存放_______位二进制代码寄存器。
6、在数字电路系统中,按逻辑功能和电路特点,各种数字集成电路可分位________逻辑电路和_________逻辑电路两大类。
7、8421BCD码位1001,它代表的十进制是_________。
8、8421BCD码的二一进制计数器当前计数状态是1000,再输入三个计数脉冲,计数状态位________。
9、数码寄存器主要由______和______组成,起功能是用来暂存_______数码。
10、同步计数器各个触发器的状态转换,与________同步,具有______特点。
11、寄存器在断电后,锁存的数码_______。
12、4个触发器构成8421BCD码计数器,共有______个无效状态,即跳过二进制数码_________到______6个状态。
二、判断题、1、移位寄存器每输入一个脉冲时,电路中只有一个触发器翻转。
()2、移位寄存器即可并行输出也可串行输出。
()3、右移寄存器存放的数码将从低位到高位,依次串行输入。
()4、八位二进制能表示十进数的最大值是256. ()5、表示一位十进制数至少需要二位二进制。
()6、触发器实质上就是一种功能最简单的时序逻辑电路,是时序逻辑存储记忆的基础。
()7、数码寄存器存放的数码可以并行输入也可以串行输入。
()8、显示器属于时序逻辑电路类型。
()9、计数器、寄存器和加法器都属于时序逻辑电路。
()10、时序逻辑电路具有记忆功能。
()11、用4个触发器可构成4位二进制计数器。
触发器、时序逻辑电路

第12 章习题12-1填空题1. 数字电路分为组合逻辑和时序逻辑两大类。
2. 时序逻辑电路的输出取决于输入状态和输入前的输出状态,因此电路具有记忆功能。
触发器是构成时序逻辑电路的基本单元,其本身也由门电路构成,但其中包含有反馈环节,因此它是时序逻辑电路的基本单元。
3. 集成触发器的置1端可以根据需要预先将触发器置1,置0 端可以根据需要预先将触发器置0,而不受时序脉冲的同步控制。
4. 计数器统计的是CP脉冲的个数,它有3种分类方法,按计数进位不同,分为二进制、十进制和任意进制计数器;按计数规律不同,分为加法、减法和可逆计数器;按计数器中触发器翻转是否同步分为同步计数器和异步计数器,其中同步计数器的计数速度较快。
5. 寄存器是一种能够接收、暂存、传递数码或指令等信息的逻辑部件,它一般由触发器构成,且每个触发器只能存储1 位二进制信息。
6. 半导体存储器有两种,一种称为随机存取存储器,简称RAM;另一种称为只读存储器,简称ROM。
7. 存储器的存储容量是指存储器能够存储0 和1 的个数,一般用字数×位数来表示。
字数指字线的数目,位数指数据线的总的数目。
8. 移位寄存器按移位方向的不同分为左移寄存器、右移寄存器和双向移位寄存器。
9. 在所有触发器中,JK 触发器的逻辑功能是最完善的,它没有同步触发器的空翻现象,也没有同步触发器状态不定的现象,而且比D触发器和T触发器的功能齐全。
10. JK触发器的逻辑功能是J=0,K=0时,Q=0 ;J=0,K=1时,Q=0 ;J=1,K=0时,Q=1 ;J=1,K=1时,翻转。
输入信号过后保持输入信号到来时的功能称为记忆功能,翻转功能称为计数功能。
11. D触发器的逻辑功能可概括为输出端Q的状态永远与输入端D的状态相同,但在画波形图时应为D触发器的Q态与输入端的D态相同。
12. RS触发器的逻辑功能可概括为:R端和S端同时无效时,触发器保持原状态;R端和S端同时有效时,触发器处于不定状态;R端有效,S端无效时,触发器处于1状态;R端无效,S端有效时,触发器处于0 状态。
触发器及时序逻辑电路考试试题(电工电子技术大学专业试卷)

触发器及时序逻辑电路考试试题一.填空题:1、欲将D 触发器作成翻转触发器,应令D = ;欲将JK 触发器作成翻转触发器,最简单的方法是 令J = ,K = 。
2、与非门构成的基本RS 触发器输入为D S 、D R ,工作时的约束条件为 。
3、时序逻辑电路的特点是 。
4、一个JK 触发器,现态Q n =0,要求在CP 作用下进入次态Q n+1=1,可令J = , K= 。
5、设计一个五进制计数器,最少需要触发器的个数是 。
6、具有置0、置1、保持和翻转功能的触发器是 触发器;只具有置0、置1功的触发器是 触发器。
7、D 触发器的特征方程为 ,JK 触发器的特征方程为 。
8、若要将T 触发器转换为/T 触发器,可将T 端接 电平。
9、要存储n 位二进制信息需要 个触发器? 10、触发器的状态是指 端的状态. 二.选择题:1、输入时钟脉冲频率为100KH Z 时,则十进制计数器最高一级触发器输出脉冲的频率为( )。
A .10KH ZB .20KH ZC .50KH ZD .100KH Z2、具有置0、置1、保持、翻转四种功能的触发器为 ( ) 。
A .RS 触发器B .JK 触发器C .D 触发器 D .T 触发器3.设计一个七进制计数器,最少需要触发器的个数是( ) 。
A .2个B .3个C .8个D .15个 4、四位二进制加法计数器能计的最大十进制数位为 ( )。
A .4B .10C .15D .16 5、四位二进制加法计数器的有效状态有( )个。
A .4B .10C .15D .167、下列电路中,是时序电路的是( )A .编码器B .寄存器C .译码器D .加法器 8、/T 触发器具有( )功能。
A .置0B .置1C .保持D .翻转9、与非门组成的基本RS 触发器的输入端D S 称为直接置1端,D R 称为直接置0端,若要使该触发器实现置1功能,应令( )。
A .0S D = 0R D =B .1S D = 0R D =C .B .0SD = 1R D = D .B .1S D = 1R D =10、图2-1所示是一个由74LS290型集成芯片构成的计数器,分析它是一个( )进制计数器?A .五进制B .六进制C .七进制D .十四进制三、判断题:( )1、一个十进制计数器可以作为十分频器使用。
时序逻辑电路练习试题

4.有一T 触发器,在T =1时,加上时钟脉冲,则触发器 。
A .保持原态 B .置0 C .置1 D .翻转 5.假设JK 触发器的现态Q n =0,要求Q n +1=0,则应使 。
A .J=×,K =0 B .J=0,K=× C .J=1,K=× D .J=K=16.电路如图T4.6所示。
实现A Q Q n n +=+1的电路是 。
A .B .C .D .图T4.67.电路如图T4.7所示。
实现n n Q Q =+1的电路是 。
A .B .C .D .图T4.79.将D 触发器改造成T 触发器,如图T4.9所示电路中的虚线框内应是 。
图T4.9A .或非门B .与非门C .异或门D .同或门 13.用n 只触发器组成计数器,其最大计数模为 。
A .n B .2n C .n 2 D .2 n14.一个5位的二进制加计数器,由00000状态开始,经过75个时钟脉冲后,此计数器的状态为 :A AA ACPCPCPTQA .01011B .01100C .01010D .0011115.图T4.15所示为某计数器的时序图,由此可判定该计数器为 。
A .十进制计数器 B .九进制计数器 C .四进制计数器 D .八进制计数器图T4.1516.电路如图T4.16所示,假设电路中各触发器的当前状态Q 2 Q 1 Q 0为100,请问在时钟作用下,触发器下一状态Q 2 Q 1 Q 0为 。
图T4.16A .101B . 100C . 011D . 00017.电路图T4.17所示。
设电路中各触发器当前状态Q 2 Q 1 Q 0为110,请问时钟CP 作用下,触发器下一状态为 。
图T4.17A . 101B .010C .110D .11118.电路如图T4.18所示, 74LS191具有异步置数的逻辑功能的加减计数器,其功CPQ 0Q 1Q 2Q 32能表如表T4.18所示。
第14章触发器和时序逻辑电路-习题

第14章 触发器和时序逻辑电路A 选择题14.1.1 触发器如图14.01所示,设初始状态为0,则输出Q的波形为图14.02中的( )。
图14.01 习题14.1.1的图 图14.02 习题14.1.1的图14.1.2 触发器如图14.03所示,设初始状态为0,则输出Q的波形为图14.04中的( )。
图14.03 习题14.1.2的图 图14.04 习题14.1.2的图14.1.3 图14.05所示的触发器具有( )功能。
(1)保持 (2)计数 (3)置1图14.05 习题14.1.3的图14.1.4 在图14.06所示的电路中,触发器的原状态Q1Q0=01,则在下一个CP作用下,Q1Q0为( )。
(1)00 (2)01 (3)10图14.06 习题14.1.4的图 图14.07 习题14.1.5的图14.1.5在图14.07所示的电路中,触发器的原状态Q1Q0=00,则在下一个CP作用下,Q1Q0为( )。
(1)00 (2)01 (3)1014.3.1 图14.08所示的是( )计数器。
(1)七进制 (2)八进制 (3)九进制图14.08 习题14.3.1的图14.4.1 由555定时器组成的单稳态触发器如图14.4.2(a)所示,若加大电容C的电容值,则( )。
(1)增大输出脉冲u0的幅度(2)增大输出脉冲u0的宽度(3)对输出脉冲u0无影响14.4.2 由555定时器组成的多谐振荡器如图14.4.3(a)所示,欲使振荡频率增高,则可( )。
(1)减小C (2)增大R1,R2 (3)增大U CCB基本题14.1.6 当基本RS触发器D R和D S端加上图14.09所示的波形时,试画出Q端的输出波形。
设初始状态为0和1两种情况。
14.1.7 当可控RS触发器CP,S和R端加上图14.10所示的波形时,使画出Q端的输出波形。
设初始状态为0和1两种情况。
图14.09 习题14.1.6的图 图14.10 习题14.1.7的图14.1.8 当主从型JK触发器的CP,J、K端分别加上图14.11所示的波形时,试画出Q端的输出波形。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
触发器和时序逻辑电路测试题
(十二章,十三章)
一、填空题
1、存放N为二进制数码需要_______个触发器。
2、一个四位二进制减法计数器状态为_______时,在输入一个计数脉冲,计数状
态为1111,然后向高位发_____信号。
3、时序逻辑电路在结构方面的特点是;由具有____逻辑门电路和具有______的
触发器两部分组成。
4、十进制计数器最少要用______个触发器。
5、用N个触发器可以构成存放_______位二进制代码寄存器。
6、在数字电路系统中,按逻辑功能和电路特点,各种数字集成电路可分位
________逻辑电路和_________逻辑电路两大类。
7、8421BCD码位1001,它代表的十进制是_________。
8、8421BCD码的二一进制计数器当前计数状态是1000,再输入三个计数脉冲,
计数状态位________。
9、数码寄存器主要由______和______组成,起功能是用来暂存_______数码。
10、同步计数器各个触发器的状态转换,与________同步,具有______特点。
11、寄存器在断电后,锁存的数码_______。
12、4个触发器构成8421BCD码计数器,共有______个无效状态,即跳过二
进制数码_________到______6个状态。
二、判断题、
1、移位寄存器每输入一个脉冲时,电路中只有一个触发器翻转。
()
2、移位寄存器即可并行输出也可串行输出。
()
3、右移寄存器存放的数码将从低位到高位,依次串行输入。
()
4、八位二进制能表示十进数的最大值是256. ()
5、表示一位十进制数至少需要二位二进制。
()
6、触发器实质上就是一种功能最简单的时序逻辑电路,是时序逻辑存储记忆的基础。
()
7、数码寄存器存放的数码可以并行输入也可以串行输入。
()
8、显示器属于时序逻辑电路类型。
()
9、计数器、寄存器和加法器都属于时序逻辑电路。
()
10、时序逻辑电路具有记忆功能。
()
11、用4个触发器可构成4位二进制计数器。
()
12、同步时序电路由组合电路和触发器两部分组成。
()
13、组合电路不含有记忆功能的器件。
()
14、时序电路不含有记忆功能的器件。
()
15、同步时序电路具有统一的时钟CP控制。
()
16、异步时序电路的各级触发器类型不同。
()
17、时序逻辑电路与组合逻辑电路的最大区别在于,它具有存储和记忆功能。
()三、选择题
1.下列逻辑电路中为时序逻辑电路的是。
A.变量译码器
B.加法器
C.数码寄存器
D.数据选择
器
2.同步时序电路和异步时序电路比较,其差异在于后者。
A.没有触发器
B.没有统一的时钟脉冲控制
C.没有稳定状态
D.输出只与内部状态有关
3.若要设计一个脉冲序列为1101001110的序列脉冲发生器,应
选用个触发器。
A.2
B.3
C.4
D.10
4、对于T触发器,若原态Q n=0,欲使新态Q n+1=1,应使输入T=()。
A.0
B.1
C.Q
D.
5、对于D触发器,欲使Q n+1=Q n,应使输入D=()。
A.0
B.1
C.Q
D.
6、对于JK触发器,若J=K,则可完成()触发器的逻辑功能。
A.RS
B.D
C.T
D.Tˊ
7、下列触发器中,克服了空翻现象的有()。
A.边沿D触发器
B.基本RS触发器
C.同步RS触发器
D.主从JK
触发器
8、同步计数器和异步计数器比较,同步计数器的优点是()。
A.工作速度高
B.触发器利用率高
C.电路简单
D.不受时钟CP控
制。
9、N个触发器可以构成最大模值为()的计数器。
A.N
B.2N
C.N2
D.2N
10、一位8421BCD码计数器至少需要()个触发器。
A.3
B.4
C.5
D.10
11、采用串行输入/串行输出的8位移位寄存器,时需经()个脉冲后,8位数码才能全部移出寄存器中。
A.7
B.8
C.15
D.16
四、分析题
1:触发器和门电路的区别。
2、时序逻辑电路的组成和逻辑功能。
3、分析图P7-1所示时序电路的逻辑功能,设初始状态为Q = 0,
4、分析如图P7-3时序逻辑电路的功能,设触发器初始状态为0,试写出:画出状态转换图时序图和波形图
Q Q 31计数脉冲
清零脉冲
图P7-3
3题参考答案
解:(1)D 触发器的特性方程:D Q
n =+1将各触发器的驱动方程代入,即得电路的状态方程:
(2)计算、列状态表:
(3)画状态图、时序图:
(4)电路功能:由状态图可以看出,在时钟脉冲CP 的作用下,电路的8个状态按递减规律循环变化,即:000→111→110→101→100→011→010→001→000→…电路具有递减计数功能,是一个3位二进制异步减法计数器。
Welcome !!! 欢迎您的下载,资料仅供参考!。